具有PCIE和USB接口的复数加乘运算装置的制作方法

文档序号:12832650阅读:来源:国知局

技术特征:

1.一种具有PCIE和USB接口的复数加乘运算装置,其特征在于:具有:

对装置进行控制的FPGA电路;

PCI Express电路;该电路的输出端接FPGA电路的输入端;

USB驱动电路,该电路的输入端接FPGA电路的输出端。

2.根据权利要求1所述的具有PCIE和USB接口的复数加乘运算装置,其特征在于所述的FPGA电路为:集成电路U1的29脚~27脚、25脚~21脚、19脚、17脚、16脚、14脚、12脚、10脚~7脚、99脚、98脚、94脚、93脚接PCI Express电路,集成电路U1的87脚接晶振Y1的4脚,集成电路U1的15脚、62脚、73脚、4脚接连接器J1的1脚~4脚,集成电路U1的68脚、69脚、71脚、72脚、76脚、77脚、79脚~81脚、83脚~85脚接USB驱动电路,集成电路U1的82脚、66脚、51脚、34脚、18脚、3脚、39脚、91脚接3V电源,集成电路U3的11脚、26脚、33脚、43脚、53脚、59脚、65脚、74脚、78脚、95脚、86脚、38脚接地,晶振Y1的3脚接地、1脚接3V电源,连接器J1的5脚接地;集成电路U1的型号为EPM3128ATI100-10N,晶振Y1的型号为JHY50M。

3.根据权利要求1所述的具有PCIE和USB接口的复数加乘运算装置,其特征在于所述的USB驱动电路为:集成电路U2的17脚接电容C1的一端、19脚通过电阻R1接5V电源和电容C2的一端、15脚通过电阻R2接连接器USB1的3脚、16脚通过电阻R3接连接器USB1的2脚、12脚通过电阻R4接5V电源、20脚接5V电源、4脚接3V电源,集成电路U2的14脚、13脚、22脚、23脚、6脚、10脚、9脚、2脚、11脚、3脚、5脚、1脚依次接集成电路U1的68脚、69脚、71脚、72脚、76脚、77脚、79脚~81脚、83脚~85脚,集成电路U2的26脚、21脚、18脚、7脚、25脚接地,电容C1和电容C2的另一端接地,连接器USB1的1脚接5V电源、4脚~6脚接地;集成电路U2型号为FT245RL。

4.根据权利要求1所述的具有PCIE和USB接口的复数加乘运算装置,其特征在于所述的PCI Express电路为:集成电路U3的21脚和20脚接集成电路U4的1脚和2脚、17脚接晶振Y2的一端和电容C3的一端、18脚接晶振Y2的另一端和电容C4的一端、62脚通过电阻R5接地、63脚通过电阻R6接地、11脚和12脚接连接器P1的25脚和24脚、15脚接电容C5的一端、14脚接电容C6的一端、5脚和6脚接连接器P1的19脚和18脚、10脚通过电阻R7接地、1脚接电容C7的一端和连接器P1的13脚,集成电路U3的39脚~46脚、57脚~60脚、26脚~22脚、27脚、50脚、53脚、34脚依次接集成电路U1的29脚~27脚、25脚~21脚、19脚、17脚、16脚、14脚、12脚、10脚~7脚、99脚、98脚、94脚、93脚,集成电路U3的2脚、19脚、49脚接3V电源,集成电路U3的4脚、32脚、47脚、7脚、13脚接1.8V电源,集成电路U3的3脚、8脚、9脚、16脚、33脚、48脚、56脚、61脚接地,集成电路U4的3脚接3V电源、地端接地,电容C3、电容C4、电容C7的另一端接地,连接器P1的22脚接电容C5的另一端、21脚接电容C6的另一端、12脚和14脚以及15脚接3V电源,连接器P1的1脚、16脚、17脚、20脚、23脚、26脚接地;集成电路U3的型号为CH382L、集成电路U4的型号为AT24C02。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1