一种数据烧录方法和装置与流程

文档序号:14268336阅读:264来源:国知局

本发明涉及液晶显示技术领域,尤其涉及一种数据烧录方法和装置。



背景技术:

随着显示技术的发展,目前显示模组可以支持存储器,例如:有源矩阵有机发光二极体(active-matrixorganiclightemittingdiode,amoled)模组包括存储器,具体可以是闪速存储器(flashmemory)。在实际应用中,可以将数据烧录至显示模组的存储器,以使显示模组能够基于存储器中的数据实现特定的功能。其中,目前烧录方法是信号发生器直接通过串行外设接口(serialperipheralinterface,spi)信号将数据烧录至显示模组的存储器中。然而,spi信号的spi传输线是需要四根信号线,这样输入信号会有四个,从而导致烧录数据传输的稳定性差。



技术实现要素:

本发明的目的在于提供一种数据烧录方法和装置,解决了烧录数据传输的稳定性差的问题。

为了达到上述目的,本发明提供一种数据烧录方法,应用于显示模组,所述显示模组包括驱动芯片和存储器,包括:

所述驱动芯片通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;

所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据;

所述驱动芯片将所述灰阶数据烧录至所述存储器中。

可选的,所述驱动芯片通过串行外设接口spi传输线与所述存储器连接,所述驱动芯片将所述灰阶数据烧录至所述存储器中,包括:

所述驱动芯片将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据,包括:

所述驱动芯片解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述驱动芯片将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中,包括:

若所述信号发生器的移动产业处理器接口(mobileindustryprocessorinterface,mipi)数据包发送完毕,则所述驱动芯片将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据,包括:

所述驱动芯片解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述驱动芯片将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中,包括:

若所述驱动芯片接收到烧录命令,则所述驱动芯片将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述差分信号接口为mipi,所述差分信号数据包为mipi数据包。

本发明实施例还提供一种数据烧录装置,应用于显示模组包括的驱动芯片,所述显示模组还包括存储器,包括:

接收模块,用于通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;

解析模块,用于解析所述差分信号数据包,获得所述灰阶数据;

烧录模块,用于将所述灰阶数据烧录至所述存储器中。

可选的,所述驱动芯片通过串行外设接口spi传输线与所述存储器连接,所述烧录模块用于将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述解析模块用于解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述烧录模块用于若所述信号发生器的mipi数据包发送完毕,则将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述解析模块用于解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述烧录模块用于若所述驱动芯片接收到烧录命令,则将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述差分信号接口为mipi,所述差分信号数据包为mipi数据包。

本发明实施例还提供一种数据烧录装置,包括存储器、驱动芯片及存储在所述存储器上并可在所述驱动芯片上运行的计算机程序;所述驱动芯片执行所述程序时实现本发明实施例提供的数据烧录方法。

本发明实施例还提供一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被驱动芯片执行时实现本发明实施例提供的数据烧录方法中的步骤。

本发明实施例,所述驱动芯片通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据;所述驱动芯片将所述灰阶数据烧录至所述存储器中。由于差分信号接口只需要两根信号线,从而可以提升烧录数据传输的稳定性。

附图说明

图1是本发明实施例提供的显示模组的电路结构图;

图2是本发明实施例提供的一种数据烧录方法的流程图;

图3是本发明实施例提供的一种数据烧录装置的结构图;

图4是本发明实施例提供的另一种数据烧录装置的结构图。

具体实施方式

为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。

请参阅图1,图1是本发明实施例提供的显示模组的电路结构图,如图1所示,包括:驱动芯片(driveric)101、存储器102和液晶面板103,驱动芯片101与存储器102连接,且驱动芯片101还与液晶面板103连接,其中,存储器102可以是闪存存储器(flashmemory),当然,本发明实施例对此不作限定。优选的,本发明实施例中,驱动芯片101与存储器102之间可以是通过spi传输线连接,当然,对此本发明实施例不作限定。而上述液晶面板103可以是有源矩阵有机发光二极体面板(active-matrixorganiclightemittingdiodepanel,amoledpanel),当然,也可以是其他面板,例如:平面转换(in-planeswitching,ips)面板等等,对此本发明实施例不作限定。

进一步的,驱动芯片101还包括差分信号接口,该差分信号接口用于与外部的信号发生器连接,其中,在图1中信号发生器用于微控制单元(microcontrollerunit,mcu)表示,该mcu为信号发生器中的mcu,本发明实施例中,信号发生器也可以称作信号接入端(accesspoint,ap),或者称作系统端。优选的,本发明实施例中,差分信号接口可以为mipi,即驱动芯片101可以通过mipi与信号发生器连接,但对此不作限定,例如:还可以是其他差分信号电路接口。

请参阅图2,图2是本发明实施例提供的一种数据烧录方法的流程图,该方法应用于显示模组,该显示模组包括驱动芯片和存储器,如图2所示,包括以下步骤:

201、所述驱动芯片通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;

202、所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据;

203、所述驱动芯片将所述灰阶数据烧录至所述存储器中。

其中,步骤201可以是显示模组测试过程中,接收信号发生器通过差分信号接口传输的差分信号数据包。而上述灰阶数据可以是显示模组板在产品测试中的灰阶数据。优选的,上述灰阶数据为低灰阶姆拉(demura)数据,其中,demura数据也可以称作灰阶竖条纹数据。

另外,驱动芯片接收到上述差分信号数据包后,可以对其进行解析,以获取到上述灰阶数据,之后,可以将该灰阶数据烧录至存储器中。

通过上述步骤可以实现接收信号发送器通过差分信号接口发送的差分信号数据包,由于差分信号接口只需要两根传输线,从而可以提升数据传输的稳定性,以及还可以减少数据传输错误的发生。另外,还可以减少信号发生器与存储器之间的spi传输线。

需要说明的是,上述方法可以应用于显示模组的产品测试领域。

作为一种可选的实施方式中,所述驱动芯片通过spi传输线与所述存储器连接,所述驱动芯片将所述灰阶数据烧录至所述存储器中,包括:

所述驱动芯片将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

该实施方式中,可以实现驱动芯片通过spi传输线与所述存储器连接,这样由于驱动芯片和存储器均属于显示模组的内部器件,彼此之间的距离很短,而spi传输线的传输距离越短传输速度越快,从而可以提高数据烧录速度。进一步,由于驱动芯片和存储器均属于显示模组的内部器件,这样驱动芯片和存储器之间可以采用统一标准的spi,例如:采用高速spi,从而可以进一步提高数据烧录速度。

另外,该实施方式中,所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据,可以包括:

所述驱动芯片解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述驱动芯片将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中,包括:

若所述信号发生器的mipi数据包发送完毕,则所述驱动芯片将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

通过上述步骤可以实现,驱动芯片接收到信号发生器发送的差分信号数据包后,将其进行解析,并存储至驱动芯片的暂存器中,在所述信号发生器的mipi数据包发送完毕后,将暂存器中存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。从而可以避免接收信号发生器发送的差分信号数据包的速度与将灰阶数据烧录至存储器的烧录速度不匹配,而可能导致的烧录中断的情况,进而提高灰阶数据烧录的稳定性。

当然,上述驱动芯片解析所述差分信号数据包,获得所述灰阶数据,也可以包括:

所述驱动芯片解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述驱动芯片将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中,包括:

若所述驱动芯片接收到烧录命令,则所述驱动芯片将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

通过上述步骤可以实现先将解析得到的灰阶数据存储至驱动芯片的暂存器中,若接收到烧录命令,则灰阶数据封装成spi数据包,通过spi传输线将spi数据包中的灰阶数据烧录至存储器中。这样可以根据烧录命令灵活进行烧录,以提高烧录数据的灵活性。另外,上述烧录命令可以是显示模组的控制器或者测试控制中心发送的烧录命令,该烧录命令可以包括:开始烧录时间、烧录内容、烧录结束时间等相关信息。

另外,本发明实施例中,所述差分信号接口为mipi,所述差分信号数据包为mipi数据包。

其中,mipi的传输速度可达到几百mhz每秒,且是差分信号接口,只需要两根传输线,因此,通过mipi的特性可以提高数据传输的速度,进而提高数据烧录速度,以及可以提升数据烧录的稳定性。

本发明实施例,所述驱动芯片通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;所述驱动芯片解析所述差分信号数据包,获得所述灰阶数据;所述驱动芯片将所述灰阶数据烧录至所述存储器中。由于差分信号接口只需要两根信号线,从而可以提升烧录数据传输的稳定性。

请参阅图3,图3是本发明实施例提供的一种数据烧录装置的结构图,该装置应用于显示模组包括的驱动芯片,所述显示模组还包括存储器,如图3所示,数据烧录装置300,包括:

接收模块301,用于通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;

解析模块302,用于解析所述差分信号数据包,获得所述灰阶数据;

烧录模块303,用于将所述灰阶数据烧录至所述存储器中。

可选的,所述驱动芯片通过串行外设接口spi传输线与所述存储器连接,所述烧录模块303用于将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述解析模块302用于解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述烧录模块303用于若所述信号发生器的mipi数据包发送完毕,则将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述解析模块302用于解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片的暂存器中;

所述烧录模块303用于若所述驱动芯片接收到烧录命令,则将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器中。

可选的,所述差分信号接口为mipi,所述差分信号数据包为mipi数据包。

本实施例中,上述数据烧录装置能够实现图2的方法实施例中实现的各个过程,为避免重复,这里不再赘述。数据烧录装置可以提升烧录数据传输的稳定性。

请参阅图4,图4是本发明实施例提供的另一种数据烧录装置的结构图,如图4所示,数据烧录装置400包括:存储器402、驱动芯片401及存储在所述存储器402上并可在所述驱动芯片401上运行的计算机程序,其中,所述驱动芯片401执行所述程序时实现如下步骤:

通过差分信号接口接收信号发生器传输的差分信号数据包,所述差分信号数据包包括灰阶数据;

解析所述差分信号数据包,获得所述灰阶数据;

将所述灰阶数据烧录至所述存储器402中。

可选的,所述驱动芯片401通过串行外设接口spi传输线与所述存储器402连接,所述驱动芯片401执行的将所述灰阶数据烧录至所述存储器402中,包括:

将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器402中。

可选的,所述驱动芯片401执行的解析所述差分信号数据包,获得所述灰阶数据,包括:

解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片401的暂存器中;

所述驱动芯片401执行的将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器402中,包括:

若所述信号发生器的mipi数据包发送完毕,则将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器402中。

可选的,所述驱动芯片401执行的解析所述差分信号数据包,获得所述灰阶数据,包括:

解析所述差分信号数据包,获取所述灰阶数据,并将所述灰阶数据存储至所述驱动芯片401的暂存器中;

所述驱动芯片401执行的将所述灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器402中,包括:

若所述驱动芯片401接收到烧录命令,则将所述暂存器存储的灰阶数据封装成spi数据包,并通过所述spi传输线将所述spi数据包中的灰阶数据烧录至所述存储器402中。

可选的,所述差分信号接口为移动产业处理器接口mipi,所述差分信号数据包为mipi数据包。

本实施例中,上述数据烧录装置能够实现图2的方法实施例中实现的各个过程,为避免重复,这里不再赘述。数据烧录装置可以提升烧录数据传输的稳定性。

另外,本发明实施例还提供一种计算机可读存储介质,其上存储有计算机程序,该程序被驱动芯片执行时实现本发明实施例提供的数据烧录方法中的步骤。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1