串联供电电路的控制方法、终端及虚拟数字币挖矿机与流程

文档序号:16527582发布日期:2019-01-05 10:28阅读:242来源:国知局
串联供电电路的控制方法、终端及虚拟数字币挖矿机与流程

本发明涉及电源供电技术领域,尤其是涉及一种串联供电电路的控制方法、终端及虚拟数字币挖矿机。



背景技术:

目前,在虚拟数字货币挖矿机产品中,挖矿机的能耗比是非常关键的指标;由于挖矿机集成了几百颗芯片,挖矿机的能耗主要来源于这些芯片的能耗,因此降低芯片工作电压是非常有效的降低芯片功耗的手段之一。

现有技术中,为了提高挖矿机的算力并降低挖矿机的生产成本,由于dc/dc存在效率低问题,自身造成了电源能量的浪费,同时设计复杂,生产成本高,因此目前主流的方案都不再采用dc/dc(直流转直流)芯片的并联型电路为每颗芯片供电。随着芯片工作电压的降低,挖矿机的芯片已采用串联供电方案,即芯片的电源和地首尾相连形成多级串联的电压域,每个电压域拥有一颗或几颗芯片,每个电压域平均分配电源电压。

然而,由于芯片的工作电压很低,较小的电压波动就会使得芯片工作不稳定,而且每个芯片的电压是通过所有芯片平均分配同一个电源的电压而来,当芯片处在不同的工作状态时,其内阻值不同,特别是从断电状态到正常工作状态的转换过程中,芯片的电阻值变化较大,因此难以保证每颗芯片的电压平衡,导致串联供电电路芯片之间的电压稳定性影响到整个系统的工作稳定性。



技术实现要素:

本发明实施例提供了一种串联供电电路的控制方法、终端及虚拟数字币挖矿机,以解决现有的串联供电电路难以保证每颗芯片的电压平衡的技术问题,从而实现每颗芯片的电压平衡,提高串联供电电路芯片之间的电压稳定性,进而提高整个系统的工作稳定性。

为了解决上述技术问题,本发明实施例提供了一种串联供电电路的控制方法,所述串联供电电路包括微控制单元和串联连接在供电端与地之间进行串联供电的待供电芯片组,所述待供电芯片组包括多个依次串联连接的待供电芯片形成多级串联的电压域;位于所述待供电芯片组首端的待供电芯片通过控制信号线与所述微控制单元连接,多个所述待供电芯片中相邻的两个待供电芯片通过控制信号线连接;

所述方法包括:

当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将m个预设的运算单元组分批次开启;其中,所述配置的寄存器用于控制所述待供电芯片内部的运算单元的电源通断,每一所述待供电芯片内具有n个运算单元,且n个运算单元划分为m个预设的运算单元组,m、n均为大于1的整数;

所述微控制单元根据预设的间隔时间分批次向所述待供电芯片组发送脉冲信号,在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第i个预设的运算单元组的运算单元启动运算;其中,1≤i≤m,且所述脉冲信号与所述m个预设的运算单元组为一一对应关系。

作为优选方案,位于所述待供电芯片组首端的待供电芯片接地,且所述微控制单元与所述首端的待供电芯片共地。

作为优选方案,在当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将第i个预设的运算单元组开启之后,

在所述微控制单元根据预设的间隔时间向所述待供电芯片组发送与所述第i个预设的运算单元组对应的脉冲信号之前,

所述方法还包括:

所述第i个预设的运算单元组的运算单元不开启运算。

作为优选方案,当i等于1时,所述方法包括:

当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将第1个预设的运算单元组开启;

所述微控制单元根据预设的间隔时间向所述待供电芯片组发送与所述第1个预设的运算单元组对应的脉冲信号;

在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第1个预设的运算单元组的运算单元启动运算。

作为优选方案,在当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将第1个预设的运算单元组开启之后,

在所述微控制单元根据预设的间隔时间向所述待供电芯片组发送与所述第1个预设的运算单元组对应的脉冲信号之前,

所述方法还包括:

所述第1个预设的运算单元组的运算单元不开启运算。

作为优选方案,当i等于2时,所述方法包括:

当所述第2个预设的运算单元组的运算单元启动运算之后,每一所述待供电芯片的内部寄存器根据预设的延时值将第2个预设的运算单元组开启;

所述微控制单元根据预设的间隔时间向所述待供电芯片组发送与所述第2个预设的运算单元组对应的脉冲信号;

在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第2个预设的运算单元组的运算单元启动运算。

作为优选方案,在当所述第2个预设的运算单元组的运算单元启动运算之后,每一所述待供电芯片的内部寄存器根据预设的延时值将第2个预设的运算单元组开启之后,

所述微控制单元根据预设的间隔时间向所述待供电芯片组发送与所述第2个预设的运算单元组对应的脉冲信号之前,

所述方法还包括:

所述第2个预设的运算单元组的运算单元不开启运算。

为了解决相同的技术问题,本发明实施例还提供了一种串联供电电路的控制终端,包括处理器、存储器以及存储在所述存储器中且被配置为由所述处理器执行的计算机程序,所述处理器执行所述计算机程序时实现如上述的串联供电电路的控制方法。

为了解决相同的技术问题,本发明实施例还提供了一种虚拟数字币挖矿机,包括机箱、位于机箱内部的控制板、与所述控制板连接的扩展板以及与扩展板连接的运算板,所述运算板执行上述的串联供电电路的控制方法。

为了解决相同的技术问题,本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质包括存储的计算机程序,其中,在所述计算机程序运行时控制所述计算机可读存储介质所在设备执行如上述的串联供电电路的控制方法。

相比于现有技术,本发明实施例具有如下有益效果:

在本实施例中,为了实现对每颗芯片的统一控制,在所述串联供电电路的基础上增设所述控制信号线,所述控制信号线通过串联的方式从所述微控制单元级联至位于所述待供电芯片组末端的待供电芯片;其中,所述末端的待供电芯片与所述供电端连接;从而通过所述微控制单元发送脉冲信号控制每一所述待供电芯片内的运算单元分批次启动运算。

其中,时钟信号通过内部寄存器打拍的方式控制延时,且该延时值所述内部寄存器可配,从而通过延时后的信号来控制芯片内部电路的启动时间。通过调整所述串联供电电路上每一所述待供电芯片的延时值,可以让每一所述待供电芯片的内部电路启动时间差异精确到1~2个时钟周期内(ns级的延时)。这样可以保证每颗芯片动作的同步性,从而保证芯片之间的内阻一致性。

此外,由于矿机芯片的特殊性,每一所述待供电芯片内是由多个(几十到几百个不等)一模一样的计算单元组成,因此,通过寄存器来控制每个运算单元的开启与关闭。在系统启动初期,先启动少量的运算单元,控制整个系统电流不会上升得太快,然后逐步增加运算单元的启动数量,直至所有运算单元全部启动;结合控制信号的启动时间控制,可以相对精准地控制整个系统的工作稳定性。

这样,本发明实施例提供所述串联供电电路的控制方法通过控制所述串联供电电路上每一所述待供电芯片的启动流程和启动时序,以使每一所述待供电芯片的工作步调保持一致,从而维持芯片在任何时刻的内阻一致性,实现每颗芯片的电压平衡,提高串联供电电路芯片之间的电压稳定性,进而有效地提高整个系统的工作稳定性。

附图说明

图1是本发明实施例一的串联供电电路的控制方法的流程图;

图2是本发明实施例一的串联供电电路的结构示意图;

图3是本发明实施例二的串联供电电路的控制方法的流程图;

图4是本发明实施例二的串联供电电路的结构示意图;

图5是本发明实施例一的待供电芯片内控制信号传输和使用设计结构图;

其中,说明书附图中的附图标记如下:

1、供电端;2、微控制单元;3、首端的待供电芯片;4、末端的待供电芯片;5、控制信号线。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

请参见图1和图2,本发明优选实施例提供了一种串联供电电路的控制方法,所述串联供电电路包括微控制单元2和串联连接在供电端1与地之间进行串联供电的待供电芯片组,所述待供电芯片组包括多个依次串联连接的待供电芯片形成多级串联的电压域;位于所述待供电芯片组首端的待供电芯片3通过控制信号线5与所述微控制单元2连接,多个所述待供电芯片中相邻的两个待供电芯片通过控制信号线5连接;

所述方法包括:

s1、当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将m个预设的运算单元组分批次开启;其中,所述配置的寄存器用于控制所述待供电芯片内部的运算单元的电源通断,每一所述待供电芯片内具有n个运算单元,且n个运算单元划分为m个预设的运算单元组,m、n均为大于1的整数;

s2、所述微控制单元2根据预设的间隔时间分批次向所述待供电芯片组发送脉冲信号,在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第i个预设的运算单元组的运算单元启动运算;其中,1≤i≤m,且所述脉冲信号与所述m个预设的运算单元组为一一对应关系。

在本发明实施例中,为了实现对每一所述待供电芯片的统一控制,在所述串联供电电路的基础上增设所述控制信号线5,所述控制信号线5通过串联的方式从所述微控制单元2级联至位于所述待供电芯片组末端的待供电芯片4;其中,所述末端的待供电芯片4与所述供电端1连接;从而通过所述微控制单元2发送脉冲信号控制每一所述待供电芯片内的运算单元分批次启动运算。

其中,时钟信号通过内部寄存器打拍的方式控制延时,且该延时值所述内部寄存器可配,从而通过延时后的信号来控制芯片内部电路的启动时间。通过调整所述串联供电电路上每一所述待供电芯片的延时值,可以让每一所述待供电芯片的内部电路启动时间差异精确到1~2个时钟周期内(ns级的延时)。这样可以保证每一所述待供电芯片动作的同步性,从而保证芯片之间的内阻一致性。

此外,由于矿机芯片的特殊性,每一所述待供电芯片内是由多个(几十到几百个不等)一模一样的运算单元组成,因此,通过寄存器来控制每个运算单元的开启与关闭。在系统启动初期,先启动少量的运算单元,控制整个系统电流不会上升得太快,然后逐步增加运算单元的启动数量,直至所有运算单元全部启动;结合控制信号的启动时间控制,可以相对精准地控制整个系统的工作稳定性。

这样,本发明实施例提供所述串联供电电路的控制方法通过控制所述串联供电电路上每一所述待供电芯片的启动流程和启动时序,以使每一所述待供电芯片的工作步调保持一致,从而维持芯片在任何时刻的内阻一致性,实现每颗芯片的电压平衡,提高串联供电电路芯片之间的电压稳定性,进而有效地提高整个系统的工作稳定性。

请参见图2,在本发明实施例中,位于所述待供电芯片组首端的待供电芯片3接地,且所述微控制单元2与所述首端的待供电芯片3共地。

在本发明实施例中,所述串联供电电路的控制方法的技术原理如下:

根据欧姆定律u=i*r,在芯片级联的所述串联供电电路中,每一所述待供电芯片的电流相等,那么每一所述待供电芯片的工作电压取决于自身的内阻值,因此控制芯片工作电压的关键在于控制芯片的内阻。

只有当所述串联供电电路上的所有芯片的内阻值都尽可能的保持一致,每一所述待供电芯片的工作电压才可能保持一致。在电流越小的情况下,电阻值的影响越大,其中,在电流越大的情况下,电阻值的影响越小。

所述待供电芯片的内阻值又跟芯片本身的工作状态相关,具体为:

在断电状态下,所述待供电芯片内部的所有逻辑门电路处于关闭状态,所述待供电芯片呈现出一个较大的内阻值。

当所述待供电芯片上电后,逻辑门电路逐步开启导通,逻辑门电路在导通状态下阻值极低,随着逻辑门电路的不断开启,芯片的电阻值也不断下降。

所述待供电芯片内阻值下降,相应的电流增大。

当所述待供电芯片的所有逻辑门电路都处于工作状态,工作电流达到高峰值,内阻值也达到最低值,这时候所述待供电芯片内部细微的波动对电压的影响作用已经很小,整个系统进入一个相对稳定工作状态。

如何让芯片从断电状态到正常工作状态的过程中有一个平稳的过度时系统进入稳定工作状态的关键所在。因此,本发明通过控制芯片内部逻辑分批启动与所有芯片同步动作的方案,让系统的工作电流从低到高缓慢增长,同时严格控制所有芯片的状态变化时间,尽量让所有芯片在同一时间动作,来确保系统的平稳启动。

进一步地,在本发明实施例中,在当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将第i个预设的运算单元组开启之后,

在所述微控制单元2根据预设的间隔时间向所述待供电芯片组发送与所述第i个预设的运算单元组对应的脉冲信号之前,

所述方法还包括:

所述第i个预设的运算单元组的运算单元不开启运算。

请参见图3和图4,以下内容是对上述的所述串联供电电路的控制方法的详细说明:

在本发明实施例中,当i等于1时,所述方法包括:

当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将第1个预设的运算单元组开启;

所述微控制单元2根据预设的间隔时间向所述待供电芯片组发送与所述第1个预设的运算单元组对应的脉冲信号;

在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第1个预设的运算单元组的运算单元启动运算。

在本发明实施例中,在当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将第1个预设的运算单元组开启之后,

在所述微控制单元2根据预设的间隔时间向所述待供电芯片组发送与所述第1个预设的运算单元组对应的脉冲信号之前,

所述方法还包括:

所述第1个预设的运算单元组的运算单元不开启运算。

在本发明实施例中,当i等于2时,所述方法包括:

当所述第2个预设的运算单元组的运算单元启动运算之后,每一所述待供电芯片的内部寄存器根据预设的延时值将第2个预设的运算单元组开启;

所述微控制单元2根据预设的间隔时间向所述待供电芯片组发送与所述第2个预设的运算单元组对应的脉冲信号;

在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第2个预设的运算单元组的运算单元启动运算。

在本实施例中,应当说明的是,需要重复以上步骤,直至每一所述待供电电路内的所有所述待供电芯片内所有运算单元都启动,从而在每一所述待供电芯片的运算单元开启过程中,保持一个相对平稳的启动状态,进而提高串联供电电路芯片之间的电压稳定性,并提高整个系统的工作稳定性。

在本发明实施例中,在当所述第2个预设的运算单元组的运算单元启动运算之后,每一所述待供电芯片的内部寄存器根据预设的延时值将第2个预设的运算单元组开启之后,

所述微控制单元2根据预设的间隔时间向所述待供电芯片组发送与所述第2个预设的运算单元组对应的脉冲信号之前,

所述方法还包括:

所述第2个预设的运算单元组的运算单元不开启运算。

示例性的,请继续参见图3和图4,假设所述供电端1的电源为12v,所述待供电芯片组的待供电芯片数量n为30,每一所述待供电芯片的电压是通过所有芯片平均分配同一个所述供电端1的电压而来,根据欧姆定律u=i*r,串联供电电路i相等,所以每个芯片所分得的电压与自身的内阻成正比关系。

具体的,为了实现对每一所述待供电芯片的统一控制,需要增加一条控制信号线5,所述控制信号线5也通过串联的方式从微控制单元2级联到末端的待供电芯片4。该信号由微控制单元2控制。

step1、系统断电,芯片处理关闭状态,所有运算单元默认关闭;

step2、系统断电,芯片处理关闭状态,所有运算单元默认关闭;

step3、mcu发送cpen脉冲,每一所述待供电芯片都接收到cpen控制信号后,在同一时间启动第一批运算单元,且此时系统电流较小;

step4、系统断电,芯片处理关闭状态,所有运算单元默认关闭;

step5、mcu发送cpen脉冲,每一所述待供电芯片都接收到cpen控制信号后,在同一时间启动第二批运算单元,此时系统电流逐步增大;

step6、重复step3~step4,直至所有的运算单元都启动,在这个过程中,系统会保持一个相对平稳的启动状态。

所述首端的待供电芯片3(chip1)的cpeni与微控制单元2(mcu)相连,接收从微控制单元2发出的cpen信号,同时将该信号直接从管脚cpeno输出到第二颗所述待供电芯片(chip2),依次类推,直至末端的待供电芯片4;在所述待供电芯片的内部,控制信号cpen的传输和使用设计结构图如图5所示,

其中,cpen信号通过内部寄存器打拍的方式控制延时,且该延时值寄存器可配,通过延时后的信号来控制芯片内部电路的启动时间。

通过调整串联链路上每一所述待供电芯片的延时值,可以让每一所述待供电芯片的内部电路启动时间差异精确到1~2个时钟周期内(ns级的延时),这样可以保证每一所述待供电芯片动作的同步性,从而保证了所述待供电芯片之间的内阻一致性;

此外,由于矿机芯片的特殊性,每一所述待供电芯片内是由多个(几十到几百个不等)一模一样的运算单元组成。因此,通过寄存器来控制每个运算单元的开启与关闭。在系统启动初期,先启动少量的运算单元,控制整个系统电流不会上升得太快,然后逐步增加运算单元的启动数量,直至所有运算单元全部启动。结合控制信号cpen的启动时间控制,可以相对精准地控制整个系统的工作稳定性。

为了解决相同的技术问题,本发明实施例还提供了一种串联供电电路的控制终端,包括处理器、存储器以及存储在所述存储器中且被配置为由所述处理器执行的计算机程序,所述处理器执行所述计算机程序时实现上述的串联供电电路的控制方法。

示例性的,所述计算机程序可以被分割成一个或多个模块/单元,所述一个或者多个模块/单元被存储在所述存储器中,并由所述处理器执行,以完成本发明。所述一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序在所述串联供电电路的控制终端中的执行过程。

所述串联供电电路的控制终端可以是桌上型计算机、笔记本、掌上电脑及云端服务器等计算设备。所述串联供电电路的控制终端可包括,但不仅限于,处理器、存储器。本领域技术人员可以理解,上述部件仅仅是usb接口的接入管理终端设备的示例,并不构成对usb接口的接入管理终端设备的限定,可以包括比上述更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述串联供电电路的控制终端还可以包括输入输出设备、网络接入设备、总线等。

所称处理器可以是中央处理单元(centralprocessingunit,cpu),还可以是其他通用处理器、数字信号处理器(digitalsignalprocessor,dsp)、专用集成电路(applicationspecificintegratedcircuit,asic)、现成可编程门阵列(field-programmablegatearray,fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等,所述处理器是所述串联供电电路的控制终端的控制中心,利用各种接口和线路连接整个usb接口的接入管理终端设备的各个部分。

所述存储器可用于存储所述计算机程序和/或模块,所述处理器通过运行或执行存储在所述存储器内的计算机程序和/或模块,以及调用存储在存储器内的数据,实现所述串联供电电路的控制终端的各种功能。所述存储器可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据终端设备的使用所创建的数据(比如音频数据、电话本等)等。此外,存储器可以包括高速随机存取存储器,还可以包括非易失性存储器,例如硬盘、内存、插接式硬盘,智能存储卡(smartmediacard,smc),安全数字(securedigital,sd)卡,闪存卡(flashcard)、至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。

其中,所述串联供电电路的控制终端集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、u盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。

为了解决相同的技术问题,本发明实施例还提供了一种虚拟数字币挖矿机,包括机箱、位于机箱内部的控制板、与所述控制板连接的扩展板以及与扩展板连接的运算板,所述运算板执行上述的串联供电电路的控制方法。

在本实施例中,所述虚拟数字币挖矿机中的所述控制板是整个挖矿机的控制中心,所述控制板通过io扩展板发送指令和数据,运算板采用所述串联供电电路供电,是整个挖矿机的运算中心。

所述控制板将指令和数据下发到io扩展板,io扩展板将指令和数据转发到运算板,运算板运算后将结果通过io扩展板返回到控制板,控制板通过有线网络接口上传到互联网中。

为了解决相同的技术问题,本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质包括存储的计算机程序,其中,在所述计算机程序运行时控制所述计算机可读存储介质所在设备执行如上述的串联供电电路的控制方法。

综上,本发明实施例提供了一种串联供电电路的控制方法,其特征在于,所述串联供电电路包括微控制单元2和串联连接在供电端1与地之间进行串联供电的待供电芯片组,所述待供电芯片组包括多个依次串联连接的待供电芯片形成多级串联的电压域;位于所述待供电芯片组首端的待供电芯片3通过控制信号线5与所述微控制单元2连接,多个所述待供电芯片中相邻的两个待供电芯片通过控制信号线5连接;

所述方法包括:

当所述串联供电电路通电时,每一所述待供电芯片的内部寄存器根据预设的延时值将m个预设的运算单元组分批次开启;其中,所述配置的寄存器用于控制所述待供电芯片内部的运算单元的电源通断,每一所述待供电芯片内具有n个运算单元,且n个运算单元划分为m个预设的运算单元组,m、n均为大于1的整数;

所述微控制单元2根据预设的间隔时间分批次向所述待供电芯片组发送脉冲信号,在同一时间内,每一所述待供电芯片在接收到所述脉冲信号后,所述m个预设的运算单元组中已开启的第i个预设的运算单元组的运算单元启动运算;其中,,且所述脉冲信号与所述m个预设的运算单元组为一一对应关系。

相比于现有技术,本发明实施例具有如下有益效果:

(1)在本实施例中,为了实现对每颗芯片的统一控制,在所述串联供电电路的基础上增设所述控制信号线5,所述控制信号线5通过串联的方式从所述微控制单元2级联至位于所述待供电芯片组末端的待供电芯片4;其中,所述末端的待供电芯片4与所述供电端1连接;从而通过所述微控制单元2发送脉冲信号控制每一所述待供电芯片内的运算单元分批次启动运算。

(2)时钟信号通过内部寄存器打拍的方式控制延时,且该延时值所述内部寄存器可配,从而通过延时后的信号来控制芯片内部电路的启动时间。通过调整所述串联供电电路上每一所述待供电芯片的延时值,可以让每一所述待供电芯片的内部电路启动时间差异精确到1~2个时钟周期内(ns级的延时)。这样可以保证每颗芯片动作的同步性,从而保证芯片之间的内阻一致性。

(3)由于矿机芯片的特殊性,每一所述待供电芯片内是由多个(几十到几百个不等)一模一样的计算单元组成,因此,通过寄存器来控制每个运算单元的开启与关闭。在系统启动初期,先启动少量的运算单元,控制整个系统电流不会上升得太快,然后逐步增加运算单元的启动数量,直至所有运算单元全部启动;结合控制信号的启动时间控制,可以相对精准地控制整个系统的工作稳定性。

(4)本发明实施例提供所述串联供电电路的控制方法通过控制所述串联供电电路上每一所述待供电芯片的启动流程和启动时序,以使每一所述待供电芯片的工作步调保持一致,从而维持芯片在任何时刻的内阻一致性,实现每颗芯片的电压平衡,提高串联供电电路芯片之间的电压稳定性,进而有效地提高整个系统的工作稳定性。

(5)本发明实施例提供所述串联供电电路的控制方法提高了所述串联供电电路的电压稳定性,简化了所述串联供电电路的单板设计难度,且简化单板电源管理方案,从而降低了单板的调试难度,并降低单板的开发成本和生产成本。

需说明的是,以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。另外,本发明提供的装置实施例附图中,模块之间的连接关系表示它们之间具有通信连接,具体可以实现为一条或多条通信总线或信号线。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1