一种外插卡接入自适应方法、系统、设备及可读存储介质与流程

文档序号:33171906发布日期:2023-02-04 02:43阅读:60来源:国知局
一种外插卡接入自适应方法、系统、设备及可读存储介质与流程

1.本发明属于计算机领域,具体涉及一种外插卡接入自适应方法、系统、设备及可读存储介质。


背景技术:

2.服务器的应用上都会使用外接的卡或是多节点系统,不管是网卡、储存装置卡、显卡,或是其他的类型的pcie卡,现有的系统在售出后不知道客户会使用哪家厂商的卡做搭配,或是因为系统多样性会选择搭配许多厂家的卡,因此就有可能因为各厂家上拉电压使用不同进而需要对主板或系统板卡重新设计,从开案设计到后面的功能验证及讯号品质的校验需要额外花费大量的人力资源以及费用,这样大大影响公司的成本及支出,也影响到客户的产品开发周期,不仅对业务端会有很多产品线需要去推销,更大大的影响产品量产的时间递延,而多节点系统也有相同问题,在系统初期设计之下使用的电压在开案前就会明确定义准位,但后续为了争取开发时间的缩短,常常会使用其他系统的主板或系统卡,而电压被定义下就会造成系统的多样性造成限制。


技术实现要素:

3.为解决以上问题,本发明提出一种外插卡接入自适应方法,包括:
4.将所有外插卡的接入线路连接到控制模块;
5.通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号;
6.将所述关键信号发送的bmc,通过bmc基于所述关键信号控制所述关键信号对应的外插卡所连接的设备的接入。
7.在本发明的一些实施方式中,将所有外插卡的接入线路连接到控制模块包括:
8.通过旁路检测的连接方式将所述外插卡与服务器的接入线路连接到所述控制模块。
9.在本发明的一些实施方式中,通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号包括:
10.通过所述控制模块基于所述接入线路的通信协议解析所述接入线路中外插卡的上拉电压数据。
11.在本发明的一些实施方式中,方法还包括:
12.响应于所述bmc获取到所述控制模块的上拉电压数据,按照预定策略将所述上拉电压数据转换成对应的调控信号,并将所述调控信号发送到对应的电压转换器。
13.在本发明的一些实施方式中,按照预定策略将所述上拉电压数据转换成对应的调控信号包括:
14.基于常见外插卡设备的上拉电压和所述电压转换器的输入电压计算所述电压转换器的调控电阻的阻值,并将所述阻值转换成对应的调控信号。
15.在本发明的一些实施方式中,将所述调控信号发送到对应的电压转换器包括:
16.在所述bmc和对应的多个电压转换器之间添加多路复用器,并通过所述bmc控制所述多路复用器的切换;
17.响应于对应的外插卡接入,通过bmc控制所述多路复用器将所外插卡对应的电压转换器与所述bmc连接,并将所述调控信号发送到所述电压转换器。
18.在本发明的一些实施方式中,方法还包括:
19.响应于接收到所述bmc发送的调控信号,对所述调控信号进行解密并解析出对应的调控数据,基于所述调控数据调整所述电压转换器中可调电阻的阻值。
20.本发明的另一方面还提出一种外插卡接入自适应系统,包括:
21.连接模块,所述连接模块配置用于将所有外插卡的接入线路连接到控制模块;
22.数据解析模块,所述数据解析模块配置用于通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号;
23.设备接入控制模块,所述设备接入控制模块配置用于将所述关键信号发送的bmc,通过bmc基于所述关键信号控制所述关键信号对应的外插卡所连接的设备的接入。
24.本发明的又一方面还提出一种计算机设备,包括:
25.至少一个处理器;以及
26.存储器,所述存储器存储有可在所述处理器上运行的计算机指令,所述指令由所述处理器执行时实现上述实施方式中任意一项所述方法的步骤。
27.本发明的再一方面还提出一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现上述实施方式中任意一项所述方法的步骤。
28.通过本发明提出的额一种外插卡接入自适应方法,对接入的外插卡设备的上电电压的侦测,及时根据不同外插卡设备的接入电压对不同的外插卡设备的供电进行调整,可以有效解决现有的外插卡上电标准不统一的问题。
附图说明
29.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
30.图1为本发明实施例提供的一种外插卡接入自适应方法的方法流程图;
31.图2为本发明实施例提供的一种外插卡接入自适应系统的结构示意图;
32.图3为本发明实施例提供的一种计算机设备的结构示意图;
33.图4为本发明实施例提供的一种计算机可读存储介质的结构示意图;
34.图5为本发明实施例提供的一种外插卡接入自适应方法的部分电路连接示意图;
35.图6为本发明实施例提供的一种外插卡接入自适应方法的部分电路连接示意图;
36.图7为本发明实施例提供的一种外插卡接入自适应方法的部分电路连接示意图。
具体实施方式
37.为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
38.本发明旨在解决当接设备接入到计算机或服务器后因外接设备的供电电压与服务器硬件系统上接口所支持的电压不一致时导致烧坏设备的问题。
39.在服务器领域,传统的硬件设计上仅会把所有的pcie slot的i2c链路连接主板端的装置,其他节点的信号线接至主板端需要判断该讯号的的装置,以下以pch以及cpu作为例子,在旧有服务器上设计,pcie slot的i2c信号连接至cpu,上拉电压分别为pwr0与pwr1,pwr0与pwr1仅能固定一个电压值,例如电压为5v时只能使用5v,1.8v时电路设计就只能使用1.8v,而节点信号signal_0~signal_4连接至pch供系统判断一些信息或传递一些信息,对应的上拉电压分别为pwr2与pwr3,在旧有的设计上主板仅能选一个电压去做设计,例如把电压设计成3.3v,5v,12v等等

对于电压如果有变化不是单一的状况,或是用户使用的pcie卡电压与主板不匹配时,则会有漏电或是烧板卡的问题,而节点node_a电压与主板设计不同时就需要重新设计主板,把电压设计成与节点保持一致,这样不仅造成开发时间延长,也浪费人力资源去针对此电压不同而需要开新案重新设计。
40.如图1所示,为解决上述问题,本发明提出一种外插卡接入自适应方法,包括:
41.步骤s1、将所有外插卡的接入线路连接到控制模块;
42.步骤s2、通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号;
43.步骤s3、将所述关键信号发送的bmc,通过bmc基于所述关键信号控制所述关键信号对应的外插卡所连接的设备的接入。
44.在本发明的实施例中,在步骤s1中,外插卡泛指服务器上实现不同功能的扩展设备,包括服务器上的pcie扩展设备和服务器上各种扩展节点等扩展设备,在本发明的实施例中,可参考图5,图5示出的是以pcei外插卡和扩展节点的自适应接入方法的电路连接示意图。图中包括两种设备一种是pcie外接卡,如图中pcie card a和pcie card b,将二者的i2c线路连接到由ncd9830芯片实现的控制模块中;另外一种是指服务器上外接的扩展节点,如图中node_a和node_b,将node_a和node_b上原本接入到服务器的pch(与本发明实施例无关图中未示出)的线路连接到ncd9830上。在本发明的一些实施例中,外插卡的接入线路是指外插卡上与外插卡的连接设备相连用于传输对应外插卡上电电压的信号线或者对应的传输总线。
45.在步骤s2中,关键信号是指外插卡的上拉电压信号。通过控制模块对外外插卡,对于pcie型的外插卡,则通过对应的pcie外插卡的i2c信号线路去获取对应的pcie外插卡的上拉电压。对于服务器的扩展节点,则通过对应的扩展节点的信号线上的电压数据获取接入的对应的节点的上电电压。
46.在步骤s3中,在获取到对应的外接设备的上电电压后,控制模块将上电电压信息发送到服务器的bmc上,有bmc根据上电电压调控对应的外接卡的接入插槽(pcie slot)或接口的供电模块,将电压调整到满足外接设备工作所需求的电压。如图5所述,pcie外接卡的电压包括:1.8v或3.3v或5v,扩展节点的上电电压包括:3.3v或5v或12v。不同的生产商所生产的外接卡设备的电压并不相同。
47.在本发明的一些实施方式中,将所有外插卡的接入线路连接到控制模块包括:
48.通过旁路检测的连接方式将所述外插卡与服务器的接入线路连接到所述控制模块。
49.在本实施例中,如图5所示,控制模块与不同外插卡的接入线路的连接均采用旁路连接的方式,例如图中pcie型外接设备与cpu的连接为i2c总线,控制模块仅仅是与i2c总线上进行电路连接,不参与二者的数据传输,只收集pcie外接设备产生的电信号进行解析得到pcie外接设备的上电电压。同样,控制模块只是在外接的扩展节点与服务器的连接信号线上实现电路连接,不参与外接的扩展节点与服务器的通信,只解析并收集外接的扩展节点的上拉电压。
50.在本发明的一些实施方式中,通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号包括:
51.通过所述控制模块基于所述接入线路的通信协议解析所述接入线路中外插卡的上拉电压数据。
52.在本实施例中,如果控制模块连接的外接卡设备是总线型设备,如图5中,pcie型外接设备,其与cpu的通信采用i2c总线,控制模块则需要侦测到i2c总线上关于该外接设备的电压信息。
53.在本发明的一些实施方式中,方法还包括:
54.响应于所述bmc获取到所述控制模块的上拉电压数据,按照预定策略将所述上拉电压数据转换成对应的调控信号,并将所述调控信号发送到对应的电压转换器。
55.在本实施例中,如图5所示,图5中ncd_ch0~7用于侦测对应的外接卡设备的电压值,进一步将电压值进行模数转换,转换成对应的数字信号,通过控制模块与bmc建立的i2c通信总线连接到bmc,将对应槽位或节点的外接设备的电压信息发送到bmc,bmc根据接收到的电压信息,计算要发送到电压转换器的调控信号,最后将调控信号通过spi总线发送到电压转换器。在本发明的一些实施方式中,按照预定策略将所述上拉电压数据转换成对应的调控信号包括:
56.基于常见外插卡设备的上拉电压和所述电压转换器的输入电压计算所述电压转换器的调控电阻的阻值,并将所述阻值转换成对应的调控信号。在本实施例中,常见的外插卡设备的上拉电压包括上述:1.8v、3.3v、5v或12v,当确定对应的上拉电压后,由bmc根据具体的电压转换器的调整方式计算对应的电压转换器应该设置的阻值,然后将阻值通过spi总线发送到对应的电压转换器。
57.具体地,参考图5假设pwr=3.3v,pwr1=0v,pwr2=5v,pwr3=0v,则ncd9830会把读取到的电压转换成数字的信号暂存在缓存器里,并且转换成i2c的传输格式等待bmc透过i2c信号来获取电压数据。
58.bmc在待机状态下(spl_s3=低电位),读取ncd9830获取到ncd_ch0=ncd_ch1=pwr0=3.3v,ncd_ch2=ch3=ncd_pwr1=0v,ncd_ch4=ncd_ch5=pwr2=5v,ncd_ch6=ncd_ch7=pwr3=0v,得知在待机状态下各个信号的上拉电压如上,由于数字电位器(电压转换器)后方的ldo电压转换器的输出则因为pwr0=3.3v,bmc透过gpio脚位去控制spi多路复用器切换至对应的频道mux_ch0,把第一组的数字电位器设置成
01011100,pwr0_r1=64.06ohm,pwr0_r2=35.94ohm,则。同理,在得知ncd_ch5=pwr2=5v,由bmc透过spi总线去控制spi多路复用器切换频道至mux_ch2,把第一组的数字电位器设置成00111101,pwr0_r5=76.17ohm,pwr0_r6=23.83ohm,则同理,在得知ncd_ch5=pwr2=5v,由bmc透过spi总线去控制spi多路复用器切换频道至mux_ch2,把第一组的数字电位器设置成:00111101,pwr0_r5=76.17ohm,pwr0_r6=23.83ohm,则
59.当系统开机后(spl_s3=高电位)bmc再次读取ncd9830的状态,确认目前所有电压的状况,重新获取每个节点或是i2c的上拉电压,假设获取到的电压:ncd_ch0=ncd_ch1=pwr0=3.3v;ncd_ch2=ncd_ch3=ncd_pwr1=1.8v;ncd_ch4=ncd_ch5=pwr2=5v;ncd_ch6=ncd_ch7=pwr3=0.9v;则bmc透过gpio脚位去控制spi多路复用器切换至对应的频道,切至对应频道后利用spi总线输出对应的协议把数字电位器设置成相对应的电阻,数位电位器收到先对应的spi信息解密后透过wiper register把后面对应的电阻设置成对应的阻值。
60.当系统开机后(spl_s3=高电位)bmc再次读取ncd9830的状态,确认目前所有电压的状况,重新获取每个节点或是i2c的上拉电压,假设获取到的电压为:ncd_ch0=ncd_ch1=pwr0=3.3v;
61.ncd_ch2=ncd_ch3=ncd_pwr1=1.8v;
62.ncd_ch4=ncd_ch5=pwr2=5v;
63.ncd_ch6=ncd_ch7=pwr3=0.9v,则bmc透过gpio脚位去控制spi多路复用器切换至对应的频道,切至对应频道后利用spi总线输出对应的协议把数字电位器设置成相对应的电阻,数位电位器收到先对应的spi信息解密后透过wiper register把后面对应的电阻设置成对应的阻值。以下表格是常用的电压及对应的阻值:
64.voutr1r2数位电位器1.8v33.98ohm66.02ohm101010012.5v52.34ohm47.66ohm011110103.3v64.06ohm35.94ohm010111005.0v76.17ohm23.83ohm0011110112v90.23ohm9.77ohm00011001
65.在本发明的一些实施方式中,将所述调控信号发送到对应的电压转换器包括:
66.在所述bmc和对应的多个电压转换器之间添加多路复用器,并通过所述bmc控制所述多路复用器的切换;
67.响应于对应的外插卡接入,通过bmc控制所述多路复用器将所外插卡对应的电压转换器与所述bmc连接,并将所述调控信号发送到所述电压转换器。
68.在本实施例中,多路复用器为spi多路复用器,如图6中spi mux,电压转换器为图6中的digital potentiometer也称为数字电位器,图中共示出4个。bmc通过一个spi线路无法同时调控多个数字电位器,因此在本实施例中采用spi mux实现bmc的spi线路的多路复用。bmc通过spi mux将对应的电压转换的调控信号发送到对应的电压转换器上。
69.在本发明的一些实施方式中,方法还包括:
70.响应于接收到所述bmc发送的调控信号,对所述调控信号进行解密并解析出对应的调控数据,基于所述调控数据调整所述电压转换器中可调电阻的阻值。
71.在本实施例中,bmc向对应的电压转换器发送的到调控信号可加密处理,电压转换器接收到对应的调控信号对收到的spi形式的调控信息济宁解密,并将解密后的调控数据通过wiper register将对应的调控变阻的阻值设置成目标值。
72.通过本发明提出的额一种外插卡接入自适应方法,对接入的外插卡设备的上电电压的侦测,及时根据不同外插卡设备的接入电压对不同的外插卡设备的供电进行调整,可以有效解决现有的外插卡上电标准不统一的问题。
73.实施例:
74.参考图5-7,在本实施例中,在旧有的硬件设计上把线路多拉一条线至控制模块(ncd9830),ncd9830为一个adc转成i2c的一个芯片,可以判断插入的信号上拉电压准位为多少,藉由bmc读取ncd9830判端上拉电压准位后,bmc在透过spi接口连接至spi多路复用器切换频道至数字电位器,数字电位器可以透过spi控制电阻的阻值针对后面的线性稳压器做电压输出的控制,由bmc控制输出电压达到自动切换上拉电压的想法。
75.当系统待机时由ncd9830连接的ch0~ch7去判断目前电压为多少,假设pwr0=3.3v,pwr1=0v,pwr2=5v,pwr3=0v,则ncd9830会把读取到的电压转换成数字的信号暂存在缓存器里,并且转换成i2c的传输格式等待bmc透过i2c信号来获取电压数据。
76.bmc在待机状态下(spl_s3=低电位),读取ncd9830获取到:ncd_ch0=ncd_ch1=pwr0=3.3v,ncd_ch2=ch3=ncd_pwr1=0v,ncd_ch4=ncd_ch5=pwr2=5v,ncd_ch6=ncd_ch7=pwr3=0v,得知在待机状态下各个信号的上拉电压如上,由于数字电位器后方的ldo电压转换器的输出则因为pwr0=3.3v,bmc透过gpio脚位去控制spi多路复用器切换至对应的频道mux_ch0,把第一组的数字电位器设置成01011100,pwr0_r1=64.06ohm,pwr0_r2=35.94ohm,则同理,在得知ncd_ch5=pwr2=5v,由bmc透过spi总线去控制spi多路复用器切换频道至mux_ch2,把第一组的数字电位器设置成00111101,pwr0_r5=76.17ohm,pwr0_r6=23.83ohm,则
77.当系统开机后(spl_s3=高电位)bmc再次读取ncd9830的状态,确认目前所有电压的状况,重新获取每个节点或是i2c的上拉电压,假设获取到的电压:ncd_ch0=ncd_ch1=pwr0=3.3v;
78.ncd_ch2=ncd_ch3=ncd_pwr1=1.8v;
79.ncd_ch4=ncd_ch5=pwr2=5;
80.ncd_ch6=ncd_ch7=pwr3=0.9v,则bmc透过gpio脚位去控制spi多路复用器切换至对应的频道,切至对应频道后利用spi总线输出对应的协议把数字电位器设置成相对应的电阻,数位电位器收到先对应的spi信息解密后透过wiper register把后面对应的电阻设置成对应的阻值。
81.如图2所示,本发明的另一方面还提出一种外插卡接入自适应系统,包括:
82.连接模块1,所述连接模块1配置用于将所有外插卡的接入线路连接到控制模块;
83.数据解析模块2,所述数据解析模块2配置用于通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号;
84.设备接入控制模块3,所述设备接入控制模块3配置用于将所述关键信号发送的bmc,通过bmc基于所述关键信号控制所述关键信号对应的外插卡所连接的设备的接入。
85.如图3所示,本发明的又一方面还提出一种计算机设备,包括:
86.至少一个处理器21;以及
87.存储器22,所述存储器22存储有可在所述处理器21上运行的计算机指令23,所述指令23由所述处理器21执行时实现一种外插卡接入自适应方法,包括:
88.将所有外插卡的接入线路连接到控制模块;
89.通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号;
90.将所述关键信号发送的bmc,通过bmc基于所述关键信号控制所述关键信号对应的外插卡所连接的设备的接入。
91.在本发明的一些实施方式中,将所有外插卡的接入线路连接到控制模块包括:
92.通过旁路检测的连接方式将所述外插卡与服务器的接入线路连接到所述控制模块。
93.在本发明的一些实施方式中,通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号包括:
94.通过所述控制模块基于所述接入线路的通信协议解析所述接入线路中外插卡的上拉电压数据。
95.在本发明的一些实施方式中,方法还包括:
96.响应于所述bmc获取到所述控制模块的上拉电压数据,按照预定策略将所述上拉电压数据转换成对应的调控信号,并将所述调控信号发送到对应的电压转换器。
97.在本发明的一些实施方式中,按照预定策略将所述上拉电压数据转换成对应的调控信号包括:
98.基于常见外插卡设备的上拉电压和所述电压转换器的输入电压计算所述电压转换器的调控电阻的阻值,并将所述阻值转换成对应的调控信号。
99.在本发明的一些实施方式中,将所述调控信号发送到对应的电压转换器包括:
100.在所述bmc和对应的多个电压转换器之间添加多路复用器,并通过所述bmc控制所述多路复用器的切换;
101.响应于对应的外插卡接入,通过bmc控制所述多路复用器将所外插卡对应的电压转换器与所述bmc连接,并将所述调控信号发送到所述电压转换器。
102.在本发明的一些实施方式中,方法还包括:
103.响应于接收到所述bmc发送的调控信号,对所述调控信号进行解密并解析出对应的调控数据,基于所述调控数据调整所述电压转换器中可调电阻的阻值。
104.如图4所示,本发明的再一方面还提出一种计算机可读存储介质401,所述计算机可读存储介质401存储有计算机程序402,所述计算机程序402被处理器执行时实现一种外插卡接入自适应方法,包括:
105.将所有外插卡的接入线路连接到控制模块;
106.通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号;
107.将所述关键信号发送的bmc,通过bmc基于所述关键信号控制所述关键信号对应的外插卡所连接的设备的接入。
108.在本发明的一些实施方式中,将所有外插卡的接入线路连接到控制模块包括:
109.通过旁路检测的连接方式将所述外插卡与服务器的接入线路连接到所述控制模块。
110.在本发明的一些实施方式中,通过所述控制模块解析每一个外插卡的所述接入线路并获取接入线路中的关键信号包括:
111.通过所述控制模块基于所述接入线路的通信协议解析所述接入线路中外插卡的上拉电压数据。
112.在本发明的一些实施方式中,方法还包括:
113.响应于所述bmc获取到所述控制模块的上拉电压数据,按照预定策略将所述上拉电压数据转换成对应的调控信号,并将所述调控信号发送到对应的电压转换器。
114.在本发明的一些实施方式中,按照预定策略将所述上拉电压数据转换成对应的调控信号包括:
115.基于常见外插卡设备的上拉电压和所述电压转换器的输入电压计算所述电压转换器的调控电阻的阻值,并将所述阻值转换成对应的调控信号。
116.在本发明的一些实施方式中,将所述调控信号发送到对应的电压转换器包括:
117.在所述bmc和对应的多个电压转换器之间添加多路复用器,并通过所述bmc控制所述多路复用器的切换;
118.响应于对应的外插卡接入,通过bmc控制所述多路复用器将所外插卡对应的电压转换器与所述bmc连接,并将所述调控信号发送到所述电压转换器。
119.在本发明的一些实施方式中,方法还包括:
120.响应于接收到所述bmc发送的调控信号,对所述调控信号进行解密并解析出对应的调控数据,基于所述调控数据调整所述电压转换器中可调电阻的阻值。
121.最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体(rom)或随机存储记忆体(ram)等。所述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
122.此外,典型地,本发明实施例公开所述的装置、设备等可为各种电子终端设备,例如手机、个人数字助理(pda)、平板电脑(pad)、智能电视等,也可以是大型终端设备,如服务器等,因此本发明实施例公开的保护范围不应限定为某种特定类型的装置、设备。本发明实施例公开所述的客户端可以是以电子硬件、计算机软件或两者的组合形式应用于上述任意一种电子终端设备中。
123.此外,根据本发明实施例公开的方法还可以被实现为由cpu执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被cpu执行时,执行本发明
实施例公开的方法中限定的上述功能。
124.此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
125.此外,应该明白的是,本文所述的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(rom)、可编程rom(prom)、电可编程rom(eprom)、电可擦写可编程rom(eeprom)或快闪存储器。易失性存储器可以包括随机存取存储器(ram),该ram可以充当外部高速缓存存储器。作为例子而非限制性的,ram可以以多种形式获得,比如同步ram(dram)、动态ram(dram)、同步dram(sdram)、双数据速率sdram(ddr sdram)、增强sdram(esdram)、同步链路dram(sldram)、以及直接rambus ram(drram)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
126.本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现所述的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1