主板的制作方法

文档序号:8430215阅读:152来源:国知局
主板的制作方法
【技术领域】
[0001] 本发明涉及一种主板。
【背景技术】
[0002] 传统设计的主板的启动过程中,主板的南桥芯片将从主板的基本输入输出系统 (BIOS)芯片中读取BIOS程序以使主板正常开机。若主板无法正常开机,有可能是BIOS程 序未正常加载,也有可能是硬件的原因导致主板异常。若提供一种可以指示BIOS程序加载 状态的主板,则可以协助使用者判断异常原因。

【发明内容】

[0003] 鉴于此,有必要提供一种可以指示BIOS加载状态的主板。
[0004] 一种主板,包括: 一BIOS芯片,所述BIOS芯片用于储存基本输入输出系统(BIOS)程序,所述BIOS芯片 的电源引脚连接于一电压端,所述BIOS芯片的锁定引脚以及写入保护引脚相连且通过第 一电阻连接于所述电压端,所述BIOS芯片的接地引脚接地; 一南桥芯片,所述南桥芯片的第一输出引脚连接于所述BIOS芯片的输入引脚,所述南 桥芯片的时钟引脚连接于所述BIOS芯片的时钟引脚,所述南桥芯片的识别引脚连接于所 述BIOS芯片的识别引脚,所述南桥芯片的输入引脚连接于所述BIOS芯片的输出引脚; 一逻辑芯片,所述逻辑芯片的时钟引脚连接于所述南桥芯片的时钟引脚与所述BIOS 芯片的时钟引脚之间的节点;及 第一至第三发光二极管,所述第一至第三发光二极管的阳极均连接所述电压端,所述 第一发光二极管的阴极连接所述逻辑芯片的输出引脚,所述第二发光二极管的阴极连接所 述南桥芯片的第二输出引脚,所述第三发光二极管的阴极连接所述南桥芯片的第三输出引 脚。
[0005] 所述主板可以通过侦测BIOS时钟信号并通过第一至第三发光二极管指示所述南 桥芯片BIOS的加载状态。
【附图说明】
[0006] 图1为本发明主板的较佳实施方式的电路图。
[0007] 主要元件符号说明
【主权项】
1. 一种主板,包括: 一 BIOS芯片,所述BIOS芯片用于储存基本输入输出系统(BIOS)程序,所述BIOS芯片 的电源引脚连接于一电压端,所述BIOS芯片的锁定引脚以及写入保护引脚相连且通过第 一电阻连接于所述电压端,所述BIOS芯片的接地引脚接地; 一南桥芯片,所述南桥芯片的第一输出引脚连接于所述BIOS芯片的输入引脚,所述南 桥芯片的时钟引脚连接于所述BIOS芯片的时钟引脚,所述南桥芯片的识别引脚连接于所 述BIOS芯片的识别引脚,所述南桥芯片的输入引脚连接于所述BIOS芯片的输出引脚; 一逻辑芯片,所述逻辑芯片的时钟引脚连接于所述南桥芯片的时钟引脚与所述BIOS 芯片的时钟引脚之间的节点;及 第一至第三发光二极管,所述第一至第三发光二极管的阳极均连接所述电压端,所述 第一发光二极管的阴极连接所述逻辑芯片的输出引脚,所述第二发光二极管的阴极连接所 述南桥芯片的第二输出引脚,所述第三发光二极管的阴极连接所述南桥芯片的第三输出引 脚。
2. 如权利要求1所述的主板,其特征在于:第一发光二极管的阳极通过第二电阻连接 于所述电压端,第二发光二极管的阳极通过第三电阻连接于所述电压端,第三发光二极管 的阳极通过第四电阻连接于所述电压端。
3. 如权利要求1所述的主板,其特征在于:所述南桥芯片的第二及第三输出引脚默认 输出高电平信号,当BIOS加载成功时,所述南桥芯片经第二输出引脚输出低电平信号以点 亮所述第二发光二极管,当BIOS加载失败时,所述南桥芯片经第三输出引脚输出低电平信 号以点亮所述第三发光二极管。
4. 如权利要求1所述的主板,其特征在于:所述逻辑芯片还用于控制所述主板的开机 时序。
【专利摘要】一种主板,包括BIOS芯片、南桥芯片、逻辑芯片以及第一至第三发光二极管。所述BIOS芯片用于储存基本输入输出系统(BIOS),所述南桥芯片连接所述BIOS芯片以读取BIOS;所述逻辑芯片的时钟引脚连接于所述南桥芯片的时钟引脚与所述BIOS芯片的时钟引脚之间的节点;所述第一至第三发光二极管的阳极均连接所述电压端,所述第一至第三发光二极管的阴极分别对应连接所述逻辑芯片的输出引脚、所述南桥芯片的第二输出引脚以及第三输出引脚。所述主板可以指示所述南桥芯片BIOS的加载状态。
【IPC分类】G06F11-32, G06F1-16
【公开号】CN104750171
【申请号】CN201310729917
【发明人】阳梦良
【申请人】鸿富锦精密电子(天津)有限公司, 鸿海精密工业股份有限公司
【公开日】2015年7月1日
【申请日】2013年12月26日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1