双内存条供电电路的制作方法

文档序号:6780033阅读:237来源:国知局
专利名称:双内存条供电电路的制作方法
技术领域
本发明涉及一种供电电路,特别涉及一种给内存条提供电能的供电电路。
背景技术
目前,电脑已经成为人们日常工作、学习非常重要的工具,被广泛应用在各个领域,其 中衡量电脑的一个重要指标的内存条技术也不断更新换代,发展迅速。现在市场上推出了两 代内存条产品,即第一代双倍数据率同步动态随机存储器(Double Data Rate I SDRAM, DDR I SDRAM)及第二代双倍数据率同步动态随机存储器(Double Data Rate IISDRAM, DDRII SDRAM)。上述两种内存条的接口 (DDR I内存条引脚为180, DDRII内存条引脚为240 )、电压(DDRI内存条工作电压为2.6V, DDRII内存条工作电压为1.8V)均不同,故不能使 用相同的内存条插槽。
为了方便用户升级内存,许多主板上集成了上述两种内存条插槽,这样一块主板既可以 使用DDRI内存条,也可以使用DDRII内存条。但是, 一般情况下这两种内存条插槽各自拥有 独立的电源转换模块来提供电源,这样的话所用元器件就会较多, 一方面增加了成本,另一 方面占用了 一定的电路板空间,从而提高了主板设计难度。

发明内容
鉴于以上内容,有必要提供一种可满足两种内存条的供电要求的双内存条供电电路。 一种双内存条供电电路,用于给一主板上的两种内存条插槽供电,其包括一插槽侦测端 、 一电开关元件、 一第一电阻、 一第二电阻、 一第三电阻及一电压输出端,所述插槽侦测端 连接所述主板上一用于侦测内存条插槽插接内存条状态的控制信号引脚并连接到所述电开关 元件的第一端,所述电开关元件的第二端接地,所述电开关元件的第三端通过所述第一电阻 后接所述电压输出端,所述第二电阻及第三电阻串接于一第一电源端与地之间,所述电压输 出端还分别连接于所述第二电阻及第三电阻之间的节点及所述两内存条插槽的电压输入引脚
相较现有技术,所述双内存条供电电路根据插接内存条的不同来控制所述电开关元件对 电阻的切换,从而可自动调整供给内存条插槽的电压值,而不需对两种内存条插槽分别独立 设置供电电路,不但节省了电路板空间,也大大降低了主板设计难度与制造成本。


下面参考附图结合具体实施方式
对本发明作进一步的说明。 图1为本发明双内存条供电电路的较佳实施方式的电路图。
具体实施例方式
请参考图l,本发明双内存条供电电路用于给一电脑主板上的两种内存条插槽供电,其 较佳实施方式包括一插槽侦测端X、 一电开关元件Q、 一限流电阻R、 一第一电阻R1、 一第二 电阻R2、 一第三电阻R3、 一电压负反馈电路IO、 一瓷片电容C1、 一电解电容C2及一电压输出 端Y。
所述电压负反馈电路10包括一运算放大器U、 一第一场效应管Q1及一第二场效应管Q2。 所述运算放大器U包括一同相输入端3、 一反相输入端2、 一电源端8、 一接地端4及一输出端 1。本实施方式中,所述电开关元件Q为一PNP型三极管,所述两种内存条插槽为DDRI内存条 插槽及DDRII内存条插槽。所述第一电阻R1的电阻值为1.75KQ,所述第二电阻R2的电阻值为 1KQ,所述第三电阻R3的电阻值为3. 7KQ。
其中,所述插槽侦测端X连接所述主板上一控制信号引脚(该控制信号引脚可侦测主板 上内存条的插接状态,并输出相应控制信号),所述插槽侦测端X通过所述限流电阻R后连接 到所述电开关元件Q的第一端(基极),所述电开关元件Q的第二端(集电极)接地,所述电 开关元件Q的第三端(发射极)通过所述第一电阻R1后接所述运算放大器U的同相输入端3, 所述第二电阻R2及第三电阻R3串接于一3. 3V第一电源端VCC与地之间,所述运算放大器U的同 相输入端3还连接于所述第二电阻R2及第三电阻R3之间的节点。所述运算放大器U的反相输入 端2连接所述电压输出端Y,所述运算放大器U的反相输入端2还分别连接所述瓷片电容C1及电 解电容C2后接地。所述运算放大器U的电源端8接一12V第二电源端VDD,所述运算放大器U的 接地端4接地。所述运算放大器U的输出端1分别连接到所述第一场效应管Q1及第二场效应管 Q2的栅极,所述第一场效应管Q1及第二场效应管Q2的漏极均接所述第一电源端VCC,所述第 一场效应管Q1及第二场效应管Q2的源极均接所述运算放大器U的反相输入端2,形成电压负反 馈电路,所述电压输出端Y连接所述DDRI内存条插槽及DDRII内存条插槽的电压输入引脚( 未示出)。
工作时,当只插接DDRI内存条而不插接DDRII内存条时,所述插槽侦测端X将接收到所 述控制信号引脚发出的一高电平信号,故使所述电开关元件Q处于截止状态,所述3.3V第一 电压端VCC的电压通过所述第二电阻R2及第三电阻R3分压后使所述运算放大器U的同相输入端 3的电压变为V+=[3. 7/(3. 7+1)]*3. 3=2. 6V。经过所述电压负反馈电路10的负反馈作用,使 所述运算放大器U的反相输入端2得到一稳定的2. 6V电压,所述稳定的2. 6V电压通过所述电压输出端Y直接给所述DDR I内存条供电,所述瓷片电容C1用于过滤高频杂讯,所述电解电容 C2用于过滤低频杂讯,以进一步保证输出电压的稳定。当只插接DDRII内存条而不插接DDRI内存条时,所述插槽侦测端X将接收到所述控制信 号引脚发出的一低电平信号,故使所述电开关元件Q处于导通状态,所述3.3V第一电压端 VCC的电压通过所述第一电阻R1、所述第二电阻R2及第三电阻R3分压后,使所述运算放大器U 的同相输入端3的电压变为V+={[(3. 7*1. 75)/(3. 7+1. 75)]/[1+(3. 7*1. 75)/(3. 7+1. 75)]}*3. 3=1. 8V。经过所述电 压负反馈电路10的负反馈作用,使所述运算放大器U的反相输入端2得到一稳定的1. 8V电压, 所述稳定的l. 8V电压通过电压输出端Y直接给所述DDRI1内存条供电。当同时插接DDRII内存条及DDRI内存条时,所述插槽侦测端X将接收到所述控制信号引 脚发出的低电平信号,根据上述可知所述电压输出端Y将输出所述1.8V电压,此时DDRI内存 条不工作,但DDRII内存条可继续工作,电脑系统仍可正常运行。如果对所述双内存条供电电路的供电电压要求不高时,也可将所述用于稳定电压的电压 负反馈电路l0去掉,而直接将所述电压输出端Y连接到所述第二电阻R2与第三电阻R3之间的 节点上即可。本发明双内存条供电电路可根据内存条插槽上插接的内存条的类型直接提供与 之匹配的电压,其应用了较少的元器件并占用了较少的电路板空间,从而降低了主板设计难 度及成本。
权利要求
1.一种双内存条供电电路,用于给一主板上的两种内存条插槽供电,其包括一插槽侦测端、一电开关元件、一第一电阻、一第二电阻、一第三电阻及一电压输出端,所述插槽侦测端连接所述主板上一用于侦测内存条插槽插接内存条状态的控制信号引脚并连接到所述电开关元件的第一端,所述电开关元件的第二端接地,所述电开关元件的第三端通过所述第一电阻后接所述电压输出端,所述第二电阻及第三电阻串接于一第一电源端与地之间,所述电压输出端还分别连接于所述第二电阻及第三电阻之间的节点及所述两内存条插槽的电压输入引脚。
7.如权利要求5所述的双内存条供电电路,其特征在于所述插槽侦测端通过一限流电阻与所述电开关元件的第一端相连。
8.如权利要求5所述的双内存条供电电路,其特征在于所述电开关 元件为一PNP型三极管。
9.如权利要求5所述的双内存条供电电路,其特征在于所述第一电 源端的电压为3.3V,所述第一电阻的电阻值为1.75KQ,所述第二电阻的电阻值为1KQ,所 述第三电阻的电阻值为3. 7KQ 。
10.如权利要求5所述的双内存条供电电路,其特征在于所述电压 输出端还分别连接一瓷片电容及一电解电容后接地。
全文摘要
一种双内存条供电电路,用于给一主板上的两种内存条插槽供电,其包括一插槽侦测端、一电开关元件、一第一电阻、一第二电阻、一第三电阻及一电压输出端,所述插槽侦测端连接所述主板上一用于侦测内存条插槽插接内存条状态的控制信号引脚并连接到所述电开关元件的第一端,所述电开关元件的第二端接地,所述电开关元件的第三端通过所述第一电阻后接所述电压输出端,所述第二电阻及第三电阻串接于一第一电源端与地之间,所述电压输出端还分别连接于所述第二电阻及第三电阻之间的节点及所述两内存条插槽的电压输入引脚。所述双内存条供电电路可自动给两种内存条插槽供电。
文档编号G11C5/14GK101295534SQ20071020056
公开日2008年10月29日 申请日期2007年4月29日 优先权日2007年4月29日
发明者熊金良, 樱 陈 申请人:鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1