浅沟槽隔离制造方法

文档序号:7243657研发日期:2012年阅读:142来源:国知局
技术简介:
本专利针对传统STI技术难以同时提升NMOS和PMOS载流子迁移率的问题,提出通过调控STI沟槽体积差异,在沟道宽度方向形成更大张应力,从而提升NMOS电子迁移率并部分补偿PMOS性能退化,实现整体器件驱动能力增强。
关键词:浅沟槽隔离,张应力,载流子迁移率
浅沟槽隔离制造方法
【专利摘要】本发明公开了一种浅沟槽隔离的制造方法,包括:在衬底上形成硬掩模层;光刻/刻蚀硬掩模层和衬底,形成多个第一沟槽和多个第二沟槽,其中,第一沟槽沿第一方向,第二沟槽沿垂直于第一方向的第二方向,并且第二沟槽的体积大于第一沟槽的体积;在第一和第二沟槽中沉积绝缘材料;平坦化绝缘材料、硬掩模层直至暴露衬底,形成浅沟槽隔离。依照本发明的浅沟槽隔离制造方法,在沟道宽度方向刻蚀填充较深、较宽的浅沟槽隔离,而在沟道长度方向刻蚀填充较浅、较窄的浅沟槽隔离,同时向NMOS和PMOS施加应力,增大其沟道区载流子迁移率,从而提高器件整体驱动能力。
【专利说明】浅沟槽隔离制造方法
【技术领域】
[0001]本发明涉及半导体集成电路制造领域,更具体地,涉及一种沿不同方向具有不同应力的浅沟槽隔离的制造方法。
【背景技术】
[0002]随着器件尺寸缩减,器件综合性能不断提高,然而例如MOSFET沟道区的载流子迁移率受制于材料和工艺并没有随着大幅度提高,因此其驱动能力显得日益不足。为了提高载流子迁移率、增强器件驱动能力,现有技术中一种可选的方法是向MOSFET施加应力。例如对于(100)/〈110〉的N MOS而言在沟道长度方向(沿源区-沟道区-漏区的方向,在本发明中可以称为第二方向)上施加张应力、在沟道宽度方向(沿栅极延伸方向,垂直于长度方向、第二方向,在本发明中可以称为第一方向)上施加张应力;而对于PMOS而言,在沟道长度方向施加压应力,在沟道宽度方向上施加张应力。如此的双轴应力结构/方法可以分别增加N MOS沟道区中电子、PMOS沟道区中空穴的载流子迁移率,从而相应提高驱动能力。
[0003]现有的向沟道区施加应力的结构/方法包括衬底致双轴应变、工艺致单轴应变。衬底致单轴应变是指在晶格失配的衬底(如SiGe)上制造MOS器件,沟道由于与衬底晶格失配在平行衬底方向上受到双轴应力。工艺致单轴应变包括=SiGe或者S1:C材质的Σ型嵌入式应力源漏区、氮化硅或者类金刚石无定形碳(DLC)材质的应力栅极侧墙、整个器件上覆盖的氮化硅或者类金刚石无定形碳(DLC)材质的应力盖层、以及具有应力的浅沟槽隔离(STI)等等。理论计算和实际试验数据证明,工艺致单轴应变在器件特张尺寸持续缩小的情况下具有更好的效果。
[0004]与此同时,随着器件特征尺寸持续缩减到32nm以下,上述各种应力提供结构/方法中存在了光刻/刻蚀精度不足、材料沉积填充率减小、与沟道区间距仍不够小等等问题。而由于N MOS与PMOS通常具有相同的栅极方向、沟道区方向,因此使用质量控制容易的应力STI来增强载流子迁移率,逐渐成为一项重要选择。
[0005]然而,现有的应力STI技术虽然对于集中分布的N MOS和PMOS可以分别施加不同应力,然而对于混杂分布的情形则难以利用简单工艺实现区别对待,因此难以统一地同时提高两种MOSFET的迁移率。此外,至少两次形成不同应力类型的STI技术,也提高了工艺的复杂度、增加了时间和制造成本。

【发明内容】

[0006]有鉴于此,本发明的目的在于利用现有的简易工艺同时向NMOS和PMOS施加应力,增大其沟道区载流子迁移率,从而提高器件整体驱动能力。
[0007]实现本发明的上述目的,是通过提供一种浅沟槽隔离的制造方法,包括:在衬底上形成硬掩模层;光刻/刻蚀硬掩模层和衬底,形成多个第一沟槽和多个第二沟槽,其中,第一沟槽沿第一方向,第二沟槽沿垂直于第一方向的第二方向,并且第二沟槽的体积大于第一沟槽的体积;在第一和第二沟槽中沉积绝缘材料;平坦化绝缘材料、硬掩模层直至暴露衬底,形成浅沟槽隔离。
[0008]其中,硬掩模层包括氧化硅、氮化硅、氮氧化硅及其组合。
[0009]其中,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成沿第一方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第一沟槽;光刻/刻蚀硬掩模层形成沿第二方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第二沟槽。
[0010]其中,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成沿第二方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第二沟槽;光刻/刻蚀硬掩模层形成沿第一方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第一沟槽。
[0011]其中,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成网格状的硬掩模图形,具有多个沿第一方向以及第二方向的开口 ;刻蚀衬底,同时形成第一沟槽和第二沟槽。
[0012]其中,第二沟槽的宽度大于第一沟槽的宽度。
[0013]其中,第二沟槽的深度大于第一沟槽的深度。
[0014]其中,绝缘材料包括氧化娃、氮化娃、氮氧化娃、Bia95Laatl5NiO3' BiNiO3^ ZrW208。
[0015]其中,浅沟槽隔离向衬底施加张应力。
[0016]其中,第一方向是器件沟道区宽度方向,第二方向是器件沟道区长度方向。
[0017]本发明还提供了一种半导体器件,包括衬底、衬底中的绝缘材料构成的浅沟槽隔离,其特征在于:第二方向上浅沟槽隔离的体积要大于第一方向上浅沟槽隔离的体积。
[0018]依照本发明的浅沟槽隔离制造方法,在沟道宽度方向刻蚀填充较深、较宽的浅沟槽隔离,而在沟道长度方向刻蚀填充较浅、较窄的浅沟槽隔离,同时向N MOS和PMOS施加应力,增大其沟道区载流子迁移率,从而提高器件整体驱动能力。
【专利附图】

【附图说明】
[0019]以下参照附图来详细说明本发明的技术方案,其中:
[0020]图1为根据本发明的浅槽隔离制造方法的流程图;
[0021]图2为根据本发明的浅槽隔离制造方法的剖视图,其中显示了在衬底上沉积硬掩模层;
[0022]图3为根据本发明的浅槽隔离制造方法的顶视图,其中显示了沿沟道宽度方向刻蚀多个相互平行的第一沟槽;
[0023]图4为根据本发明的浅槽隔离制造方法的顶视图,其中显示了沿沟道长度方向刻蚀多个相互平行的第二沟槽;
[0024]图5为根据本发明的浅槽隔离制造方法的剖视图,其中显示了沿图3或者图4所示AA,方向的多个第一沟槽;
[0025]图6为根据本发明的浅槽隔离制造方法的剖视图,其中显示了沿图4所示BB,方向的多个第二沟槽;
[0026]图7为根据本发 明的浅槽隔离制造方法的剖视图,其中显示了填充图5所示的多个第一沟槽;
[0027]图8为根据本发明的浅槽隔离制造方法的剖视图,其中显示了填充图6所示的多个第二沟槽;[0028]图9为根据本发明的浅槽隔离制造方法的剖视图,其中显示了平坦化图7所示结构直至暴露衬底;图10为根据本发明的浅槽隔离制造方法的剖视图,其中显示了平坦化图8所示结构直至暴露衬底。
【具体实施方式】
[0029]以下参照附图并结合示意性的实施例来详细说明本发明技术方案的特征及其技术效果。需要指出的是,类似的附图标记表示类似的结构,本申请中所用的术语“第一”、“第二”、“上”、“下”、“厚”、“薄”等等可用于修饰各种器件结构。这些修饰除非特别说明并非暗示所修饰器件结构的空间、次序或层级关系。
[0030]图1为根据本发明的浅槽隔离制造方法的流程图,以下将参照图1的流程图以及图2至图10来详细说明本发明的方法的各个步骤。
[0031]参照图1以及图2,在衬底I上沉积硬掩模层2。提供衬底1,其材质可以是(体)Si (例如单晶Si晶片)、S01、Ge0I (绝缘体上Ge),也可以是其他化合物半导体,例如GaAs、SiGe、GeSn、InP、InSb、GaN等等。优选地,衬底I选用体Si或S0I,以便与CMOS工艺兼容。采用LPCVD、PECVD, HDPCVD, MOCVD, MBE、ALD、蒸发、热氧化等常规方法,在衬底I上沉积硬掩模层2。硬掩模层2的材质例如包括氧化娃、氮化娃、氮氧化娃及其组合。硬掩模层2可以是单层,也可以是上述材料的组合(例如层叠)。优选地,在本发明实施例中,硬掩模层2包括上下层叠的垫氧化层2A以及掩模盖层2B。垫氧化层2A材质例如为氧化硅或者氮氧化硅,厚度例如I?5nm,用于在刻蚀时保护衬底表面以避免增加缺陷影响器件性能。掩模盖层2B材质例如为氮化娃,厚度例如10?30nm。
[0032]参照图1以及图3、图5,沿第一方向(未来形成的器件例如MOSFET的沟道宽度方向,也即未来栅极延伸的方向)刻蚀硬掩模层2直至暴露衬底I形成硬掩模图形,随后进一步刻蚀衬底I而形成多个相互平行的第一沟槽1A。刻蚀方法根据硬掩模层2A/2B与衬底I的材料来选择,使得各层材料之间具有较高的刻蚀选择比,可以采用干法刻蚀例如碳氟基气体等离子刻蚀。单个第一沟槽IA自身的宽度(沿垂直于第一方向的第二方向)例如为20?lOOnm,用作形成未来浅沟槽隔离在沟道区长度方向上两侧的部分。多个第一沟槽IA之间的距离例如为200?2000nm,用于划分出器件有源区沿沟道区长度方向。图5为图3沿AA,的剖视图,其中显示了第一沟槽IA具有较窄的宽度,并且优选地具有较浅的深度,深度例如是50?200nm。
[0033]参照图1以及图4、图6,沿第二方向(未来形成的MOSFET器件的沟道区长度方向,也即源区-沟道区-漏区延伸分布的方向,优选地垂直于前述的第一方向)继续刻蚀硬掩模层2形成第二硬掩模图形,随后进一步刻蚀衬底I而形成多个相互平行的第二沟槽1B。类似地,可以采用上述干法刻蚀形成第二沟槽1B。第二沟槽IB的体积要大于第一沟槽IA的体积,以使得未来形成的STI在沟道区宽度方向上两端的体积要大于在沟道区长度方向上两端的体积,从而使得向器件沟道区宽度方向上施加的应力要大于器件沟道区长度方向上的应力。例如,单个第二沟槽IB自身的宽度(沿垂直于第二方向的第一方向)比单个第一沟槽IA自身的宽度要大,例如是50?300nm。多个第二沟槽IB之间的距离例如是200?lOOOnm,用于划分出器件有源区沿沟道区宽度方向。图6是图4沿BB,上的剖视图,与图5相比,第二沟槽IB的宽度要大于第一沟槽IA的宽度。并且优选地,第二沟槽IB的深度也大于第一沟槽IA的深度,该深度例如是100~300nm。实施例中显示的为先刻蚀第一沟槽后刻蚀第二沟槽,可选地,也可以刻蚀第二沟槽后刻蚀第一沟槽,刻蚀步骤与参数与以上所述类似。虽然实施例中显示的第二沟槽IB体积大于第一沟槽IA体积的方式是宽度、深度均要大于,但是可选地,也可以宽度相同而深度更大,或者深度相同而宽度更大。此外,虽然图3~图6显示了实施例中先形成硬掩模图形与第一沟槽、然后再次形成硬掩模图形与第二沟槽的先后顺序,但是变形例中也可以采用其他的实施工序。例如,采用网格状的光刻掩模板一次性光刻/刻蚀硬掩模而形成如图4所示的网格状硬掩模图形(也即具有多个沿第一方向的开口以及多个沿第二方向的开口),然后采用一次性干法刻蚀形成图5以及图6中的第一沟槽IA和第二沟槽1B,此时两沟槽深度可以相同而宽度不同;或者,采用图3~图6所示的刻蚀顺序,也即先刻蚀第一沟槽,然后刻蚀第二沟槽,但是两个沟槽的宽度相同,只是第二沟槽IB深度大于第一沟槽IA深度。或者,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成沿第二方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第二沟槽;光刻/刻蚀硬掩模层形成沿第一方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第一沟槽 [0034]此后,参照图1以及图7、图8,在第一沟槽IA以及第二沟槽IB中同时沉积绝缘材料3,用作STI并提供应力。沉积方法例如是PECVD、HDPCVD等常规方法,通过控制沉积工艺参数来调整应力大小,例如应力的绝对值为600M Pa~2GPa。优选地,绝缘材料3向衬底I施加张应力。绝缘材料3可以是传统的氧化硅、氮化硅、氮氧化硅,也可以负热膨胀介质材料,如Bia95Laatl5NiOp BiNiO3^ Zrff2O8等钙钛矿型氧化物,其在100K温度下的线性体积膨胀系数的绝对值大于10-4/K。具有张应力的绝缘材料3在第二沟槽IB中施加的张应力大于第一沟槽IA中施加的张应力,因此对于NMOS而言器件沟道区宽度方向上施加的高张应力得到了大幅提高从而提高了 NMOS沟道区电子的载流子迁移率,而对于PMOS而言虽然并未在器件沟道区长度方向上施加压应力,但是因为其在沟道区宽度方向上也施加了较大的张应力,而部分抵消了 PMOS性能的退化,也即NMOS驱动能力的大幅提升弥补了 PMOS驱动能力的改善不足而整体上提高了整个IC的驱动能力。
[0035]最后,参照图1以及图9、图10,采用回刻或者CMP等技术平坦化绝缘材料3以及硬掩模层2,直至暴露衬底1,形成了最终的浅沟槽隔离3A/3B。其中,STI在第一方向上分布的部分3A的体积要小于在第二方向上分布的部分3B的体积。因此,依照本发明的制造方法形成的浅沟槽隔离,在器件沟道区宽度方向上的体积要大于在器件沟道区长度方向上的体积,以便施加更大的应力。
[0036]依照本发明的浅沟槽隔离制造方法,在沟道宽度方向刻蚀填充较深、较宽的浅沟槽隔离,而在沟道长度方向刻蚀填充较浅、较窄的浅沟槽隔离,同时向NMOS和PMOS施加应力,增大其沟道区载流子迁移率,从而提高器件整体驱动能力。
[0037]尽管已参照一个或多个示例性实施例说明本发明,本领域技术人员可以知晓无需脱离本发明范围而对形成器件结构的方法做出各种合适的改变和等价方式。此外,由所公开的教导可做出许多可能适于特定情形或材料的修改而不脱离本发明范围。因此,本发明的目的不在于限定在作为用于实现本发明的最佳实施方式而公开的特定实施例,而所公开的器件结构及其制造方法将包括落入本发明范围内的所有实施例。
【权利要求】
1.一种浅沟槽隔离的制造方法,包括:在衬底上形成硬掩模层;光刻/刻蚀硬掩模层和衬底,形成多个第一沟槽和多个第二沟槽,其中,第一沟槽沿第一方向,第二沟槽沿垂直于第一方向的第二方向,并且第二沟槽的体积大于第一沟槽的体积;在第一和第二沟槽中沉积绝缘材料;平坦化绝缘材料、硬掩模层直至暴露衬底,形成浅沟槽隔离。
2.如权利要求1的浅沟槽隔离的制造方法,其中,硬掩模层包括氧化硅、氮化硅、氮氧化硅及其组合。
3.如权利要求1的浅沟槽隔离的制造方法,其中,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成沿第一方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第一沟槽;光刻/刻蚀硬掩模层形成沿第二方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第二沟槽。
4.如权利要求1的浅槽隔离的制造方法,其中,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成沿第二方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第二沟槽;光刻/刻蚀硬掩模层形成沿第一方向的硬掩模图形,直至暴露衬底;刻蚀衬底,形成第一沟槽。
5.如权利要求1的浅沟槽隔离的制造方法,其中,形成多个第一沟槽和多个第二沟槽的步骤进一步包括:光刻/刻蚀硬掩模层形成网格状的硬掩模图形,具有多个沿第一方向以及第二方向的开口 ;刻蚀衬底,同时形成第一沟槽和第二沟槽。
6.如权利要求1的浅沟槽隔离的制造方法,其中,第二沟槽的宽度大于第一沟槽的宽度。
7.如权利要求1的浅沟槽隔离的制造方法,其中,第二沟槽的深度大于第一沟槽的深度。
8.如权利要求1的浅沟槽隔离的制造方法,其中,绝缘材料包括氧化硅、氮化硅、氮氧化硅、Bia95Latl.Q5NiO3、BiNiO3' ZrW2O8。
9.如权利要求1的浅沟槽隔离的制造方法,其中,浅沟槽隔离向衬底施加张应力。
10.如权利要求1的浅沟槽隔离的制造方法,其中,第一方向是器件沟道区宽度方向,第二方向是器件沟道区长度方向。
11.一种半导体器件,包括衬底、衬底中的绝缘材料构成的浅沟槽隔离,其特征在于:第二方向上浅沟槽隔离的体积要大于第一方向上浅沟槽隔离的体积。
【文档编号】H01L21/762GK103545241SQ201210244781
【公开日】2014年1月29日 申请日期:2012年7月13日 优先权日:2012年7月13日
【发明者】尹海洲, 张珂珂 申请人:中国科学院微电子研究所
网友询问留言 留言:0条
  • 还没有人留言评论。精彩留言会获得点赞!