支持热插拔的智能PDU模块的制作方法

文档序号:22157766发布日期:2020-09-08 14:53阅读:195来源:国知局
支持热插拔的智能PDU模块的制作方法

本实用新型涉及pdu模块技术领域,具体涉及一种支持热插拔的智能pdu模块。



背景技术:

pdu(powerdistributionunit,电源分配单元),也就是我们常说的机柜用电源分配插座,pdu是为机柜式安装的电气设备提供电力分配而设计的产品,拥有不同的功能、安装方式和不同插位组合的多种系列规格,能为不同的电源环境提供适合的机架式电源分配解决方案。pdu的应用,可使机柜中的电源分配更加整齐、可靠、安全、专业和美观,并使得机柜中电源的维护更加便利和可靠;但是目前市面上所使用的pdu模块均不支持热插拔的功能,这样一来,在插拔pdu模块时,必须首先对整个系统进行断电,从而会给用户的使用带来不便。



技术实现要素:

针对现有技术的不足,本实用新型提供一种支持热插拔的智能pdu模块,其与传统的pdu模块相对比,通过防冲击电路的设置,在带电插拔pdu模块时,能够避免pdu模块出现损坏的现象,即本实用新型的pdu模块支持热插拔的功能,从而能够给用户带来方便。

本实用新型的支持热插拔的智能pdu模块,包括电源电路、微处理器电路、计量采集电路、485接口电路、指示灯电路和数码管显示电路,计量采集电路、485接口电路和指示灯电路均与电源电路和微处理器电路电连接,微处理器电路与电源电路电连接,数码管显示电路与微处理器电路电连接,计量采集电路包括降压电路、电流等比转换电路、防冲击电路和采样电路,电流等比转换电路和防冲击电路均与降压电路和采样电路电连接,降压电路与采样电路电连接。

本实用新型的支持热插拔的智能pdu模块,其中,微处理器电路包括微处理器u2,接口p5、p4、p9、prg,开关sw1、sw2,电阻r15、r20、r16、r29、r30,电容c14、c15,接口p5的1脚、2脚、3脚和4脚分别与微处理器u2的26脚、27脚、32脚和28脚电连接,接口p4的1脚与电源vdd电连接,接口p4的2脚与微处理器u2的29脚电连接,接口p4的3脚和4脚接地,接口p9的1脚和2脚分别与微处理器u2的3脚和4脚电连接,接口prg的4脚和3脚分别与微处理器u2的1脚和2脚电连接,接口prg的2脚与电源vdd电连接,接口prg的1脚接地,开关sw1的一端串联电阻r15后与电源vdd电连接,开关sw1的一端与微处理器u2的5脚电连接,开关sw1的另一端接地,开关sw2的一端与微处理器u2的2脚电连接,开关sw2的另一端接地,微处理器u2的1脚、2脚、3脚和4脚分别串联电阻r20、电阻r16、电阻r29和电阻r30后与电源vdd电连接,微处理器u2的6脚串联电容c14后接地,微处理器u2的7脚接地,微处理器u2的8脚与电源vdd电连接,电容c15的一端与电源vdd电连接,电容c15的另一端接地。

本实用新型的支持热插拔的智能pdu模块,其中,采样电路包括采样芯片u1,接口p2、p1,电容c9、c7、c8、c10,电阻r11、r12、r9、r10、r13、r14,晶振cry,接口p2的1脚、2脚、3脚和4脚分别与采样芯片u1的23脚、7脚、6脚和5脚电连接,接口p1的1脚与电源vcc电连接,接口p1的2脚与采样芯片u1的19脚电连接,接口p1的3脚和4脚均与接地端agnd电连接,晶振cry的两端分别与采样芯片u1的1脚和24脚电连接,采样芯片u1的1脚串联电容c7后与接地端agnd电连接,采样芯片u1的24脚串联电容c8后与接地端agnd电连接,采样芯片u1的3脚与电源vcc电连接,电容c9的一端与电源vcc电连接,电容c9的另一端与接地端agnd电连接,采样芯片u1的4脚与接地端agnd电连接,采样芯片u1的5脚、6脚和7脚分别串联电阻r11、电阻r12和电阻r9后与电源vcc电连接,采样芯片u1的8脚与接地端agnd电连接,采样芯片u1的11脚与采样芯片u1的12脚电连接,采样芯片u1的12脚串联电容c10后与接地端agnd电连接,采样芯片u1的13脚与接地端agnd电连接,采样芯片u1的14脚与电源vcc电连接,采样芯片u1的17脚、19脚和23脚分别串联电阻r10、电阻r13和电阻r14后与电源vcc电连接,接口p2的1脚、2脚、3脚和4脚通过排线分别与接口p5的1脚、2脚、3脚和4脚电连接。

本实用新型的支持热插拔的智能pdu模块,其中,降压电路包括接口j1,电阻r3、r4、r5、r6、r7,二极管d3、d4,接口j1的3脚依次串联电阻r3、r4、r5和r6后与电阻r7的一端、二极管d4的正极、二极管d3的负极电连接和采样芯片u1的9脚电连接,电阻r7的另一端、二极管d4的负极和二极管d3的正极均与接地端agnd电连接。

本实用新型的支持热插拔的智能pdu模块,其中,电流等比转换电路包括电容c6、c4、c5,电阻r8,电容c4的一端和电容c6的一端均与采样芯片u1的9脚电连接,电容c4的另一端与接地端agnd电连接,电容c6的另一端与采样芯片u1的10脚电连接,电阻r8的一端与采样芯片u1的10脚电连接,电阻r8的另一端与接地端agnd电连接,电容c5与电阻r8并联。

本实用新型的支持热插拔的智能pdu模块,其中,防冲击电路包括二极管d2、d1、d6、d5,电阻r44、r1、r2,电容c1、c2、c3,二极管d2的正极、二极管d1的负极、二极管d6的正极和人际关系d5的负极均与接地端agnd电连接,二极管d2的负极和二极管d1的正极均与接口j1的1脚、电阻r44的一端和电阻r1的一端电连接,二极管d6的负极和二极管d5的正极均与电阻r44的另一端和电阻r2的一端电连接,电阻r1的另一端与电容c1的一端、电容c3的一端和采样芯片u1的16脚电连接,电阻r2的另一端与电容c2的一端、电容c3的另一端和采样芯片u1的15脚电连接,电容c1的另一端和电容c2的另一端均与接地端agnd电连接。

本实用新型的支持热插拔的智能pdu模块,其中,微处理器u2的型号为hd9703。

本实用新型的支持热插拔的智能pdu模块,其中,采样芯片u1的型号为csc5460。

本实用新型与传统的pdu模块相对比,通过防冲击电路的设置,在带电插拔pdu模块时,能够避免pdu模块出现损坏的现象,即本实用新型的pdu模块支持热插拔的功能,从而能够给用户带来方便。

附图说明

此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:

图1为本实用新型的系统框图;

图2为电源电路的电路原理图;

图3为微处理器电路的电路原理图;

图4为计量采集电路的电路原理图;

图5为485接口电路的电路原理图;

图6为数码管显示电路的电路原理图;

图7为指示灯电路的电路原理图。

具体实施方式

以下将以图式揭露本实用新型的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本实用新型。也就是说,在本实用新型的部分实施方式中,这些实务上的细节是非必要的。此外,为简化图式起见,一些习知惯用的结构与组件在图式中将以简单的示意的方式绘示之。

另外,在本实用新型中如涉及“第一”、“第二”等的描述仅用于描述目的,并非特别指称次序或顺位的意思,亦非用以限定本实用新型,其仅仅是为了区别以相同技术用语描述的组件或操作而已,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本实用新型要求的保护范围之内。

本实用新型的支持热插拔的智能pdu模块,包括电源电路1、微处理器电路2、计量采集电路3、485接口电路4、指示灯电路5和数码管显示电路6,计量采集电路3、485接口电路4和指示灯电路5均与电源电路1和微处理器电路2电连接,微处理器电路2与电源电路1电连接,数码管显示电路6与微处理器电路2电连接,计量采集电路3包括降压电路31、电流等比转换电路32、防冲击电路33和采样电路34,电流等比转换电路32和防冲击电路33均与降压电路31和采样电路34电连接,降压电路31与采样电路34电连接。

微处理器电路2包括微处理器u2,接口p5、p4、p9、prg,开关sw1、sw2,电阻r15、r20、r16、r29、r30,电容c14、c15,接口p5的1脚、2脚、3脚和4脚分别与微处理器u2的26脚、27脚、32脚和28脚电连接,接口p4的1脚与电源vdd电连接,接口p4的2脚与微处理器u2的29脚电连接,接口p4的3脚和4脚接地,接口p9的1脚和2脚分别与微处理器u2的3脚和4脚电连接,接口prg的4脚和3脚分别与微处理器u2的1脚和2脚电连接,接口prg的2脚与电源vdd电连接,接口prg的1脚接地,开关sw1的一端串联电阻r15后与电源vdd电连接,开关sw1的一端与微处理器u2的5脚电连接,开关sw1的另一端接地,开关sw2的一端与微处理器u2的2脚电连接,开关sw2的另一端接地,微处理器u2的1脚、2脚、3脚和4脚分别串联电阻r20、电阻r16、电阻r29和电阻r30后与电源vdd电连接,微处理器u2的6脚串联电容c14后接地,微处理器u2的7脚接地,微处理器u2的8脚与电源vdd电连接,电容c15的一端与电源vdd电连接,电容c15的另一端接地,微处理器u2的型号为hd9703。

采样电路34包括采样芯片u1,接口p2、p1,电容c9、c7、c8、c10,电阻r11、r12、r9、r10、r13、r14,晶振cry,接口p2的1脚、2脚、3脚和4脚分别与采样芯片u1的23脚、7脚、6脚和5脚电连接,接口p1的1脚与电源vcc电连接,接口p1的2脚与采样芯片u1的19脚电连接,接口p1的3脚和4脚均与接地端agnd电连接,晶振cry的两端分别与采样芯片u1的1脚和24脚电连接,采样芯片u1的1脚串联电容c7后与接地端agnd电连接,采样芯片u1的24脚串联电容c8后与接地端agnd电连接,采样芯片u1的3脚与电源vcc电连接,电容c9的一端与电源vcc电连接,电容c9的另一端与接地端agnd电连接,采样芯片u1的4脚与接地端agnd电连接,采样芯片u1的5脚、6脚和7脚分别串联电阻r11、电阻r12和电阻r9后与电源vcc电连接,采样芯片u1的8脚与接地端agnd电连接,采样芯片u1的11脚与采样芯片u1的12脚电连接,采样芯片u1的12脚串联电容c10后与接地端agnd电连接,采样芯片u1的13脚与接地端agnd电连接,采样芯片u1的14脚与电源vcc电连接,采样芯片u1的17脚、19脚和23脚分别串联电阻r10、电阻r13和电阻r14后与电源vcc电连接,接口p2的1脚、2脚、3脚和4脚通过排线分别与接口p5的1脚、2脚、3脚和4脚电连接,采样芯片u1的型号为csc5460;该采样电路能够将采集的电压、电流信号转换成数字信号并传递给微处理器电路。

降压电路31包括接口j1,电阻r3、r4、r5、r6、r7,二极管d3、d4,接口j1的3脚依次串联电阻r3、r4、r5和r6后与电阻r7的一端、二极管d4的正极、二极管d3的负极电连接和采样芯片u1的9脚电连接,电阻r7的另一端、二极管d4的负极和二极管d3的正极均与接地端agnd电连接;该降压电路用于将交/直流高电压降压成弱电信号。

电流等比转换电路32包括电容c6、c4、c5,电阻r8,电容c4的一端和电容c6的一端均与采样芯片u1的9脚电连接,电容c4的另一端与接地端agnd电连接,电容c6的另一端与采样芯片u1的10脚电连接,电阻r8的一端与采样芯片u1的10脚电连接,电阻r8的另一端与接地端agnd电连接,电容c5与电阻r8并联;该电流等比转换电路用于将交/直流电流等比例转换成弱电信号。

防冲击电路33包括二极管d2、d1、d6、d5,电阻r44、r1、r2,电容c1、c2、c3,二极管d2的正极、二极管d1的负极、二极管d6的正极和人际关系d5的负极均与接地端agnd电连接,二极管d2的负极和二极管d1的正极均与接口j1的1脚、电阻r44的一端和电阻r1的一端电连接,二极管d6的负极和二极管d5的正极均与电阻r44的另一端和电阻r2的一端电连接,电阻r1的另一端与电容c1的一端、电容c3的一端和采样芯片u1的16脚电连接,电阻r2的另一端与电容c2的一端、电容c3的另一端和采样芯片u1的15脚电连接,电容c1的另一端和电容c2的另一端均与接地端agnd电连接,通过该防冲击电路的设置,实现模块在交/直流带电情况下,可进行热插拔操作。

本实用新型与传统的pdu模块相对比,通过防冲击电路的设置,在带电插拔pdu模块时,能够避免pdu模块出现损坏的现象,即本实用新型的pdu模块支持热插拔的功能,从而能够给用户带来方便。

上所述仅为本实用新型的实施方式而已,并不用于限制本实用新型。对于本领域技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原理的内所作的任何修改、等同替换、改进等,均应包括在本实用新型的权利要求范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1