图像传感器像素单元及其形成方法、工作方法与流程

文档序号:23095107发布日期:2020-11-27 12:53阅读:203来源:国知局

本发明涉及图像传感器制造领域,尤其涉及一种图像传感器像素单元、图像传感器像素单元的形成方法以及图像传感器像素单元的工作方法。



背景技术:

图像传感器是一种将光信号转化为电信号的半导体器件。

图像传感器分为cmos(互补金属氧化物半导体,complementarymetaloxidesemiconductor,简称cmos)图像传感器和ccd(电荷耦合器件,chargecoupleddevice,简称ccd)图像传感器。cmos图像传感器具有工艺简单、易与其它器件集成、体积小、重量轻、功耗小和成本低等优点。因此,随着图像传感技术的发展,cmos图像传感器越来越多地取代ccd图像传感器应用于各类电子产品中。目前,cmos图像传感器已经广泛应用于静态数码相机、数码摄像机、医疗用摄像装置和车用摄像装置等。

然而,噪声是影响cmos图像传感器性能的首要问题。暗电流噪声是一直需要改善的问题。因此,现有的cmos图像传感器的性能有待提高。



技术实现要素:

本发明解决的技术问题是提供一种图像传感器像素单元、图像传感器像素单元的形成方法以及图像传感器像素单元的工作方法,以提升cmos图像传感器的性能。

为解决上述技术问题,本发明技术方案提供一种图像传感器的像素单元,包括:衬底,所述衬底包括像素区和逻辑区,所述像素区和逻辑区相邻;位于像素区内的第一光电掺杂区,所述衬底表面暴露出所述第一光电掺杂区表面,所述第一光电掺杂区内具有第一离子;位于像素区上的屏蔽栅极结构。

可选的,还包括:位于第一光电掺杂区表面的屏蔽层,所述屏蔽层内的掺杂离子导电类型与第一离子的导电类型相反;所述屏蔽栅极结构位于屏蔽层上。

可选的,所述衬底包括相对的第一面和第二面,所述衬底第一面暴露出所述第一光电掺杂区表面;所述屏蔽栅极结构位于第一光电掺杂区上。

可选的,还包括:位于逻辑区第一面上的传输栅极结构和复位栅极结构。

可选的,所述传输栅极结构环绕所述复位栅极结构。

可选的,还包括:位于第一光电掺杂区内的第二光电掺杂区,所述第二光电掺杂区具有第二离子,所述第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度。

可选的,所述传输栅极结构与第二光电掺杂区相邻。

可选的,还包括:位于复位栅极结构两侧的逻辑区内的浮置掺杂区和漏区,所述浮置掺杂区位于传输栅极结构和复位栅极结构之间。

可选的,还包括:位于逻辑区内和部分像素区内的第一隔离掺杂区,所述第一隔离掺杂区的掺杂离子导电类型与第一离子的导电类型相反;所述浮置掺杂区、漏区以及部分第二光电掺杂区位于所述第一隔离掺杂区内。

可选的,所述屏蔽栅极结构环绕所述逻辑区。

可选的,所述衬底还包括:位于相邻像素区之间的第二隔离掺杂区,所述第二隔离掺杂区内的掺杂离子导电类型与第一离子的导电类型相反,所述第二隔离掺杂区与第一光电掺杂区相邻;位于第二隔离掺杂区内的隔离结构。

可选的,所述屏蔽栅极结构包括介质层和位于介质层上的屏蔽栅极层。

可选的,所述介质层的材料包括氧化硅;所述屏蔽栅极层的材料包括硅。

可选的,所述衬底内具有第三离子,所述第三离子的导电类型与第一离子的导电类型相反。

可选的,所述衬底内具有阱区,所述阱区内具有第三离子;所述像素区和逻辑区位于阱区内。

可选的,所述第一离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子;所述第三离子包括p型离子,所述p型离子包括硼离子、硼氟离子或铟离子。

可选的,还包括:位于像素区第二面上的滤光结构,以及位于滤光片上的透镜。

相应的,本发明技术方案还提供一种图像传感器像素单元的形成方法,包括:提供衬底,所述衬底包括像素区和逻辑区,所述像素区和逻辑区相邻;在像素区内形成第一光电掺杂区,所述衬底表面暴露出所述第一光电掺杂区表面,所述第一光电掺杂区内具有第一离子;在像素区上形成屏蔽栅极结构。

可选的,在像素区上形成屏蔽栅极结构之前,还包括:在第一光电掺杂区表面形成屏蔽层,所述屏蔽层内的掺杂离子导电类型与第一离子的导电类型相反;所述屏蔽栅极结构位于屏蔽层上。

可选的,所述衬底包括相对的第一面和第二面,所述衬底第一面暴露出所述第一光电掺杂区表面;所述屏蔽栅极结构位于第一光电掺杂区上。

可选的,还包括:在逻辑区第一面上形成传输栅极结构和复位栅极结构。

可选的,所述传输栅极结构环绕所述复位栅极结构。

可选的,所述屏蔽栅极结构、传输栅极结构和复位栅极结构同时形成。

可选的,在像素区上形成屏蔽栅极结构之前,还包括:在第一光电掺杂区内形成第二光电掺杂区,所述第二光电掺杂区具有第二离子,所述第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度。

可选的,所述传输栅极结构与第二光电掺杂区相邻。

可选的,形成传输栅极结构和复位栅极结构之后,还包括:在复位栅极结构两侧的逻辑区内形成浮置掺杂区和漏区,所述浮置掺杂区位于传输栅极结构和复位栅极结构之间。

可选的,所述衬底还包括:位于逻辑区内和部分像素区内的第一隔离掺杂区,所述第一隔离掺杂区的掺杂离子导电类型与第一离子的导电类型相反;所述浮置掺杂区、漏区以及部分第二光电掺杂区位于所述第一隔离掺杂区内。

可选的,所述屏蔽栅极结构环绕所述逻辑区。

可选的,所述衬底还包括:位于相邻像素区之间的第二隔离掺杂区,所述第二隔离掺杂区内的掺杂离子导电类型与第一离子的导电类型相反,所述第二隔离掺杂区与第一光电掺杂区相邻;位于第二隔离掺杂区内的隔离结构。

可选的,所述屏蔽栅极结构包括介质层和位于介质层上的屏蔽栅极层。

可选的,所述介质层的材料包括氧化硅;所述屏蔽栅极层的材料包括硅。

可选的,所述衬底内具有第三离子,所述第三离子的导电类型与第一离子的导电类型相反。

可选的,所述衬底内具有阱区,所述阱区内具有第三离子;所述像素区和逻辑区位于阱区内。

可选的,所述第一离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子;所述第三离子包括p型离子,所述p型离子包括硼离子、硼氟离子或铟离子。

可选的,还包括:在像素区第二面上形成滤光结构;在滤光结构上形成透镜。

可选的,所述第一光电掺杂区的形成工艺包括离子注入工艺。

相应的,本发明技术方案还提供一种图像传感器像素单元的工作方法,包括:提供图像传感器像素单元;对所述屏蔽栅极结构加载工作电压。

可选的,所述屏蔽栅极结构位于第一光电掺杂区上时,所述工作电压为负电压。

可选的,所述屏蔽栅极结构位于屏蔽层上时,所述工作电压为零电压或正电压。

与现有技术相比,本发明的技术方案具有以下有益效果:

本发明技术方案中的图像传感器的像素单元,所述像素区上具有屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载工作电压,诱导正电荷在衬底表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述屏蔽栅极结构位于第一光电掺杂区表面,从而能够通过对所述屏蔽栅极结构加载负电压,诱导屏蔽栅极结构和衬底的界面处聚集大量的正电荷形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述第一光电掺杂区表面具有屏蔽层,所述屏蔽层内的掺杂离子导电类型与第一离子的导电类型相反,所述屏蔽栅极结构位于屏蔽层上。从而能够通过对所述屏蔽栅极结构加载零电压或正电压,诱导电子向屏蔽层和屏蔽栅极结构的界面聚集,从而所述第一光电掺杂区内产生大量的空穴,大量的空穴能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,第一光电掺杂区内具有第二光电掺杂区,所述第二光电掺杂区的第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度,从而使得第二光电掺杂区与第一光电掺杂区具有较大的电势,有利于像素区电子的读出。

进一步,所述传输栅极结构环绕所述复位栅极结构,所述屏蔽栅极结构环绕所述逻辑区,所述结构能够增加图像传感器的抗辐射能力和防漏电的产生。

进一步,相邻像素区之间具有第二隔离掺杂区,所述第二隔离掺杂区内的掺杂离子导电类型与第一离子的导电类型相反,所述第二隔离掺杂区内具有隔离结构,所述第二隔离掺杂区能够对所述隔离结构和像素区之间进行隔离,以减小所述隔离结构与像素区产生界面缺陷的情况。

进一步,所述逻辑区内和部分像素区内具有第一隔离掺杂区,所述第一隔离掺杂区的掺杂离子导电类型与第一离子的导电类型相反,所述浮置掺杂区、漏区以及部分第二光电掺杂区位于所述第一隔离掺杂区内,从而所述第一隔离掺杂区能够对所述像素区与浮置掺杂区和漏区之间进行隔离,以减小所述像素区与浮置掺杂区和漏区发生漏电的情况。

本发明技术方案中的图像传感器像素单元的形成方法,通过在所述像素区上形成屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载电压,诱导正电荷在衬底表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述屏蔽栅极结构位于第一光电掺杂区表面,从而能够通过对所述屏蔽栅极结构加载负电压,诱导屏蔽栅极结构和衬底的界面处聚集大量的正电荷形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述第一光电掺杂区表面具有屏蔽层,所述屏蔽层内的掺杂离子导电类型与第一离子的导电类型相反,所述屏蔽栅极结构位于屏蔽层上。从而能够通过对所述屏蔽栅极结构加载零电压或正电压,诱导电子向屏蔽层和屏蔽栅极结构的界面聚集,从而所述第一光电掺杂区内产生大量的空穴,大量的空穴能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

附图说明

图1是一实施例中图像传感器像素单元的剖面结构示意图;

图2至图6是本发明一实施例中图像传感器像素单元形成过程的剖面结构示意图;

图7和图8是本发明另一实施例中图像传感器像素单元形成过程的剖面结构示意图;

图9是本发明一实施例中图像传感器像素单元的工作方法流程图。

具体实施方式

如背景技术所述,需要改善噪声对cmos图像传感器的影响,以提升cmos图像传感器的性能。现结合具体的实施例进行分析说明。

图1是一实施例中图像传感器像素单元的剖面结构示意图。

请参考图1,包括:衬底100,所述衬底100包括相对的第一面和第二面,所述衬底100包括像素区i和逻辑区ii,所述像素区i和逻辑区ii相邻;位于像素区i内的第一光电掺杂区101,所述第一光电掺杂区101内具有第一离子;位于第一光电掺杂区101内的第二光电掺杂区102,所述第二光电掺杂区102内的掺杂离子导电类型与第一离子导电类型相同,所述第二光电掺杂区102内的掺杂离子浓度大于第一离子的浓度;位于第一光电掺杂区101表面和部分第二光电掺杂区102表面的屏蔽层103,所述衬底第一面暴露出所述屏蔽层103,所述屏蔽层103内具有第二离子,所述第二离子的导电类型与第一离子的导电类型相反;位于逻辑区ii第一面上的传输栅极结构和复位栅极结构,所述传输栅极结构与第二光电掺杂区102相邻,所述传输栅极结构环绕所述复位栅极结构,所述传输栅极结构包括栅介质层104和位于栅介质层104上的传输栅极层106,所述复位栅极结构包括栅介质层104和位于栅介质层104上的复位栅极层105,所述栅介质层104还位于像素区i第一面表面;位于逻辑区ii内和部分像素区i内的第一隔离掺杂区109,部分所述第二光电掺杂区102位于所述第一隔离掺杂区109内;位于复位栅极结构两侧第一隔离掺杂区109内的漏区107和浮置掺杂区108,所述浮置掺杂区108位于传输栅极结构和复位栅极结构之间;位于相邻像素区i之间的第二隔离掺杂区110,所述第二隔离掺杂区110与第一光电掺杂区101相邻;位于第二隔离掺杂区110内的隔离结构111,所述隔离结构111与屏蔽层103相邻。

所述图像传感器像素单元中,为了减小暗电流,在栅介质层104与第一光电掺杂区101之间形成屏蔽层103,所述屏蔽层103内的第二离子导电类型与第一离子的导电类型相反,所述第二离子为p型离子,从而所述屏蔽层103能够捕获第一光电掺杂区101与栅介质层104之间缺陷电子,使得第一光电掺杂区101与栅介质层104的缺陷态被占据,从而阻挡了电子进入像素区i,进而减小了暗电流。

然而,cmos图像传感器在电离辐射过程中,由于高速带电粒子与图像传感器材料的原子核发生弹性碰撞,使得图像传感器材料的晶格移位引起缺陷,从而导致少数载流子寿命减少,纯掺杂浓度降低,迁移率降低,晶体管电流增益下降,漏电流增加。具体体现在,图像传感器像素单元中的氧化物(sio2)栅介质层104产生电子空穴对,电子逸出至传输栅极层106和复位栅极层105,空穴向栅介质层104和硅衬底界面传输,一部分被栅介质层104和硅衬底界面处的缺陷俘获,导致阈值变化;另一部分进入像素区i产生严重的暗电流,影响cmos图像传感器的成像质量。

为了解决上述问题,本发明技术方案提供一种图像传感器的像素单元、图像传感器像素单元的形成方法以及图像传感器像素单元的工作方法,通过在所述像素区上形成屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载电压,诱导正电荷在衬底表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。

图2至图6是本发明一实施例中图像传感器像素单元形成过程的剖面结构示意图。

请参考图2,提供衬底200,所述衬底200包括像素区i和逻辑区ii,所述像素区i和逻辑区ii相邻,所述衬底200包括相对的第一面201和第二面202。

在本实施例中,所述衬底200内具有第三离子,所述第三离子包括p型离子,所述p型离子包括硼离子、硼氟离子或铟离子。

在其他实施例中,所述衬底内具有阱区,所述阱区内具有第三离子;所述像素区和逻辑区位于阱区内。

所述衬底200还包括:位于相邻像素区i之间的第二隔离掺杂区203,位于第二隔离掺杂区203内的隔离结构204,所述第二隔离掺杂区203内掺杂离子导电类型与第三离子导电类型相同;位于逻辑区ii内和部分像素区i内的第一隔离掺杂区205,所述第一隔离掺杂区205的掺杂离子导电类型与第三离子的导电类型相同。

所述隔离结构204用于隔离相邻像素区i之间的光串扰;所述第二隔离掺杂区203能够对所述隔离结构204和像素区i之间进行隔离,以减小所述隔离结构204与像素区i产生界面缺陷的情况。

由于后续形成的浮置掺杂区和漏区位于所述第一隔离掺杂区205内,从而所述第一隔离掺杂区205能够对所述像素区i与浮置掺杂区和漏区之间进行隔离,以减小所述像素区i与浮置掺杂区和漏区发生漏电的情况。

所述隔离结构204的材料包括介电材料,所述介电材料包括氧化硅、氮化硅、碳化硅、碳氧化硅、氮氧化硅、氧化铝、氮化铝、氮碳化硅和氮碳氧化硅中的一种或多种的组合。在本实施例中,所述隔离结构204的材料包括氧化硅。

在本实施例中,所述衬底200的材料为硅。

在其他实施例中,所述衬底的材料包括碳化硅、硅锗、ⅲ-ⅴ族元素构成的多元半导体材料、绝缘体上硅(soi)或者绝缘体上锗(goi)。其中,ⅲ-ⅴ族元素构成的多元半导体材料包括inp、gaas、gap、inas、insb、ingaas或者ingaasp。

请参考图3,在像素区i内形成第一光电掺杂区206,所述衬底200第一面201暴露出所述第一光电掺杂区206表面,所述第一光电掺杂区206内具有第一离子,所述第一离子的导电类型与第三离子的导电类型相反。

所述第一光电掺杂区206的形成工艺包括离子注入工艺。

在本实施例中,所述第一离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子。

在本实施例中,所述第二隔离掺杂区203与第一光电掺杂区206相邻。

所述第一离子的导电类型与第三离子的导电类型相反,所述第一光电掺杂区206与衬底200能够互为反型,形成二极管区域。

请继续参考图3,在第一光电掺杂区206内形成第二光电掺杂区207,所述第二光电掺杂区207具有第二离子,所述第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度。

在本实施例中,部分第二光电掺杂区207位于所述第一隔离掺杂区205内。

在本实施例中,所述第二离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子。

所述第二光电掺杂区207的形成工艺包括离子注入工艺。

所述第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度,从而使得第二光电掺杂区207与第一光电掺杂区206具有较大的电势差,有利于像素区i电子的读出。

在其他实施例中,能够不形成所述第二光电掺杂区。

请参考图4,在像素区i上形成屏蔽栅极结构,所述屏蔽栅极结构位于第一光电掺杂区206上。

所述屏蔽栅极结构包括介质层208和位于介质层208上的屏蔽栅极层209。

在本实施例中,所述介质层208的材料包括氧化硅;所述屏蔽栅极层209的材料包括硅。

通过在所述像素区i上形成屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载电压,诱导正电荷在衬底200第一面表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述屏蔽栅极结构位于第一光电掺杂区206表面,从而能够通过对所述屏蔽栅极结构加载负电压,诱导屏蔽栅极结构和衬底200的界面处聚集大量的正电荷形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

在本实施例中,在形成屏蔽栅极结构的同时,还包括:在逻辑区ii第一面201上形成传输栅极结构和复位栅极结构,所述传输栅极结构与第二光电掺杂区207相邻。

所述传输栅极结构包括介质层208和位于介质层208上的传输栅极层210;所述复位栅极结构包括介质层208和位于介质层208上的复位栅极层211。

所述屏蔽栅极结构、传输栅极结构和复位栅极结构的形成方法包括:在衬底200第一面201上形成介质层208;在介质层208上形成栅极材料层(未图示);在栅极材料层上形成图形化层(未图示);以所述图形化层为掩膜刻蚀所述栅极材料层,直至暴露出所述介质层208表面,形成所述屏蔽栅极结构、传输栅极结构和复位栅极结构。

在本实施例中,所述屏蔽栅极结构环绕所述逻辑区ii;所述传输栅极结构环绕所述复位栅极结构。所述结构能够增加图像传感器的抗辐射能力和防漏电的产生。

请参考图5和图6,图5为图6沿剖面线aa1方向的剖面结构示意图,图6为图5的俯视图,形成传输栅极结构和复位栅极结构之后,在复位栅极结构两侧的逻辑区ii内形成浮置掺杂区212和漏区213,所述浮置掺杂区212位于传输栅极结构和复位栅极结构之间,所述浮置掺杂区212和漏区213位于所述第一隔离掺杂区205内。

所述浮置掺杂区212和漏区213位于所述第一隔离掺杂区205内,从而所述第一隔离掺杂区205能够对所述像素区i与浮置掺杂区212和漏区213之间进行隔离,以减小所述像素区i与浮置掺杂区212和漏区213发生漏电的情况。

所述浮置掺杂区212和漏区213的形成方法包括:去除复位栅极结构两侧的逻辑区ii上的介质层208;对复位栅极结构两侧的逻辑区ii进行离子注入,形成所述浮置掺杂区212和漏区213。

所述浮置掺杂区212和漏区213内的掺杂离子导电类型与第一离子导电类型相同,所述浮置掺杂区212和漏区213内的掺杂离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子。

形成浮置掺杂区212和漏区213之后,还包括:在像素区i第二面202上形成滤光结构(未图示);在滤光结构上形成透镜(未图示)。

所述透镜用于使光线通过透镜进入到像素区i内,所述滤光结构用于使特定波长的光线进入到所述像素区i内。

相应地,本发明实施例还提供一种半导体结构,请继续参考图5和图6,包括:

衬底200,所述衬底200包括像素区i和逻辑区ii,所述像素区i和逻辑区ii相邻;

位于像素区i内的第一光电掺杂区206,所述衬底200表面暴露出所述第一光电掺杂区206表面,所述第一光电掺杂区206内具有第一离子;

位于像素区i上的屏蔽栅极结构。

在本实施例中,所述衬底200包括相对的第一面和第二面,所述衬底200第一面暴露出所述第一光电掺杂区206表面;所述屏蔽栅极结构位于第一光电掺杂区206上。

在本实施例中,还包括:位于逻辑区ii第一面上的传输栅极结构和复位栅极结构。

在本实施例中,所述传输栅极结构环绕所述复位栅极结构。

在本实施例中,还包括:位于第一光电掺杂区206内的第二光电掺杂区207,所述第二光电掺杂区207内具有第二离子,所述第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度。

在本实施例中,所述传输栅极结构与第二光电掺杂区207相邻。

在本实施例中,还包括:位于复位栅极结构两侧的逻辑区ii内的浮置掺杂区212和漏区213,所述浮置掺杂区212位于传输栅极结构和复位栅极结构之间。

在本实施例中,还包括:位于逻辑区ii内和部分像素区i内的第一隔离掺杂区205,所述第一隔离掺杂区205内的掺杂离子导电类型与第一离子的导电类型相反;所述浮置掺杂区212、漏区213以及部分第二光电掺杂区207位于所述第一隔离掺杂区205内。

在本实施例中,所述屏蔽栅极结构环绕所述逻辑区ii。

在本实施例中,所述衬底200还包括:位于相邻像素区i之间的第二隔离掺杂区203,所述第二隔离掺杂区203内的掺杂离子导电类型与第一离子的导电类型相反,所述第二隔离掺杂区203与第一光电掺杂区207相邻;位于第二隔离掺杂区203内的隔离结构204。

在本实施例中,所述屏蔽栅极结构包括介质层208和位于介质层208上的屏蔽栅极层209;所述传输栅极结构包括介质层208和位于介质层208上的传输栅极层210;所述复位栅极结构包括介质层208和位于介质层208上的复位栅极层211。

在本实施例中,所述介质层208的材料包括氧化硅;所述屏蔽栅极层209的材料包括硅。

在本实施例中,所述衬底200内具有第三离子,所述第三离子的导电类型与第一离子的导电类型相反。

在其他实施例中,所述衬底内具有阱区,所述阱区内具有第三离子;所述像素区和逻辑区位于阱区内。

在本实施例中,所述第一离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子;所述第三离子包括p型离子,所述p型离子包括硼离子、硼氟离子或铟离子。

在本实施例中,还包括:位于像素区i第二面上的滤光结构(未图示),以及位于滤光片上的透镜(未图示)。

所述图像传感器的像素单元,所述像素区i上具有屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载工作电压,诱导正电荷在衬底200表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述屏蔽栅极结构位于第一光电掺杂区206表面,从而能够通过对所述屏蔽栅极结构加载负电压,诱导屏蔽栅极结构和衬底200的界面处聚集大量的正电荷形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

图7和图8是本发明另一实施例中图像传感器像素单元形成过程的剖面结构示意图。

请参考图7,图7为在图3基础上的结构示意图,在第一光电掺杂区206表面形成屏蔽层301,所述屏蔽层301内的掺杂离子导电类型与第一离子的导电类型相反。

所述屏蔽层301用于占据衬底200与后续形成的介质层之间界面处的缺陷,从而阻挡电子进入像素区i内,进而减小暗电流的产生,提升图像传感器的成像质量。

在本实施例中,所述屏蔽层301还延伸到部分第二光电掺杂区207表面。

所述屏蔽层301的掺杂离子为p型离子,所述p型离子包括硼离子、硼氟离子或铟离子。

形成所述屏蔽层301的工艺包括离子注入工艺。

请参考图8,形成屏蔽层301之后,在像素区i上形成屏蔽栅极结构,所述屏蔽栅极结构位于屏蔽层301上。

所述屏蔽栅极结构包括介质层302和位于介质层302上的屏蔽栅极层303。

在本实施例中,所述介质层302的材料包括氧化硅;所述屏蔽栅极层303的材料包括硅。

通过在所述像素区i上形成屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载电压,诱导正电荷在衬底200第一面表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述第一光电掺杂区206表面具有屏蔽层301,所述屏蔽层301内的掺杂离子导电类型与第一离子的导电类型相反,所述屏蔽栅极结构位于屏蔽层301表面,从而能够通过对所述屏蔽栅极结构加载零电压或正电压,诱导电子向屏蔽层301和屏蔽栅极结构的界面聚集,从而使所述第一光电掺杂区206内产生大量的空穴,大量的空穴能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

在本实施例中,在形成屏蔽栅极结构的同时,还包括:在逻辑区ii第一面201上形成传输栅极结构和复位栅极结构,所述传输栅极结构与第二光电掺杂区207相邻。

所述传输栅极结构包括介质层302和位于介质层302上的传输栅极层304;所述复位栅极结构包括介质层302和位于介质层302上的复位栅极层305。

所述屏蔽栅极结构、传输栅极结构和复位栅极结构形成过程中的工艺、材料和方法请参考图4,在此不再赘述。

请继续参考图8,在复位栅极结构两侧的逻辑区ii内形成浮置掺杂区306和漏区307,所述浮置掺杂区306位于传输栅极结构和复位栅极结构之间。

所述浮置掺杂区306和漏区307位于所述第一隔离掺杂区205内。

所述浮置掺杂区306和漏区307形成过程中的工艺、材料和方法请参考图5和图6,在此不再赘述。

相应地,本发明实施例还提供一种半导体结构,请继续参考图8,包括:

衬底200,所述衬底200包括像素区i和逻辑区ii,所述像素区i和逻辑区ii相邻;

位于像素区i内的第一光电掺杂区206,所述衬底200表面暴露出所述第一光电掺杂区206表面,所述第一光电掺杂区206内具有第一离子;

位于像素区i上的屏蔽栅极结构。

在本实施例中,还包括:位于第一光电掺杂区206表面的屏蔽层301,所述屏蔽层301内的掺杂离子导电类型与第一离子的导电类型相反;所述屏蔽栅极结构位于屏蔽层301上。

在本实施例中,所述衬底200包括相对的第一面和第二面,所述衬底200第一面暴露出所述第一光电掺杂区206表面;所述屏蔽栅极结构位于第一光电掺杂区206上。

在本实施例中,还包括:位于逻辑区ii第一面上的传输栅极结构和复位栅极结构。

在本实施例中,所述传输栅极结构环绕所述复位栅极结构。

在本实施例中,还包括:位于第一光电掺杂区206内的第二光电掺杂区207,所述第二光电掺杂区207内具有第二离子,所述第二离子导电类型与第一离子的导电类型相同,且所述第二离子的浓度大于所述第一离子的浓度。

在本实施例中,所述传输栅极结构与第二光电掺杂区207相邻。

在本实施例中,还包括:位于复位栅极结构两侧的逻辑区ii内的浮置掺杂区306和漏区307,所述浮置掺杂区306位于传输栅极结构和复位栅极结构之间。

在本实施例中,还包括:位于逻辑区ii内和部分像素区i内的第一隔离掺杂区205,所述第一隔离掺杂区205内的掺杂离子导电类型与第一离子的导电类型相反;所述浮置掺杂区306、漏区307以及部分第二光电掺杂区207位于所述第一隔离掺杂区205内。

在本实施例中,所述屏蔽栅极结构环绕所述逻辑区ii。

在本实施例中,所述衬底200还包括:位于相邻像素区i之间的第二隔离掺杂区203,所述第二隔离掺杂区203内的掺杂离子导电类型与第一离子的导电类型相反,所述第二隔离掺杂区203与第一光电掺杂区207相邻;位于第二隔离掺杂区203内的隔离结构204。

在本实施例中,所述屏蔽栅极结构包括介质层302和位于介质层302上的屏蔽栅极层303;所述传输栅极结构包括介质层302和位于介质层302上的传输栅极层304;所述复位栅极结构包括介质层302和位于介质层302上的复位栅极层305。

在本实施例中,所述介质层302的材料包括氧化硅;所述屏蔽栅极层303的材料包括硅。

在本实施例中,所述衬底200内具有第三离子,所述第三离子的导电类型与第一离子的导电类型相反。

在其他实施例中,所述衬底内具有阱区,所述阱区内具有第三离子;所述像素区和逻辑区位于阱区内。

在本实施例中,所述第一离子包括n型离子,所述n型离子包括磷离子、砷离子或锑离子;所述第三离子包括p型离子,所述p型离子包括硼离子、硼氟离子或铟离子。

在本实施例中,还包括:位于像素区i第二面上的滤光结构(未图示),以及位于滤光片上的透镜(未图示)。

所述图像传感器像素单元,所述像素区i上具有屏蔽栅极结构,从而能够通过对所述屏蔽栅极结构加载电压,诱导正电荷在衬底200第一面表面聚集形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

进一步,所述第一光电掺杂区206表面具有屏蔽层301,所述屏蔽层301内的掺杂离子导电类型与第一离子的导电类型相反,所述屏蔽栅极结构位于屏蔽层301表面,从而能够通过对所述屏蔽栅极结构加载零电压或正电压,诱导电子向屏蔽层301和屏蔽栅极结构的界面聚集,从而使所述第一光电掺杂区206内产生大量的空穴,大量的空穴能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

图9是本发明一实施例中图像传感器像素单元的工作方法流程图。

请参考图9,所述图像传感器像素单元的工作方法包括:

s100:提供图像传感器像素单元;

s200:对所述屏蔽栅极结构加载工作电压。

在一实施例中,提供如图5和图6所述的图像传感器像素单元,所述屏蔽栅极结构位于第一光电掺杂区206上时,所述工作电压为负电压。

所述屏蔽栅极结构位于第一光电掺杂区206表面,从而能够通过对所述屏蔽栅极结构加载负电压,诱导屏蔽栅极结构和衬底200的界面处聚集大量的正电荷形成空穴钝化层,所述空穴钝化层能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

在另一实施例中,提供如图8所述的图像传感器像素单元,所述屏蔽栅极结构位于屏蔽层301上时,所述工作电压为零电压或正电压。

所述第一光电掺杂区206表面具有屏蔽层301,所述屏蔽层301内的掺杂离子导电类型与第一离子的导电类型相反,所述屏蔽栅极结构位于屏蔽层301表面,从而能够通过对所述屏蔽栅极结构加载零电压或正电压,诱导电子向屏蔽层301和屏蔽栅极结构的界面聚集,从而使所述第一光电掺杂区206内产生大量的空穴,大量的空穴能够俘获电子以阻挡电子进入像素区i内,从而能够减少暗电流的产生,以提升图像传感器的成像质量。

虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

当前第1页1 2 
网友询问留言 留言:0条
  • 还没有人留言评论。精彩留言会获得点赞!