阵列基板、显示面板及显示装置的制作方法

文档序号:33284215发布日期:2023-02-24 21:51阅读:34来源:国知局
阵列基板、显示面板及显示装置的制作方法

1.本技术涉及显示技术领域,具体涉及一种阵列基板、显示面板及显示装置。


背景技术:

2.随着显示面板技术的不断更新,显示面板正逐渐朝着轻薄化、高屏占比、超窄边框化发展。显示面板通常包括显示区域及位于显示区域周侧的非显示区域,非显示区域用于排布信号线。相关技术中,非显示区域内信号线的排布方式不利于实现窄边框。


技术实现要素:

3.本技术实施例提供一种阵列基板、显示面板及显示装置,有利于实现左右窄边框。
4.第一方面,本技术实施例提供一种阵列基板,具有显示区和至少部分围绕显示区的非显示区,非显示区包括端子区;阵列基板包括:复位信号线,位于显示区;信号端子,位于端子区;连接线,位于显示区靠近端子区的一侧,连接线连接在信号端子与复位信号线之间。
5.第二方面,本技术实施例提供一种显示面板,包括如第一方面实施例的阵列基板。
6.第三方面,本技术实施例提供一种显示装置,包括如第二方面实施例的显示面板。
7.根据本技术实施例提供的阵列基板、显示面板及显示装置,以端子区位于显示区在列方向上的一侧为例,由于连接线位于非显示区且位于显示区靠近端子区的一侧,这样在行方向上两侧的非显示区内可不再设置连接线,换句话说,左右两侧的非显示区不再设置连接线,如此一来,有利于实现左右窄边框。
附图说明
8.通过阅读以下参照附图对非限制性实施例所作的详细描述,本技术的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
9.图1示出本技术实施例提供的阵列基板的一种结构示意图;
10.图2示出本技术实施例提供的阵列基板中像素电路的一种结构示意图;
11.图3示出本技术实施例提供的阵列基板中像素电路的另一种结构示意图;
12.图4示出本技术实施例提供的阵列基板的另一种结构示意图;
13.图5示出本技术实施例提供的阵列基板的又一种结构示意图;
14.图6示出本技术实施例提供的阵列基板的又一种结构示意图;
15.图7示出本技术实施例提供的阵列基板的又一种结构示意图;
16.图8示出本技术实施例提供的阵列基板的一种膜层结构示意图;
17.图9示出本技术实施例提供的显示面板的一种结构示意图;
18.图10示出本技术实施例提供的显示装置的一种结构示意图。
具体实施方式
19.下面将详细描述本技术的各个方面的特征和示例性实施例,为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本技术进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本技术,并不被配置为限定本技术。对于本领域技术人员来说,本技术可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本技术的示例来提供对本技术更好的理解。
20.需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
21.应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
22.应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
23.在本技术实施例中,术语“连接”可以是指两个组件直接连接,也可以是指两个组件之间经由一个或多个其它组件连接。
24.在不脱离本技术的精神或范围的情况下,在本技术中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本技术意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本技术的修改和变化。需要说明的是,本技术实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
25.本技术实施例提供一种阵列基板、显示面板及显示装置,以下将结合附图对本技术实施例提供的阵列基板、显示面板及显示装置进行详细说明。
26.如图1所示,本技术实施例提供的阵列基板100可包括显示区aa和至少部分围绕显示区aa的非显示区na。非显示区na可包括端子区ba,端子区ba可位于显示区aa的一侧。例如,端子区ba可位于显示区aa在第二方向y上的一侧,第一方向x和第二方向y相交。以第一方向x为行方向,第二方向y为列方向为例,端子区ba可位于显示区aa在第二方向y上的一侧。
27.阵列基板100可包括信号线10、信号端子20和连接线30。
28.信号线10位于显示区aa。显示区aa内可设置有多个像素电路(图1中未示出),信号线10可用于向像素电路传输信号。
29.信号端子20位于端子区ba。
30.连接线30可位于非显示区na且位于显示区aa靠近端子区ba的一侧。例如,连接线
30位于显示区aa在第二方向y上的一侧。可理解的是,本技术中,在第一方向x上,显示区aa两侧的非显示区aa不再设置连接线30,换句话说,左右两侧的非显示区na不再设置连接线30。
31.连接线30连接在信号端子20与信号线10之间。信号端子20输出的信号可经连接线30传输至信号线10,然后经信号线10传输至像素电路,以驱动像素电路工作。
32.根据本技术实施例提供的阵列基板,以端子区ba位于显示区aa在列方向上的一侧为例,由于连接线30位于非显示区na且位于显示区aa靠近端子区ba的一侧,这样在行方向上两侧的非显示区na内可不再设置连接线30,换句话说,左右两侧的非显示区na不再设置连接线30,如此一来,有利于实现左右窄边框。
33.在一些可选的实施例中,信号线10可包括复位信号线,信号线10用于传输复位信号vref。为了更好的理解复位信号线,例如,像素电路的结构可如图2所示,像素电路可包括晶体管t1~t7、存储电容cst,像素电路可用于驱动发光元件d发光。发光元件d可包括有机发光二极管。各元件的连接方式参见图2,这里不再详述。其中,图2中,s1、s2、s3表示扫描线,em表示发光控制信号线,vdata表示数据信号,vref表示复位信号,pvdd表示第一电源信号,pvee表示第二电源信号。
34.复位信号vref可经复位信号线传输至晶体管t4,在晶体管t4导通的情况下,复位信号vref可传输至晶体管t1的栅极,以对晶体管t1的栅极进行复位。另外,复位信号vref也可经复位信号线传输至晶体管t7,在晶体管t7导通的情况下,复位信号vref可传输至发光元件d的阳极,以对发光元件d的阳极进行复位。
35.在另一些可选的实施例中,信号线10可包括偏置信号线,信号线10用于传输偏置信号dvh。为了更好的理解偏置信号线,例如,像素电路的结构可如图3所示,像素电路可包括晶体管t1~t7、存储电容cst,像素电路用于驱动发光元件d发光。发光元件d可包括有机发光二极管。各元件的连接方式参见图3,这里不再详述。其中,图3中,s1、s2、s3、s4表示扫描线,em表示发光控制信号线,vdata表示数据信号,vref1表示第一复位信号,vref2表示第二复位信号,dvh表示偏置信号,pvdd表示第一电源信号,pvee表示第二电源信号。
36.第一复位信号vref1可经第一复位信号线传输至晶体管t4,在晶体管t4导通的情况下,第一复位信号vref1可传输至晶体管t1的栅极,以对晶体管t1的栅极进行复位。第二复位信号vref2可经第二复位信号线传输至晶体管t7,在晶体管t7导通的情况下,第一复位信号vref2可传输至发光元件d的阳极,以对发光元件d的阳极进行复位。第一复位信号vref1和第二复位信号vref2可不同。
37.偏置信号dvh可经偏置信号线传输至晶体管t8,在晶体管t8导通的情况下,偏置信号dvh可传输至晶体管t1的源极和/或漏极,以对晶体管t1的偏置状态进行调节。
38.本技术实施例中,第一电源信号pvdd可为正电压信号,第二电源信号pvee可为负电压信号。
39.图2和图3所示的像素电路结构仅是一些示例,并不用于限定本技术。
40.在一些可选的实施例中,如图1所示,信号线10可包括沿第一方向x延伸的主线11和沿第二方向y延伸的辅线12。
41.以像素电路呈多行排布为例,每行像素电路可对应设置有一条主线11,多条主线11可在第二方向y上排布。
42.作为一个示例,辅线12的数量可包括至少一条。在辅线12的数量为一条的情况下,该辅线12可与多条主线11均连接,并且该辅线12连接至连接线30,这样连接线30传输的信号可经辅线12传输至各条主线11。
43.作为另一个示例,辅线12的数量可包括多条,多条主线11和多条辅线12可相互连接,并且主线11和辅线12的延伸方向交叉,这样多条主线11和多条辅线12整体上可构成网格状,有利于降低信号线10的整体压降。
44.在一些可选的实施例中,如图1所示,显示区aa靠近端子区ba的一侧的边缘为第一边缘a1,第一边缘a1整体上可沿第一方向x延伸,第一边缘a1的中心标记为o1。连接线30包括至少一个连接节点n0,信号线30连接至连接线30的连接节点n0,换句话说,连接线30在连接节点n0处与信号线30连接。具体的,连接线30可在连接节点n0处与辅线12连接。在第一方向x上,信号端子20可靠近端子区ba的边缘。在第一方向x上,至少一个连接节点n0位于信号端子20靠近第一边缘a1的中心o1的一侧。换句话说,至少一个连接节点n0可靠近第一边缘a1的中心o1。这样可在靠近中心的位置向显示区aa输入信号端子20所输出的信号,相当于由显示区aa的中心向左右两侧传输信号,有利于提高显示均一性。
45.在一些可选的实施例中,如图4所示,连接线30可包括引线部31和连接部32,引线部31的延伸方向与连接部32的延伸方向交叉。例如,引线部31可沿第二方向y延伸,连接部32整体上沿第一方向x延伸。
46.引线部31的一端连接信号端子20,引线部31的另一端连接至连接部32。连接部32可包括多个连接节点n0,信号线10连接至多个连接节点n0。具体的,连接线30可在多个连接节点n0处与多条辅线12连接。在多个连接节点处连接信号线,相当于向显示区并联输入信号,如此可降低压降。
47.多个连接节点n0可均匀分布于连接部32。在第一方向x上,至少部分连接节点n0可位于信号端子20靠近第一边缘a1的中心o1的一侧。在第一方向x上,信号端子20远离第一边缘a1中心o1的一侧也可设置有连接节点n0。
48.在一些可选的实施例中,如图4所示,连接部32可与第一边缘a1平行。以连接线30设置在下边框为例,可理解的是,连接部32具有一定的长度,如果连接部32延伸方向与第一边缘a1的延伸方向交叉,则需要显示区na在第二方向y上的宽度更宽一些才可放置下具有一定长度的连接部32,因此连接部32与第一边缘a1平行,可有利于实现下边框更窄。
49.在一些可选的实施例中,如图5所示,信号线10可包括第一信号线10b和第二信号线10c。
50.信号端子20可包括用于提供不同信号的第一信号端子21和第二信号端子22,连接线30可包括第一连接线30b和第二连接线30c,第一连接线30b连接在第一信号端子21与第一信号线10b之间,第二连接线30c连接在第二信号端子22与第二信号线10c之间。
51.本技术实施例中,第一连接线30b和第二连接线30c均位于非显示区na且位于显示区aa靠近端子区ba的一侧,这样在行方向上两侧的非显示区na内可不再设置第一连接线30b和第二连接线30c,换句话说,左右两侧的非显示区na不再设置第一连接线30b和第二连接线30c,如此一来,更有利于实现左右窄边框。
52.示例性的,结合参考图3,第一信号线10b可用于传输第一复位信号vref1,第二信号线10c可用于传输第二复位信号vref2。
53.主线11可包括第一主线111和第二主线112,辅线12可包括第一辅线121和第二辅线122。连接节点n0可包括第一连接节点n1和第二连接节点n2。第一信号线10b包括第一主线111和第一辅线121,第二信号线10c包括第二主线112和第二辅线122。第一连接线30b包括第一连接节点n1,第二连接线30c包括第二连接节点n2。
54.多条第一主线111均沿第一方向x延伸,且多条第一主线111在第二方向y上排布。第一辅线121沿第二方向y延伸,第一辅线121的数量可至少为一条。在第一辅线121为一条的情况下,该第一辅线121可与多条第一主线111均连接,并且该第一辅线121连接至第一连接线30b的第一连接节点n1,这样第一连接线30b传输的信号可经第一辅线121传输至各条第一主线111。当然,第一辅线121的数量也可为多条,这样多条第一主线111和多条第二辅线121整体上可构成网格状,有利于降低第一信号线10b的整体压降。
55.多条第二主线112均沿第一方向x延伸,且多条第二主线112在第二方向y上排布。第二辅线121沿第二方向y延伸,第二辅线121的数量可至少为一条。在第二辅线121为一条的情况下,该第二辅线121可与多条第二主线112均连接,并且该第二辅线121连接至第二连接线30c的第二连接节点n2,这样第二连接线30c传输的信号可经第二辅线121传输至各条第二主线112。当然,第二辅线121的数量也可为多条,这样多条第二主线112和多条第二辅线121整体上可构成网格状,有利于降低第二信号线10c的整体压降。
56.需要说明的是,为了更清楚的区分第一信号线10b和第二信号线10c,本技术附图中,以实线示意第一信号线10b,以虚线示意第二信号线10c。
57.在一些可选的实施例中,请继续参考图5,仍以显示区aa靠近端子区ba一侧的边缘为第一边缘a1为例,第一边缘a1整体上沿第一方向x延伸。在第一方向x上,第一连接线30b和第一信号端子21位于第一边缘a1中心o1的一侧,第二连接线30c和第二信号端子22位于第一边缘a1中心o1的另一侧。
58.示例性的,在第一方向x上,第一连接线30b和第一信号端子21位于第一边缘a1中心o1的左侧,第二连接线30c和第二信号端子22位于第一边缘a1中心o1的右侧。在第一方向x上,第一信号端子21靠近端子区ba的左边缘,第二信号端子22靠近端子区ba的右边缘。
59.本技术实施例中,通过将第一连接线30b和第二连接线30c分局两侧,可避免第一连接线30b和第二连接线30c传输的信号相互干扰,提高信号稳定性。
60.在一些可选的实施例中,如图6所示,第一连接线30b可包括第一引线部311和第一连接部321,第一引线部311的延伸方向与第一连接部321的延伸方向交叉,第一引线部311的一端连接第一信号端子21,第一引线部311的另一端连接第一连接部321。
61.第二连接线30c可包括第二引线部312和第二连接部322,第二引线部312的延伸方向与第二连接部322的延伸方向交叉,第二引线部312的一端连接第二信号端子22,第二引线部312的另一端连接第二连接部322。
62.如图6所示,过第一边缘a1中心o1的直线标记为l,第一引线部311和第二引线部312可关于直线l对称,和/或,第一连接部321和第二连接部322可关于直线l对称。可理解的是,在第一引线部311和第二引线部312对称设置,且第一连接部321和第二连接部322对称设置的情况下,第一连接部321与第一边缘a1的间距和第二连接部322与第一边缘a1的间距相等,如此更有利于实现下边框更窄。
63.第一连接部321可包括多个第一连接节点n1,第一信号线10b连接至多个第一连接
节点n1。具体的,第一连接线30b可在多个第一连接节点n1处与多条第一辅线121连接。在多个第一连接节点处连接第一信号线,相当于向显示区并联输入信号,如此可降低压降。
64.第二连接部322可包括多个第二连接节点n2,第二信号线10c连接至多个第二连接节点n2。具体的,第二连接线30c可在多个第二连接节点n2处与多条第二辅线122连接。同理,在多个第二连接节点处连接第二信号线,相当于向显示区并联输入信号,如此可降低压降。
65.在一些可选的实施例中,如图7所示,仍以显示区aa靠近端子区ba一侧的边缘为第一边缘a1为例,第一边缘a1整体上沿第一方向x延伸。
66.在第一方向x上,第一边缘a1中心o1的两侧各设置有至少一个第一信号端子21,且第一边缘a1中心o1的两侧均延伸有第一连接部321。
67.和/或,在第一方向x上,第一边缘a1中心o1的两侧各设置有至少一个第二信号端子22,且第一边缘a1中心o1的两侧均延伸有第二连接部322。
68.由于两侧均设置有第一信号端子21,与两侧的第一信号端子21连接的两条第一引线部311相当于并联结构,可降低压降。由于第一边缘a1中心o1的两侧均延伸有第一连接部321,这样在第一边缘a1中心o1的两侧均可分布有第一连接节点n1,如此可设置更多数量的第一连接节点n1,以在更多位置处向显示区的第一信号线10b提供信号,进一步降低压降且提高显示均一性。
69.同理,由于两侧均设置有第二信号端子22,与两侧的第二信号端子22连接的两条第二引线部312相当于并联结构,可降低压降。由于第一边缘a1中心o1的两侧均延伸有第二连接部322,这样在第一边缘a1中心o1的两侧均可分布有第二连接节点n2,如此可设置更多数量的第二连接节点n2,以在更多位置处向显示区的第二信号线10c提供信号,进一步降低压降且提高显示均一性。
70.请继续参考图7,第一边缘a1可包括第一拐角边a11、第二拐角边a12和直线边a13,直线边a13位于第一拐角边a11和第二拐角边之间a12。
71.第一连接部321可包括第一直线部3211和第一拐角部3212,第一直线部3211与直线边a13相邻,第一拐角部3212与第一拐角边a11相邻。
72.第二连接部322可包括第二直线部3221和第二拐角部3222,第二直线部3221与直线边a13相邻,第二拐角部3222与第二拐角边a12相邻。
73.这样一个拐角边对应设置一条拐角部,可减小拐角边处的走线数量,有利于减小拐角处的边框。
74.示例性的,第一拐角边a11、第二拐角边a12可为弧形边。
75.如图7所示,直线边a13、第一直线部3211和第二直线部3221可相互平行。可理解的是,第一直线部3211和第二直线部3221具有一定的长度,如果第一直线部3211和/或第二直线部3221延伸方向与直线边a13的延伸方向交叉,则需要显示区na在第二方向y上的宽度更宽一些才可放置下具有一定长度的第一直线部3211和第二直线部3221,因此第一直线部3211和第二直线部3221与直线边a13平行,可有利于实现下边框更窄。
76.第一拐角部3212与第一拐角边a11可平行。同理,第一拐角部3212具有一定的长度,如果第一拐角部3212延伸方向与第一拐角边a11的延伸方向交叉,则需要第一拐角边a11处的边框宽度更宽一些才可放置下具有一定长度的第一拐角部3212,因此第一拐角部
3212与第一拐角边a11平行,可有利于实现第一拐角边a11处的边框更窄。
77.第二拐角部3222与第二拐角边a12可平行。同理,第二拐角部3222具有一定的长度,如果第二拐角部3222延伸方向与第二拐角边a12的延伸方向交叉,则需要第二拐角边a12处的边框宽度更宽一些才可放置下具有一定长度的第二拐角部3222,因此第二拐角部3222与第二拐角边a12平行,可有利于实现第二拐角边a12处的边框更窄。
78.示例的,如图8所示,阵列基板100可包括衬底01和在衬底01的一侧且层叠设置的第一金属层m1、电容金属层mc、第二金属层m2及第三金属层m3,相邻金属层之间设置有绝缘层。第一金属层m1与衬底01之间可设置有半导体层poly。
79.作为一个示例,连接线30可采用单层走线设计。例如,连接线30可位于第二金属层m2或者第三金属层m3。
80.作为另一个示例,连接线30可采用双层走线设计。例如,在第二金属层m2和第三金属层m3均可设置连接线30,且在第二金属层m2和第三金属层m3设置的两层连接线30可相互连接。
81.示例性的,显示区内的主线11可位于电容金属层mc,显示区内的辅线12可位于第二金属层m2。
82.可理解的是,上述示例中的走线所在膜层仅仅是一些示例,并不用于限定本技术。
83.基于相同的发明构思,本技术实施例还提供一种显示面板。图9示出根据本技术一种实施例提供的显示面板的结构示意图。如图9所示,本技术实施例提供的显示面板1000可以包括上述任一实施例所述的阵列基板。图9所示的显示面板可以为有机发光二极管(organic light-emitting diode,oled)显示面板。
84.本领域内技术人员应该理解,在本技术的其他实现方式中,显示面板还可以微型发光二极管(micro led)显示面板,量子点显示面板等。
85.本技术实施例提供的显示面板,具有本技术实施例提供的像素驱动电路的有益效果,具体可以参考上述各实施例对于像素驱动电路的具体说明,本实施例在此不再赘述。
86.本技术还提供了一种显示装置,包括本技术提供的显示面板。请参考图10,图10是本技术实施例提供的一种显示装置的结构示意图。图10提供的显示装置2000包括本技术上述任一实施例提供的显示面板1000。图10实施例仅以手机为例,对显示装置2000进行说明,可以理解的是,本技术实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本技术对此不作具体限制。本技术实施例提供的显示装置,具有本技术实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
87.依照本技术如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本技术的原理和实际应用,从而使所属技术领域技术人员能很好地利用本技术以及在本技术基础上的修改使用。本技术仅受权利要求书及其全部范围和等效物的限制。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1