启用通孔的层叠封装的制作方法

文档序号:9308752阅读:466来源:国知局
启用通孔的层叠封装的制作方法
【专利说明】启用通孔的层叠封装
[0001]相关申请的交叉引用
[0002]本申请要求于2013年3月8日提交的美国非临时申请N0.13/791,223的优先权,其全部内容通过援引纳入于此。
技术领域
[0003]本申请涉及集成电路封装,尤其涉及其中底层封装包括穿基板通孔(TSV)的层叠封装(PoP)结构。
【背景技术】
[0004]层叠封装(PoP)结构已被开发用于其中必须保留电路板空间的应用,诸如蜂窝电话和其他便携式设备。顶部封装通常是存储器封装,而底部封装一般是处理器封装。与诸如堆叠式管芯电路之类的其他办法相比,PoP技术已被证明是非常流行的。例如,制造商可容易地在PoP电路中替换不同的存储器封装而非绑定到特定存储器,这降低了成本。此外,顶部和底部封装可独立地测试。相反,堆叠式管芯设计中的劣质管芯要求丢弃剩余的良好管芯。
[0005]尽管使用PoP结构的集成电路的封装非常流行,但在此封装工艺中保留了挑战,诸如减小顶部封装与底部封装之间的互连跨距(Pitch)。随着技术演进,顶部封装与底部封装之间的总线宽度相应地增大。但顶部基板与底部基板之间的球跨距或穿模通孔跨距仅可容纳特定数目的信号。为了解决小跨距的要求,已开发了嵌模PoP(MEP)。在MEP中,可在顶部封装和底部封装之间包括附加基板。例如,图1解说了 MEP 100,其包括耦合至附加基板110的顶部封装105。以此方式,附加基板110可重新分布信号以辅助容纳来往于顶部封装105中的管芯的增大数目的信号。然而,即使使用附加基板110,还是保留了与互连120(诸如可被置于附加基板110与底部封装基板111之间的焊球或焊柱)的数目相关的限制,因为互连120必须被放置在底部封装管芯115之外。图2解说了互连120如何被安排在附加基板110面对底部管芯115的区域220周围的底部表面上。互连120由此被限于附加基板110在区域200之外的环状外部区域。互连120被类似地限于底部封装基板111的环状外部区域,这进而限制了能在顶部封装与底部封装之间交换的I/o信号的数目。相似的互连限制存在于其他常规PoP中。
[0006]因此,在本领域中需要改进的PoP架构以提供增大的密度。
[0007]概述
[0008]启用通孔的层叠封装(PoP)电路包括第一封装管芯,该第一封装管芯具有多个穿基板通孔(TSV)。TSV被配置成承载用于邻接的第二封装中的至少一个第二封装管芯的输入/输出信令。如本文所使用的,“输入/输出”信令包括由(诸)第二封装管芯接收的所有电子信号,包括功率和接地。类似地,“输入/输出信令”包括来自(诸)第二封装管芯的所有输出信号。
[0009]由于第一封装管芯中的TSV承载用于(诸)第二封装管芯的输入/输出信令,因此不需要第二封装基板与第一封装基板之间的穿模通孔柱或焊球互连来容纳输入/输出信令。这是非常有利的,因为第一封装基板随后可被调节大小为正好容纳第一封装管芯。相反,常规PoP底部封装基板要求实质上未被占据的第一封装基板区域以容纳至第二封装基板的互连。
[0010]尽管第一封装管芯可包括背部重分布层以增大用于到第二封装的输入/输出信令的路由选项,但包含TSV的中介体也可被安排在第二封装基板与第一封装管芯之间以辅助输入/输出信令的重分布。中介体可以是无源的或者可包括有源器件,类似于第一封装管芯中的那些器件。不论是否包括中介体,由于跨底部封装管芯的表面区域的TSV的高跨距密度,因而结果所得的启用TSV的PoP (TEP)可有利地容纳去往顶部封装的大量输入/输出信号。
[0011]附图简述
[0012]图1是现有技术的嵌模PoP(MEP)的剖面视图。
[0013]图2是图1的MEP中附加基板的面对底部封装的表面的平面图。
[0014]图3A是包括中介体的启用穿硅堆叠(TSS)的PoP(TEP)的剖面视图。
[0015]图3B是不具有中介体的TEP的剖面视图。
[0016]图4是图3A和3B的TEP中顶部封装基板的面对底部封装的表面的平面图。
[0017]图5是TEP底部封装在初始制造步骤期间的剖面视图。
[0018]图6是图5的TEP底部封装在后续制造步骤之后的剖面视图。
[0019]图7是图6的TEP底部封装在最终制造步骤之后的剖面视图。
[0020]图8是包括图7的TEP底部封装在内的完整TEP的剖面视图。
[0021]图9是包括多个中介体的TEP的剖面视图。
[0022]图10解说了根据本文所公开的实施例的纳入TEP的多个电子系统。
[0023]详细描述
[0024]为了解决本领域中为(一个或多个)顶部封装管芯容纳增大数目的输入和输出信号的需要,提供了改进的层叠封装(PoP)结构,其不遭受常规PoP的封装到封装互连的限制。
[0025]综览
[0026]在本文所公开的改进的PoP中,第一封装管芯包括多个穿基板通孔(TSV)以容纳(一个或多个)第二封装管芯的输入和输出信令需求。第一封装管芯的整个区域由此可被用于与第二封装的互连。相反,常规PoP(诸如图1的MEP100)被限于第一封装管芯之外的区域,如以上所讨论的。
[0027]为了避免关于何为“顶部”对“底部”封装的任何模糊性,本文所公开的改进的PoP架构的底部封装被称为第一封装。类似地,顶部封装被称为第二封装。本文所公开的改进的PoP架构可为第二封装管芯容纳相当高数目的I/O信号,因为第一封装管芯区域随后通过其TSV可用于容纳这些I/O信号。另外,第一封装基板大小可被减小,因为第一封装基板基本没有表面区域必须要在容纳第一封装管芯的版图所必须的表面区域之外。相反,常规PoP需要第一封装基板上在第一封装管芯版图之外的环形外部区域以具有足够大小来容纳封装到封装互连。结果得到的第一封装基板的增大的大小增加了常规PoP变形的可能性。而本文所公开的改进的PoP可通过第一封装基板的减小的大小来有利地减小变形。此外,穿模通孔或用来形成常规封装到封装互连的其他技术对于所公开的改进的PoP而言不是必要的。
[0028]以下讨论在不失一般性的情况下将假定第一封装管芯是硅管芯,由此其包含的穿基板通孔是穿硅通孔。但将领会,本文所公开的封装概念和架构广泛适用于其他类型的半导体管芯。如封装领域中已知的,使用穿硅通孔来构造堆叠式器件的工艺被称为穿硅堆叠(TSS)工艺。本文所公开的结果所得的改进的PoP由此被标示为启用TSS的PoP (TEP)。TEP可包括中介体以提供其第一和第二封装之间的输入/输出(I/O)信令的增强型重分布。替换地,TEP可具有通过互连耦合在一起的第一和第二封装,而无需使用中介体。包含中介体的实施例将首先讨论,随后讨论直接耦合的实施例(无中介体)。
[0029]包括中介体的启用TSS的PoP
[0030]图3A解说了示例启用TSS的PoP (TEP) 300。第二封装315包括如PoP技术中常规的第二封装基板320。第一封装316包括第一封装基板360,第一封装管芯310使用互连(诸如受控坍塌芯片连接(C4)倒装凸块309)安装在第一封装基板360上,其也是PoP技术中常规的。第一封装基板360和第二封装基板320各自可包括有机基板、半导体基板,诸如硅、玻璃、陶瓷、或其他合适的材料。无论使用何种材料来构造封装基板,关于MEP 100讨论的互连120对于容纳用于第二封装315中的多个第二封装管芯324的输入/输出(I/O)信令不是必要的。代替地,第一封装管芯310中的穿硅通孔322容纳用于第二封装管芯324的所有I/O信令。如本文所使用的,“输入/输出信令”包括由(诸)第二封装管芯接收的所有电子信号,包括功率和接地。类似地,“输入/输出信令”包括来自(诸)第二封装管芯的所有输出信号。TEP 300的替换实施例可包括单个第二封装管芯324,而非多个此类管芯。
[0031]本文所使用的术语“第一封装”和“第二封装”简单地标示PoP技术中已知的不同封装。关于此,图3A的第一封装316对应于“底部封装”,如该术语在PoP技术中使用的一样。类似地,第二封装315对应于“顶部封装”,如该术语在PoP技术中使用的一样。但对“顶部”或“底部”的引述不被约束到任何特定的参考系。换言之,底部封装不会简单地因为PoP被翻过来而成为顶部封装。
[0032]由于实质上第一封装管芯310的整个区域可被用于穿硅通孔322,因此避免了 PoP技术中关于第二封装管芯I/o的互连限制。相反,现有技术PoP架构要求顶部封装基板和底部封装基板之间的互连以避开底部封装基板上由底部封装管芯占据的基板区域,诸如以上关于MEP 100讨论的。因此,与本文所公开的改进的PoP相比,现有技术PoP架构具有受限的信号密度,因为封装到封装互连不被限于放置在底部封装基板的外围。
[0033]TEP 300包括具有穿基板通孔(TSV) 321的中介体305,TSV 321通过对应的互连(诸如微凸块323)耦合至第一封装管芯310中的穿硅通孔322。中介体305可包括半导体基板,诸如硅、玻璃、或其他合适的材料。如果中介体305包括硅基板,则TSV 321是穿硅通孔。另一方面,如果中介体305包括玻璃,则TSV 332是穿玻璃通孔(TGV)。以下讨论在不失一般性的情况下将假定TSV 321是穿硅通孔。
[0034]中介体305允许至第二封装管芯324的I/O信令的附加重分布。替换地,中介体305中的穿硅通孔321可通过第一封装管芯310的背部上的背部重分布层(未图解)耦合至第一封装管芯的穿硅通孔322。第二封装基板320的下表面上的焊盘(未图解)通过互连(诸如凸块325)耦合至中介体穿硅通孔321。更一般地,第二封装基板320可被认为具有第一表面以及相反的第二表面。第二封装管芯324安装在第二封装基板320的第一表面上,而凸块325连接至第二封装基板320的相反的第二表面。
[0035]在TEP 300中,第二封装管芯324被线焊到第二封装基板320,尽管也可使用其他安装技术,诸如表面安装。线焊承载第二封装管芯324与第二封装基板320之间的I/O信令。进而,用于第二封装管芯324的I/O信令通过凸块325承载在第二封装基板320与中介体305之间。最终,用于第二封装管芯324的I/O信令通过中介体的穿硅通孔321和第一封装管芯的穿硅通孔322被承载在中介体305与第一封装管芯310之间。用于第二封装管芯324的I/O信令可源自或被传送至外部设备。此类外部设备I/O将通过第一封装管芯310中的穿硅通孔322、凸块309、第一封装基板360和第一封装基板360的下表面上的球361承载在中介体305与外部设备之间。在一些实施例中,中介体305可包括有源器件和/或无源组件。
[0036]如本文所使用的,“凸块”被用来标示诸如焊球或凸块之类的结构。另外,
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1