一种开关稳压电路的制作方法

文档序号:7476789阅读:251来源:国知局
专利名称:一种开关稳压电路的制作方法
技术领域
本实用新型涉及ー种电子电路,更具体地说,本实用新型涉及带EMI (电磁干扰)电容放电器的开关稳压电路。
背景技术
开关稳压电路通常包括ー个EMI过滤器,以满足EMI标准。典型的,EMI过滤器包括一个稱接在供电单元前级的电容和与所述电容并联稱接的泄漏电阻(bleeder resistor)。当开关稳压电路从墙上电源断开时,泄漏电阻消耗掉开关稳压电路多余的电荷。但是,在墙上电源给开关稳压电路供电的整个过程中,泄漏电阻也在消耗能量,因此降低了系统效率。尤其在低压应用场合,这种能耗更加明显。进ー步地,由于泄漏电阻的能耗,可能使得开关稳压电路的输出功率偏离预定值,而不能满足能量调整的标准。

实用新型内容因此本实用新型的目的在于解决现有技术由于泄漏电阻在整个供电过程中耗能大引发的各种问题,提供ー种改进的开关稳压电路。根据上述目的,本实用新型提出了ー种开关稳压电路,包括用以接收交流输入信号的第一输入端口和第二输入端ロ ;EMI电容,稱接在第一输入端口和第二输入端ロ之间;整流桥,所述整流桥具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至第一输入端ロ,其第二输入端子耦接至第二输入端ロ,其输出端子提供整流信号;过零检测器,所述过零检测器具有输入端子和输出端子,其输入端子耦接至第一输入端ロ或第二输入端ロ,其输出端子提供过零检测信号;稳压器,所述稳压器具有输入端子和输出端子,其输入端子耦接至整流桥的输出端子,其输入端子提供稳压信号;计时器,所述计时器具有第ー输入端子、第二输入端子和输出端子,其第一输入端子耦接至稳压器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供计时信号;逻辑单元,所述逻辑单元具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至计时器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供控制信号;以及放电单元,所述放电単元具有第一端子、第二端子和控制端子,其第一端子耦接至整流桥的输出端子,其第二端子耦接至參考电压,其控制端子耦接至逻辑单元的输出端子。根据本实用新型的实施例,其中所述开关稳压电路进一歩包括第一结型场效应晶体管,耦接在第一输入端口和整流桥的第一输入端子之间;第二结型场效应晶体管,耦接第二输入端口和整流桥的第二输入端子之间;其中所述第一结型场效应晶体管和第二结型场效应晶体管均包括衬底,所述衬底直接耦接至參考电压或通过镇流电阻耦接至所述參考电压。根据本实用新型的实施例,其中所述计时器包括提供充电电流的电流源,耦接至稳压器的输出端子;电容,所述电容具有第一端和第二端,其第一端耦接至电流源;复位开关,与电容并联耦接;施密特触发器,耦接至电容的第一端;其中所述复位开关具有耦接至过零检测器输出端子的控制端。根据本实用新型的实施例,其中所述放电単元包括第一可控晶体管和一系列长通晶体管,其中所述可控晶体管和所述一系列长通晶体管串联耦接于放电単元的第一输入端子和第二输入端子之间;所述第一可控晶体管包括耦接至放电单元控制端子的控制端。根据上述目的,本实用新型还提出了ー种开关稳压电路,包括用以接收交流输入信号的第一输入端口和第二输入端ロ ;接地端ロ ;EMI电容,耦接在第一输入端口和第二输入端ロ之间;整流桥,所述整流桥具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至第一输入端ロ,其第二输入端子耦接至第二输入端ロ,其输出端子提供整流信号;过零检测器,所述过零检测器具有输入端子和输出端子,其输入端子耦接至整流桥的输出端子,其输出端子提供过零检测信号;下拉电阻,耦接在过零检测器的输入端子和接地端ロ之间;稳压器,所述稳压器具有输入端子和输出端子,其输入端子耦接至整流桥的输 出端子,其输入端子提供稳压信号;计时器,所述计时器具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至稳压器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供计时信号;逻辑单元,所述逻辑単元具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至计时器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供控制信号;放电单元,所述放电単元具有第一端子、第二端子和控制端子,其第一端子耦接至整流桥的输出端子,其第二端子耦接至接地端ロ,其控制端子耦接至逻辑单元的输出端子。根据本实用新型的实施例,其中所述开关稳压电路进一歩包括第一耗尽型晶体管,耦接在第一输入端口和整流桥的第一输入端子之间;第二耗尽型晶体管,耦接第二输入端口和整流桥的第二输入端子之间。根据本实用新型的实施例,其中所述计时器包括电流源,耦接至稳压器以接收稳压信号作为其供电电源,并基于稳压信号提供充电电流;电容,所述电容具有第一端和第二端,其第一端耦接至电流源以接收充电电流;复位开关,与电容并联耦接;施密特触发器,耦接至电容的第一端;其中所述复位开关具有控制端,所述控制端耦接至过零检测器,以接收过零检测信号。根据本实用新型的实施例,其中所述放电単元包括第一可控晶体管和一系列长通晶体管,其中所述可控晶体管和所述一系列长通晶体管串联耦接于放电単元的第一输入端子和第二输入端子之间;所述第一可控晶体管包括耦接至放电单元控制端子的控制端。根据本实用新型的实施例,其中所述整流桥包括第一ニ极管,耦接至第一输入端ロ ;第ニニ极管,耦接至第二输入端ロ。根据本实用新型的实施例,其中所述开关稳压电路进一歩包括外部整流桥,所述外部整流桥包括第一整流ニ极管、第二整流ニ极管、第三整流ニ极管和第四整流ニ极管;其中所述第一至第四整流ニ极管均包含正极和负极,其中第一整流ニ极管的正极和第二整流ニ极管的正极耦接至接地端ロ ;第二整流ニ极管的负极和第三整流ニ极管的正极耦接至第一输入端ロ ;第一整流ニ极管的负极和第四整流ニ极管的正极耦接至第二输入端ロ ;第三整流ニ极管的负极和第四整流ニ极管的负极耦接在一起。根据本实用新型各方面的上述开关稳压电路,大大降低了能耗。
图I示出根据本实用新型一实施例的开关稳压电路100的结构示意图;图2示出根据本实用新型一实施例的开关稳压电路200的结构示意图;图3示出根据本实用新型一实施例的开关稳压电路300的结构示意图;图4示出根据本实用新型一实施例的开关稳压电路400的结构示意图;图5为根据本实用新型一实施例的开关稳压电路500的结构示意图。
具体实施方式
下面将详细描述本实用新型的具体实施例,应当注意,这里描述的实施例只用于举例说明,并不用于限制本实用新型。在以下描述中,为了提供对本实用新型的透彻理解,阐述了大量特定细节。然而,对于本领域普通技术人员显而易见的是不必采用这些特定细节来实行本实用新型。在其他实例中,为了避免混淆本实用新型,未具体描述公知的电路、材料或方法。 在整个说明书中,对“一个实施例”、“实施例”、“一个示例”或“示例”的提及意味着结合该实施例或示例描述的特定特征、结构或特性被包含在本实用新型至少ー个实施例中。因此,在整个说明书的各个地方出现的短语“在一个实施例中”、“在实施例中”、“ー个示例”或“示例”不一定都指同一实施例或示例。此外,可以以任何适当的组合和/或子组合将特定的特征、结构或特性组合在一个或多个实施例或示例中。此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。应当理解,当称元件“连接到”或“耦接到”另一元件时,它可以是直接连接或耦接到另一元件或者可以存在中间元件。相反,当称元件“直接连接到”或“直接耦接到”另一元件时,不存在中间元件。相同的附图标记指示相同的元件。这里使用的术语“和/或”包括ー个或多个相关列出的项目的任何和所有组合。图I为根据本实用新型一实施例的开关稳压电路100的结构示意图。如图I所示,开关稳压电路100包括第一输入端ロ 101和第二输入端ロ 102,用以接收交流输入信号AC ;EMI电容105,耦接在第一输入端ロ 101和第二输入端ロ 102之间;整流桥110,所述整流桥110具有第一输入端子110A、第二输入端子IlOB和输出端子110C,其第一输入端子IlOA耦接至第一输入端ロ 101,其第二输入端子IlOB耦接至第二输入端ロ 102,以接收交流输入信号AC,所述整流桥110基于所述交流输入信号AC,在其输出端子IIOC提供整流信号;过零检测器113,所述过零检测器113具有输入端子和输出端子,其输入端子耦接至第一输入端ロ 101或第二输入端ロ 102,以接收交流输入信号,并监测交流输入信号AC的零点穿越情况,所述过零检测器基于监测结果在其输出端子提供过零检测信号;稳压器111,所述稳压器111具有输入端子和输出端子,其输入端子耦接耦接至整流桥110的输出端子hoc,以接收整流信号,所述稳压器ill基于整流信号在其输出端子提供稳压信号;计时器112,所述计时器112具有第一输入端子112A、第二输入端子112B和输出端子112C,其第ー输入端子112A耦接至稳压器111以接收稳压信号,其第二输入端子112B耦接至过零检测器113以接收过零检测信号,所述计时器112基于稳压信号和过零检测信号在其输出端子112C提供计时信号;逻辑单元114,所述逻辑単元具有第一输入端子114A、第二输入端子114B和输出端子114C,其第一输入端子114A耦接至计时器112的输出端子112C以接收计时信号,第二输入端子114B耦接至过零检测器113以接收过零检测信号,所述逻辑単元基于计时信号和过零检测信号在其输出端子114C提供控制信号;放电单元109,所述放电单元109具有第一端子109A、第二端子109B和控制端子109C,其第一端子109A耦接至整流桥110的输出端子110C,其第二端子109B耦接至參考电压,其控制端子109C耦接至逻辑単元114的输出端子114C以接收控制信号,所述放电単元109基于所述控制信号,给所述EMI电容放电。在一个实施例中,逻辑单元114包括RS锁存器。所述RS锁存器具有置位端S,复位端R和输出端Q ;所述置位端S为逻辑単元114的第一输入端子114A,复位端R为逻辑单元114的第二输入端子114B,输出端Q为逻辑単元114的输出端子114C。在一个实施例中,放电单元109包括第一可控晶体管和一系列长通晶体管,所述可控晶体管和所述一系列长通晶体管串联耦接于放电単元109的第一输入端子109A和第ニ输入端子109B之间;其中第一可控晶体管包括耦接至放电单元109控制端子109C的控制端,当过零检测器在预定时间段内未检测到交流输入信号AC的零点穿越情况,控制可控晶体管导通,以给EMI电容放电。·在一个实施例中,一系列长通晶体管的数量由所需的电压余量(voltageheadroom)决足。在一个实施例中,整流桥110包括公知的ニ极管桥式整流结构。在一个实施例中,稳压器111包括ー旁路电容。在开关稳压电路100运行吋,一方面,交流输入信号AC经由整流桥110转化为整流信号;稳压器接收所述整流信号,并转化为稳压信号,所述稳压信号用以给计时器112及其他电路单元供电。计时器112在稳压信号的供电下,或从零线性増大,或被复位或线性减小至零。另ー方面,交流输入信号AC被输送至过零检测器113。当过零检测器113检测到交流输入信号AC的零点穿越情况,则过零检测信号变高。相应的,逻辑电路114输出的控制信号和计时器112输出的计时信号被复位。若过零检测器在预定时间段内未检测到交流输入信号AC的零点穿越情况,如当开关稳压电路100从墙上电源断开,则计时器112输出的计时信号表征预定时间段到达,其电平变高。变高的计时信号将逻辑単元114被置位,逻辑信号变高。相应地,放电单元109的第一可控开关被闭合导通,EMI电容105开始通过放电单元109放电。当EMI电容105两端电压小于一电压值,如IOV时,或者当开关稳压电路100被重新供电时,放电过程停止。在一个实施例中,开关稳压电路100的大部分元件被集成在ー个2端子的集成电路内,如图I虚线框120所示。图2为根据本实用新型一实施例的开关稳压电路200的结构示意图。在本实施例中,开关稳压电路200的大部分元件与图I所示开关稳压电路100相同。与图I所示开关稳压电路100不同的是,开关稳压电路200进ー步包括第一耗尽型晶体管207,耦接在第一输入端ロ 201和整流桥210的第一输入端子210A之间;第二耗尽型晶体管208,耦接第ニ输入端ロ 202和整流桥210的第二输入端子210B之间。在一个实施例中,第一耗尽型晶体管207包括第一结型场效应晶体管;第二耗尽型晶体管208包括第二结型场效应晶体管;其中第一结型场效应晶体管和第二结型场效应晶体管均包括耦接至參考电压的衬底。但本领域的技术人员应该意识到,第一耗尽型晶体管和第二耗尽型晶体管还可以包括其他的开关器件,如耗尽型金属氧化物场效应晶体管(MOSFET)。在一个实施例中,第一结型场效应晶体管和第二结型场效应晶体管的衬底均通过镇流电阻218连接至參考电压。通常结型场效应晶体管的体区和漏极形成结寄生ニ极管或者其中一个结型场效应晶体管被反偏而产生衬底注入,此时镇流电阻218可以消耗这些电荷而使衬底注入效应最小化。但本领域技术人员应该意识到,也可以采用其他技术方案来降低衬底注入,如整流桥采用肖特基ニ极管、限制开关稳压电路的运行电流、在裸片上尽量隔开放置两个结型场效应晶体管,等等。在一个实施例中,开关稳压电路还包括泄漏电阻。图3为根据本实用新型ー实施例的开关稳压电路300的结构不意图。在本实施例中,开关稳压电路300的大部分兀件与图I所示开关稳压电路100相同。与图I所示开关稳压电路100不同的是,开关稳压电路300进ー步包括第一泄漏电阻306,耦接在第一输入端ロ 301和整流桥310的第一输入端 子310A之间;第二泄漏电阻315,耦接在第二输入端ロ 302和整流桥310的第二输入端子310B之间。在一个实施例中,开关稳压电路包括ー个泄漏电阻,而非两个泄漏电阻,为叙述筒明,这里不再具体阐述。在一个实施例中,开关稳压电路进一歩包括浪涌电阻,用以吸收浪涌电流(如电流尖刺)。浪涌电阻可以耦接在第一输入端口和整流桥的第一输入端子之间。图4为根据本实用新型一实施例的开关稳压电路400的结构示意图。在图4所示开关稳压电路400中,具体示出了计时器412的电路结构示意图。如图4所示,计时器412包括电流源20,耦接至稳压器411以接收稳压信号作为其供电电源,并基于稳压信号提供充电电流;电容23,所述电容23具有第一端和第二端,其第一端耦接至电流源20以接收充电电流;复位开关24,与电容23并联耦接;施密特触发器25,耦接至电容23的第一端;其中所述复位开关24具有控制端,所述控制端耦接至过零检测器413,以接收过零检测信号。在一个实施例中,电流源20包括P沟道场效应晶体管(PMOS)21和电阻22,其中P沟道场效应晶体管21用以平衡因复位开关24引起的漏电流。在一个实施例中,电流源20包括耗尽型晶体管和P沟道场效应晶体管电流镜。在一个实施例中,电流源20包括无源电阻。在开关稳压电路400运行时,充电电流给电容23充电,使电容23两端电压线性增大。当交流输入信号AC穿越零点,过零检测器413检测到此零点穿越情況,输出高电平的过零检测信号。此高电平的过零检测信号将复位开关24闭合导通。相应地,电容23两端电压被复位至零。若交流输入信号AC从开关稳压电路400断开,并且断开超过所述预定时间段,则电容23两端电压将超过ー预定电压值。相应地,施密特触发器产生的计时信号变为高电平。此高电平的计时信号将逻辑単元414置位,使控制信号变为高电平。相应地,放电单元409被启用,并开始给EMI电容405放电。图5为根据本实用新型一实施例的开关稳压电路500的结构示意图。在图5所示开关稳压电路500中,具体示出了稳压器511的电路示意图。如图5所示,开关稳压电路500包括第一输入端ロ 501和第二输入端ロ 502,用以接收交流输入信号AC ;接地端ロ 503 ;EMI电容505,耦接在第一输入端ロ 501和第二输入端ロ 502之间;整流桥510,所述整流桥510具有第一输入端子510A、第二输入端子510B和输出端子510C,其第一输入端子510A率禹接至第一输入端ロ 501,其第二输入端子510B耦接至第二输入端ロ 502,以接收交流输入信号AC,所述整流桥510基于所述交流输入信号,在其输出端子510C提供整流信号;过零检测器513,所述过零检测器513具有输入端子513A和输出端子513B,其输入端子513A耦接至整流桥510的输出端子510C,用以检测交流输入信号AC的零点穿越情況,并基于检测测结果在其输出端子513 B提供过零检测信号;下拉电阻517,耦接在过零检测器513的输入端子513A和接地端ロ 503之间;稳压器511,所述稳压器511具有输入端子和输出端子,其输入端子耦接至整流桥510的输出端子510C,以接收整流信号,所述稳压器511基于整流信号在其输出端子提供稳压信号;计时器512,所述计时器512具有第一输入端子512A、第ニ输入端子512B和输出端子512C,其第一输入端子512A耦接至稳压器511以接收稳压信号,其第二输入端子512B耦接至过零检测器513以接收过零检测信号,所述计时器512基于稳压信号和过零检测信号在其输出端子512C提供计时信号;逻辑单元514,所述逻辑单兀514具有第一输入端子514A、第二输入端子514B和输出端子514C,其第一输入端子514A
耦接至计时器512的输出端子512C以接收计时信号,其第二输入端子514B耦接至过零检测器513以接收过零检测信号,所述逻辑単元514基于计时信号和过零检测信号在其输出端子514C提供控制信号;放电单元509,所述放电単元509具有第一端子509A、第二端子509B和控制端子509C,其第一端子509A耦接至整流桥510的输出端子510C,其第二端子509B耦接至接地端ロ 503,其控制端子509C耦接至逻辑单元514的输出端子514C以接收控制信号,所述放电单兀509基于控制信号,给所述EMI电容505放电。在本实施例中,下拉电阻517用以在交流输入信号AC穿越零点时将整流信号下拉至零。在本实施例中,稳压器511包括阻流ニ极管41和旁路电容42。在一个实施例中,整流桥510包括第一ニ极管515,耦接至第一输入端ロ 501 ;第ニニ极管516,耦接至第二输入端ロ 502。在一个实施例中,开关稳压电路500进ー步包括外部整流桥,所述外部整流桥包括第一整流ニ极管521、第二整流ニ极管522、第三整流ニ极管523和第四整流ニ极管524 ;其中第一至第四整流ニ极管均包含正极和负极,第一整流ニ极管521的正极和第二整流ニ极管522的正极耦接至接地端ロ 503,第二整流ニ极管522的负极和第三整流ニ极管523的正极耦接至第一输入端ロ 501,第一整流ニ极管521的负极和第四整流ニ极管524的正极耦接至第二输入端ロ 502,第三整流ニ极管523的负极和第四整流ニ极管524的负极耦接在一起。在一个实施例中,开关稳压电路500进ー步包括第一耗尽型晶体管,稱接在第一输入端ロ 501和整流桥510的第一输入端子510A之间(未图示);第二耗尽型晶体管,耦接在第二输入端ロ 502和整流桥510的第二输入端子510B之间(未图示)。由于开关稳压电路500的内部參考地,即接地端ロ耦接至外部整流桥的负端或者接地端,因此不再有结寄生ニ极管,并消除了结型场效应晶体管的反偏。在一个实施例中,开关稳压电路500进ー步包括ー个或两个泄漏电阻,用以调节EMI电容的放电时间。在一个实施例中,开关稳压电路500进ー步包括ー个或两个浪涌电阻用以吸收浪涌电流。开关稳压电路500的运行原理和开关稳压电路100的运行原理相似,为叙述简明,这里不再详述。如上所述的根据本实用新型各实施例的开关稳压电路,其放电单元仅在开关稳压电路与交流输入信号断开时给EMI电容放电。因此,大大降低了能耗。虽然已參照几个典型实施例描述了本实用新型,但应当理解,所用的术语是说明 和示例性、而非限制性的术语。由于本实用新型能够以多种形式具体实施而不脱离发明的精神或实质,所以应当理解,上述实施例不限于任何前述的细节,而应在随附权利要求所限定的精神和范围内广泛地解释,因此落入权利要求或其等效范围内的全部变化和改型都应为随附权利要求所涵盖。
权利要求1.ー种开关稳压电路,包括 用以接收交流输入信号的第一输入端口和第二输入端ロ; EMI电容,耦接在第一输入端口和第二输入端ロ之间; 整流桥,所述整流桥具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至第一输入端ロ,其第二输入端子耦接至第二输入端ロ,其输出端子提供整流信号; 过零检测器,所述过零检测器具有输入端子和输出端子,其输入端子耦接至第一输入端ロ或第二输入端ロ,其输出端子提供过零检测信号; 稳压器,所述稳压器具有输入端子和输出端子,其输入端子耦接至整流桥的输出端子,其输入端子提供稳压信号; 计时器,所述计时器具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至稳压器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供计时信号; 逻辑单元,所述逻辑単元具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至计时器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供控制信号;以及 放电单元,所述放电単元具有第一端子、第二端子和控制端子,其第一端子耦接至整流桥的输出端子,其第二端子耦接至參考电压,其控制端子耦接至逻辑单元的输出端子。
2.如权利要求I所述的开关稳压电路,进一歩包括 第一结型场效应晶体管,稱接在第一输入端口和整流桥的第一输入端子之间; 第二结型场效应晶体管,耦接第二输入端口和整流桥的第二输入端子之间;其中所述第一结型场效应晶体管和第二结型场效应晶体管均包括衬底,所述衬底直接耦接至參考电压或通过镇流电阻耦接至所述參考电压。
3.如权利要求I所述的开关稳压电路,所述计时器包括 提供充电电流的电流源,耦接至稳压器的输出端子; 电容,所述电容具有第一端和第二端,其第一端耦接至电流源; 复位开关,与电容并联耦接; 施密特触发器,耦接至电容的第一端;其中 所述复位开关具有耦接至过零检测器输出端子的控制端。
4.如权利要求I所述的开关稳压电路,其中所述放电単元包括第一可控晶体管和一系列长通晶体管,其中 所述可控晶体管和所述一系列长通晶体管串联耦接于放电単元的第一输入端子和第ニ输入端子之间; 所述第一可控晶体管包括耦接至放电单元控制端子的控制端。
5.ー种开关稳压电路,包括 用以接收交流输入信号的第一输入端口和第二输入端ロ; 接地端ロ ; EMI电容,耦接在第一输入端口和第二输入端ロ之间; 整流桥,所述整流桥具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至第一输入端ロ,其第二输入端子耦接至第二输入端ロ,其输出端子提供整流信号;过零检测器,所述过零检测器具有输入端子和输出端子,其输入端子耦接至整流桥的输出端子,其输出端子提供过零检测信号; 下拉电阻,耦接在过零检测器的输入端子和接地端ロ之间; 稳压器,所述稳压器具有输入端子和输出端子,其输入端子耦接至整流桥的输出端子,其输入端子提供稳压信号; 计时器,所述计时器具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至稳压器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供计时信号; 逻辑单元,所述逻辑単元具有第一输入端子、第二输入端子和输出端子,其第一输入端子耦接至计时器的输出端子,其第二输入端子耦接至过零检测器的输出端子,其输出端子提供控制信号; 放电单元,所述放电単元具有第一端子、第二端子和控制端子,其第一端子耦接至整流桥的输出端子,其第二端子耦接至接地端ロ,其控制端子耦接至逻辑单元的输出端子。
6.如权利要求5所述的开关稳压电路,进一歩包括 第一耗尽型晶体管,耦接在第一输入端口和整流桥的第一输入端子之间; 第二耗尽型晶体管,耦接第二输入端口和整流桥的第二输入端子之间。
7.如权利要求5所述的开关稳压电路,所述计时器包括 电流源,耦接至稳压器以接收稳压信号作为其供电电源,并基于稳压信号提供充电电流; 电容,所述电容具有第一端和第二端,其第一端耦接至电流源以接收充电电流; 复位开关,与电容并联耦接; 施密特触发器,耦接至电容的第一端;其中 所述复位开关具有控制端,所述控制端耦接至过零检测器,以接收过零检测信号。
8.如权利要求5所述的开关稳压电路,其中所述放电単元包括第一可控晶体管和一系列长通晶体管,其中 所述可控晶体管和所述一系列长通晶体管串联耦接于放电単元的第一输入端子和第ニ输入端子之间; 所述第一可控晶体管包括耦接至放电单元控制端子的控制端。
9.如权利要求5所述的开关稳压电路,其中所述整流桥包括 第一ニ极管,耦接至第一输入端ロ ; 第二ニ极管,耦接至第二输入端ロ。
10.如权利要求9所述的开关稳压电路,进一歩包括外部整流桥,所述外部整流桥包括第一整流ニ极管、第二整流ニ极管、第三整流ニ极管和第四整流ニ极管;其中所述第一至第四整流ニ极管均包含正极和负极,其中 第一整流ニ极管的正极和第二整流ニ极管的正极耦接至接地端ロ; 第二整流ニ极管的负极和第三整流ニ极管的正极耦接至第一输入端ロ ;第一整流ニ极管的负极和第四整流ニ极管的正极耦接至第二输入端ロ; 第三整流ニ极管的负极和第四整流ニ极管的负极耦接在一起。
专利摘要本申请公开了一种开关稳压电路。所述开关稳压电路包括第一输入端口、第二输入端口、EMI电容、整流桥、过零检测器、稳压器、计时器、逻辑单元以及放电单元,具有第一端子、第二端子和控制端子,其第一端子耦接至整流桥的输出端子,其第二端子耦接至参考电压,其控制端子耦接至逻辑单元的输出端子以接收控制信号,所述放电单元基于所述控制信号,给所述EMI电容放电。所述开关稳压电路的放电单元仅在交流输入信号与所述开关稳压电路断开时给EMI电容放大,大大降低了能耗。
文档编号H02M1/44GK202602534SQ201220161049
公开日2012年12月12日 申请日期2012年4月13日 优先权日2011年8月17日
发明者约瑟夫俄依恩扎 申请人:成都芯源系统有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1