基于dsp的并联有源电力滤波器的制造方法

文档序号:7355722阅读:145来源:国知局
基于dsp的并联有源电力滤波器的制造方法
【专利摘要】基于 DSP 的并联有源电力滤波器是是涉及一种基于 DSP 的并联有源电力滤波器结构的改进。本发明提供一种有自适应功能、同时对谐波和无功功率进行补偿、且受电网阻抗影响不大的基于 DSP 的并联有源电力滤波器。本发明包括 A 相电压传感器、负载侧电流传感器和桥臂侧电流传感器,其机构要点是: A 相电压传感器与比较放大电路相连,负载侧电流传感器和桥臂侧电流传感器分别于潜质滤波电路相连,前值滤波电路与采样芯片相连,采样芯片和比较放大电路均与 DSP 计算芯片相连, DSP 计算芯片与可编程门阵列 FPGA 和 IPM 模块依次相连。
【专利说明】基于DSP的并联有源电力滤波器

【技术领域】
[0001]本发明是涉及一种基于DSP的并联有源电力滤波器结构的改进。

【背景技术】
[0002]近年来,随着电力电子器件的广泛应用,公用电网中的谐波和无功污染日益严重,影响了供电质量并且造成了电能的浪费,所以如何解决电网中的谐波和无功问题备受关注。


【发明内容】

[0003]本发明就是针对上述问题,提供一种有自适应功能、同时对谐波和无功功率进行补偿、且受电网阻抗影响不大的基于DSP的并联有源电力滤波器。
[0004]为了实现上述目的,本发明采用如下技术方案,本发明包括A相电压传感器、负载侧电流传感器和桥臂侧电流传感器,其机构要点是:A相电压传感器与比较放大电路相连,负载侧电流传感器和桥臂侧电流传感器分别于潜质滤波电路相连,前值滤波电路与采样芯片相连,采样芯片和比较放大电路均与DSP计算芯片相连,DSP计算芯片与可编程门阵列FPGA和IPM模块依次相连。
[0005]作为一种优选方案,米样芯片米用AD7656芯片。
[0006]本发明有益效果。
[0007]有自适应功能、同时对谐波和无功功率进行补偿、且受电网阻抗影响不大。
[0008]本发明具有完整的功率输出电路,直接连接负载;具有软恢复特性,可抑制浪涌电流;单独故障输出电路,简化了系统;内有保护电路,可以对短路、过温、过流和欠压情况进行保护,具有高可靠性。
[0009]结构简单。
[0010]本发明包括A相电压传感器、负载侧电流传感器和桥臂侧电流传感器,A相电压传感器与比较放大电路相连,负载侧电流传感器和桥臂侧电流传感器分别于潜质滤波电路相连,前值滤波电路与采样芯片相连,采样芯片和比较放大电路均与DSP计算芯片相连,DSP计算芯片与可编程门阵列FPGA和IPM模块依次相连;构件少,因此,结构简单。

【专利附图】

【附图说明】
[0011]为本发明所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及【具体实施方式】,对本发明进行进一步详细说明。应当理解,此处所描述的【具体实施方式】仅仅用以解释本发明,并不用于限定本发明。
[0012]图1是本发明原理框图。
[0013]图中,I为液力端、2为吸入阀、3为排出阀、4为活塞、5为动力端、6为曲轴、7为连杆、8为十字头、9为液缸。

【具体实施方式】
[0014]如图所示,本发明包括A相电压传感器、负载侧电流传感器和桥臂侧电流传感器,A相电压传感器与比较放大电路相连,负载侧电流传感器和桥臂侧电流传感器分别于潜质滤波电路相连,前值滤波电路与采样芯片相连,采样芯片和比较放大电路均与DSP计算芯片相连,DSP计算芯片与可编程门阵列FPGA和IPM模块依次相连。
[0015]采样芯片采用AD7656芯片。
[0016]相电压过零榆测,由DSP捕获端捕获其上升沿跳变,进入捕获中断服务f程序,捕获测频并启动DSP定时器T2。T2连续增计数,到达周期值时进入定时器中断。定时器周期中断对DSP的I / ο发Hj送给AD的转换信号C0NVST,启动AD对负载侧和桥臂侧电流传感器获取的值进行采样。当AD采样完成时,AD的ADBUSY信号由高电平变为低电平,输出至DSP外部中断XINT,DSP响应外部中断,读取AD采样值并计算。
[0017]捕获测频。
[0018]电流的采样对测频有一定的实时性,为了得到A相电压过零点相位,用电压传感器检测A相电眶,再经比较放大电路输出50Hz的方波后输入至DSP的捕获端口。DSP2812具有两个事件管理器模块EVA和EVB,每个事件管理器都具有3个捕获单元。捕获单元检测被测信号有效电平跳变,通过测量周期计算出频率,软件运算简单,测量较为精确。测频时,方波信号输入至DSP的捕获引脚。设置捕获单元控制寄存器为上升沿捕获,使能定时器Tl,连续增计数模式,64分频,最大值OxFFFF。每个捕获单元都有一个两级深度的FIFO堆栈,顶层堆栈由CAPxFIR)组成,底层堆栈由CAPxFBOT组成。测频分两次捕获,第一次检测到上升沿变化时,捕获单元将此时所选的计数器的计数值压入FIFO堆栈的上层寄存器,若在此值被读取之前发生第二次捕获,则一个新值会被送入底层寄存器。捕获单元捕获到值后,中断标志位会置I。第一次捕获解蔽中断,第二次捕获设置为和第一次捕获相同跳变沿,并开中断。响应中断,读出一对捕获值,这样一对值正好是一个周期被测信号的两次计数。
[0019]以上内容是结合具体的优选实施方式对本发明作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明,对于本发明所属【技术领域】的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明所提交的权利要求书确定的保护范围。
【权利要求】
1.基于DSP的并联有源电力滤波器包括A相电压传感器、负载侧电流传感器和桥臂侧电流传感器,其特征在于A相电压传感器与比较放大电路相连,负载侧电流传感器和桥臂侧电流传感器分别于潜质滤波电路相连,前值滤波电路与采样芯片相连,采样芯片和比较放大电路均与DSP计算芯片相连,DSP计算芯片与可编程门阵列FPGA和IPM模块依次相连。
2.根据权利要求1所述的基于DSP的并联有源电力滤波器,其特征在于采样芯片采用AD7656 芯片。
【文档编号】H02J3/01GK104466961SQ201310423967
【公开日】2015年3月25日 申请日期:2013年9月17日 优先权日:2013年9月17日
【发明者】张立洁, 王文山 申请人:张立洁
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1