一种抑制电磁干扰的展频电路的制作方法

文档序号:26430031发布日期:2021-08-27 11:06阅读:185来源:国知局
一种抑制电磁干扰的展频电路的制作方法

本实用新型涉及电学频率控制技术领域,特别是涉及一种抑制电磁干扰的展频电路。



背景技术:

随着科学技术日新月异,人们对于电子产品的质量追求越来越高,而解决电子产品质量中,始终离不开对电磁干扰进行优化。要知道,电磁干扰一直是电学技术领域中难以去完全克服的问题,但是优化设计,可以较少电磁干扰时钟和数据源。

目前,在大部分电子产品中还是经常采用传统的锁相环作为反馈控制电路,峰值能量分布在能带上狭窄和不太可控,增加系统与振荡器和大多数频率发生器的窄带信号比。不仅如此,采用锁相环还增加了成本,限制非周期信号的操作。此外,在emi认证中,电子产品在运行过程中的数字信号以时钟、使能、锁存、输入电源信号需要进行滤出高频或者屏蔽高频,以抑制电磁干扰。

虽然金属屏蔽罩可以抑制电磁发射,但由于现在的电子产品趋向小型集成化发展,pcb板中的走线也相对更加复杂,电磁容易通过pcb走线进行串扰发射。如果通过滤波方式进行抑制,则滤波电路会改变时钟信号波形,破坏时钟信号完整性,影响系统工作的稳定性。因此,亟需提供一种抑制电磁干扰的展频电路以解决现有技术问题。



技术实现要素:

针对上述现有技术存在的缺陷,本实用新型的目的在于提供一种抑制电磁干扰的展频电路。

为实现上述目的,本实用新型提供了一种抑制电磁干扰的展频电路,用于抑制终端主控mcu和终端负载的电磁干扰,其包括频率发生模块、控制模块、展频模式配置模块、展频输出模块和使能模块;所述频率发生模块和所述使能模块均设置在所述控制模块的左侧并且分别电性连接,所述展频模式配置模块和所述展频输出模块均设置在所述控制模块的右侧并且分别电性连。

优选地,所述控制模块包括控制芯片u1,所述控制芯片u1包括时钟输入输出管脚,所述频率发生模块包括时钟源y1、电阻r1、电阻r2、电容c2和电容c3,所述电阻r1的第一端和所述时钟输入管脚连接,所述电阻r1的第二端与所述时钟源y1的第一端和所述电容c2的第一端连接,所述电阻r2的第一端和所述时钟输出管脚连接,所述电阻r2的第二端与所述时钟源y1的第二端和所述电容c3的第一端连接,所述电容c2的第二端和所述电容c3的第二端均接地。

优选地,所述控制芯片u1进一步包括使能管脚,所述使能模块包括电阻r3,所述电阻r3的第一端与所述使能管脚连接,所述电阻r3的第二端与所述终端主控mcu连接。

优选地,所述控制芯片u1进一步包括第一模式配置管脚和第二模式配置管脚,所述展频模式配置模块包括电阻r4和电阻r5,所述电阻r4的第一端与所述第一模式配置管脚连接,所述电阻r5的第一端与所述第二模式配置管脚连接,所述电阻r4的第二端和所述电阻r5的第二端均连接电源。

优选地,所述展频模式配置模块上进一步设置下拉电阻r8和下拉电阻r9,所述下拉电阻r8的第一端与所述电阻r5的第二端连接,所述下拉电阻r9的第一端与所述电阻r4的第二端连接,所述下拉电阻r8的第二端和下拉电阻r9的第二端均接地。

优选地,所述控制芯片u1包括模式输出管脚,所述展频输出模块包括电阻r6和电阻r7,所述电阻r6的第一端与所述模式输出管脚连接,所述电阻r6的第二端与所述电阻r7的第一端连接后与终端负载连接,所述电阻r7的第二端接地。

优选地,所述控制芯片包括电源管脚和接地管脚,所述电源管脚与电源连接,并通过设置电容c1接地,所述接地管脚接地。

与现有技术相比,本实用新型的有益效果是:

一种抑制电磁干扰的展频电路,用于抑制终端主控mcu和终端负载的电磁干扰,其包括频率发生模块、控制模块、展频模式配置模块、展频输出模块和使能模块;频率发生模块和使能模块均设置在控制模块的左侧并且分别电性连接,展频模式配置模块和展频输出模块均设置在控制模块的右侧并且分别电性连接。有效地抑制电磁干扰,解决了常用金属屏蔽罩抑制电磁发射的问题和通过滤波电路滤波抑制带来的改变时钟信号波形,影响系统工作稳定性的问题,同时节省了设计锁相环电路,有利于节省成本。

附图说明

为了更清楚地说明本实用新型实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本实用新型的电路结构示意图。

标号说明:

1、频率发生模块;2、时钟输入输出管脚;3、使能模块;4、使能管脚;5、模式配置管脚;6、展频模式配置模块;7、模式输出管脚;8、展频输出模块;9、终端主控mcu;10、终端负载。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

还应当理解,在此本实用新型说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本实用新型。如在本实用新型说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。

还应当进一步理解,在本实用新型说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。

请参阅图1,本实用新型的实施例中,一种抑制电磁干扰的展频电路,用于抑制终端主控mcu9和终端负载10的电磁干扰,其包括频率发生模块1、控制模块、展频模式配置模块6、展频输出模块8和使能模块3;频率发生模块1和使能模块3均设置在控制模块的左侧并且分别电性连接,展频模式配置模块6和展频输出模块8均设置在控制模块的右侧并且分别电性连接。

控制模块包括控制芯片u1,控制芯片u1包括时钟输入输出管脚2,频率发生模块1包括时钟源y1、电阻r1、电阻r2、电容c2和电容c3,电阻r1的第一端和时钟输入管脚连接,电阻r1的第二端与时钟源y1的第一端和电容c2的第一端连接,电阻r2的第一端和时钟输出管脚连接,电阻r2的第二端与时钟源y1的第二端和电容c3的第一端连接,电容c2的第二端和电容c3的第二端均接地。频率发生模块1用于频率的产生,例如,时钟源y1发出时钟频率信号。进一步地,控制芯片u1包括电源管脚和接地管脚,电源管脚与电源连接,并通过设置电容c1接地,接地管脚接地。

控制芯片u1进一步包括使能管脚4,使能模块3包括电阻r3,电阻r3的第一端与使能管脚4连接,电阻r3的第二端与终端主控mcu9连接,当终端主控mcu9输出高电平时,则会使能控制芯片u1工作;当终端主控mcu9输出低电平时,控制芯片u1停止工作。

控制芯片u1进一步包括第一模式配置管脚5和第二模式配置管脚5,展频模式配置模块6包括电阻r4和电阻r5,电阻r4的第一端与第一模式配置管脚5连接,电阻r5的第一端与第二模式配置管脚5连接,电阻r4的第二端和电阻r5的第二端均连接电源。通过电阻r4和电阻r5拉高电平,配置抑制电磁干扰的展频电路输出所需要的频率波形。

为了能更好地抑制电源的电磁干扰,展频模式配置模块6上进一步设置下拉电阻r8和下拉电阻r9,下拉电阻r8的第一端与电阻r5的第二端连接,下拉电阻r9的第一端与电阻r4的第二端连接,下拉电阻r8的第二端和下拉电阻r9的第二端均接地。

控制芯片u1包括模式输出管脚7,展频输出模块8包括电阻r6和电阻r7,电阻r6的第一端与模式输出管脚7连接,电阻r6的第二端与电阻r7的第一端连接后与终端负载10连接,电阻r7的第二端接地。该展频输出模块8输出的clk_out信号至终端负载10,用于控制终端负载10正常工作。

本实用新型提供的一种抑制电磁干扰的展频电路工作原理是:当频率发生模块1中的时钟源y1产生时钟频率信号,到达控制芯片u1的时钟输入管脚后,终端主控mcu9输出高电平使能控制芯片u1处于正常工作状态,进而通过展频模式配置模块6对第一模式配置管脚5和第二模式配置管脚5进行模式配置,使得控制芯片u1的模式输出管脚7将时钟源y1的时钟频率信号经展频后输出至终端负载10,用于控制终端负载10正常工作,有效地抑制电磁干扰。该抑制电磁干扰的展频电路解决了常用金属屏蔽罩抑制电磁发射的问题和通过滤波电路滤波抑制带来的改变时钟信号波形,影响系统工作稳定性的问题,同时节省了设计锁相环电路,有利于节省成本。

以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1