用于ccd探测器的差分接口电路的制作方法

文档序号:7524264阅读:224来源:国知局
专利名称:用于ccd探测器的差分接口电路的制作方法
技术领域
用于CCD探测器的差分接口电路技术领域[0001]本实用新型涉及接口电路,具体地,涉及一种用于CXD探测器的差分接口电路。
技术背景[0002]随着计算机外围设备的发展,USB传输因支持热插拔,传输速率快、和可连接设备多等优点,被人们在信号传输中广泛应用。[0003]因USB传输的上述优点,用于医用DR系统的CXD探测器也采用USB接口进行数据传输,但USB传输距离有限,其传输长度最多不能超过10米,加上中继器之后,也不能超过 20米,这对于用户的实际使用带来很大不便,限制了产品的适用的灵活度。发明内容[0004]本实用新型的目的在于,针对上述问题,提出一种用于CCD探测器的差分接口电路,增加数据传输的距离,以实现CCD探测器灵活使用的优点。[0005]为实现上述目的,本实用新型采用的技术方案是[0006]用于CCD探测器的差分接口电路,包括差分输出模块、差分转换模块、时序整合模块和接口转换模块,信号依次经差分输出模块、差分转换模块、时序整合模块传输到接口转换模块。[0007]进一步的,所述时序整合模块采用FPGA芯片。[0008]本实用新型的技术方案通过在现有的基础上增加差分接口电路,增加了数据传输的距离,使CCD探测器的活动范围加大,增加了 CCD探测器使用的灵活性。[0009]本实用新型的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本实用新型而了解。本实用新型的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。[0010]下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。


[0011]附图用来提供对本实用新型的进一步理解,并且构成说明书的一部分,与本实用新型的实施例一起用于解释本实用新型,并不构成对本实用新型的限制。在附图中[0012]图1为本实用新型所述的用于CXD探测器的差分接口电路的工作原理图;[0013]图2为本实用新型中的DS90LV047芯片;[0014]图3为本实用新型中的DS90LV048芯片;[0015]图4为本实用新型中的LFXP6FP256芯片的逻辑接口结构示意图;[0016]图5为本实用新型中的CY7C68013芯片。
具体实施方式
[0017]
以下结合附图对本实用新型的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本实用新型,并不用于限定本实用新型。[0018]如图1所示,本实用新型提供的用于CCD探测器的差分接口电路,包括差分输出模块、差分转换模块、时序整合模块和接口转换模块,信号依次经差分输出模块、差分转换模块、时序整合模块传输到接口转换模块。[0019]差分输出模块采用DS90LV047芯片,差分转换模块采用DS90LV048芯片,时序整合模块采用FPGA芯片,具体为LFXP6FP256芯片,接口转换模块采用CY7C68013芯片,外部采集来的图像由连接到40脚的连接芯片的数据线传输给DS90LV047芯片,经差分线路传送给 DP90LV048芯片,由DP90LV048芯片接收后转换为LVTTL的数字信号发送给FPGA,再由FPGA 发送给CY7C68013芯片,CY7C68013芯片将信号转换为USB接口的信号输送给电脑。[0020]其中,时序整合芯片LFXP6FP256主要是将LFXP6FP256前各种芯片的时序信号统一后,传输给CY7C68013芯片,同时对图像进行控制处理。[0021]FPGA芯片为可多次编程的逻辑模块,FPGA采用了逻辑单元阵列LCA (Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB (Configurable Logic Block)、输出输入模块IOB (Input Output Block)和内部连线(Interconnect)三个部分。FPGA利用小型查找表(16 X 1RAM)来实现组合逻辑,每个查找表连接到一个D触发器的输入端,触发器再来驱动其他逻辑电路或驱动1/0,由此构成了即可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到1/0模块。FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及个模块之间或模块与1/0间的连接方式,并最终决定了逻辑单元的逻辑功能以及各模块之间或模块与1/0间的联接方式,并最终决定了 FPGA所能实现的功能。[0022]其具体工作为,分接口电路连接至探测器和接口转换模块,再将USB线从接口转换模块连接至控制计算机,由接口转换模块负责将差分信号转换为USB信号,保证与原有控制系统完全兼容。[0023]综上所述,本实用新型提供的用于CCD探测器的差分接口电路通过在现有的基础上增加差分接口电路,增加了数据传输的距离,使CCD探测器的活动范围加大,及保存了 USB传输的优点,又增加了 CCD探测器使用的灵活性。[0024]最后应说明的是以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,尽管参照前述实施例对本实用新型进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
权利要求1.用于CCD探测器的差分接口电路,其特征在于,包括差分输出模块、差分转换模块、 时序整合模块和接口转换模块,信号依次经差分输出模块、差分转换模块、时序整合模块传输到接口转换模块。
2.根据权利要求1所述的用于CCD探测器的差分接口电路,其特征在于,所述时序整合模块采用FPGA芯片。
专利摘要本实用新型公开了一种用于CCD探测器的差分接口电路,包括差分输出模块、差分转换模块、时序整合模块和接口转换模块,信号依次经差分输出模块、差分转换模块、时序整合模块传输到接口转换模块。通过在现有的基础上增加差分接口电路,增加了数据传输的距离,使CCD探测器的活动范围加大,增加了CCD探测器使用的灵活性。
文档编号H03K19/0175GK202309673SQ20112031412
公开日2012年7月4日 申请日期2011年8月25日 优先权日2011年6月25日
发明者付彬, 刘军 申请人:北京中科美伦科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1