Bcd码转李氏制约竞争计数编码的码制转换电路的制作方法

文档序号:7515649阅读:266来源:国知局
专利名称:Bcd码转李氏制约竞争计数编码的码制转换电路的制作方法
技术领域
本发明涉及码制转换电路,特别是一种BCD码转李氏制约竞争计数编码的码制转换电路。
背景技术
目前,BCD码广泛应用于数字电路领域,然而BCD码经常会有多位数据同时发生变化,容易造成竞争-冒险现象,特别是在组合逻辑电路中尤为明显,这就限制了数字电路的最高工作频率,成为性能提高的瓶颈。而李氏编码同格雷码一样,相邻编码间每次只有一位数据发生变化,从而从根本上消除了电路的竞争冒险现象,配合表I所示。与格雷码不同的是,李氏编码具有特征序列 B0
=0111_llll和Bl
=0001_1100,通过这两个特征序列可以很容易地产生李氏编码,因而它比格雷码具有更高的应用价值。表I
权利要求
1.一种BCD码转李氏制约竞争计数编码的码制转换电路,其特征在于包括输入寄存器、译码逻辑电路和输出寄存器;所述输入寄存器的输入端用于输入待转换的BCD码,并经同步时钟信号同步后输入译码逻辑电路;所述译码逻辑电路将前述经同步的BCD码进行译码后送入输出寄存器;所述输出寄存器还连接有同步时钟信号,并在其控制下输出4位李氏编码;所述输出寄存器还连接有能够使电路复位的复位信号。
全文摘要
本发明公开了一种BCD码转李氏制约竞争计数编码的码制转换电路,包括输入寄存器,译码逻辑电路和输出寄存器,其中输入寄存器的输入端用于输入待转换的BCD码,并经同步时钟信号同步后输入译码逻辑电路;译码逻辑电路将前述经同步的BCD码进行译码后送入输出寄存器;输出寄存器还连接有同步时钟信号,并在其控制下输出4位李氏编码;所述输出寄存器还连接有能够使电路复位的复位信号。本发明所设计的BCD码转李氏制约竞争计数编码的码制转换电路能够实现复位控制,并且把输入的BCD码快速、准确地转换为李氏编码。
文档编号H03M7/00GK102594358SQ20121008453
公开日2012年7月18日 申请日期2012年3月28日 优先权日2012年3月28日
发明者王刚, 程志勇 申请人:东南大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1