基于fpga的通用数字电路系统的制作方法

文档序号:7539068阅读:258来源:国知局
专利名称:基于fpga的通用数字电路系统的制作方法
技术领域
本实用新型涉及ー种电路系统,特别涉及ー种基于FPGA的通用数字电路系统。
背景技术
现有的数字电路系统多是基于中小规模集成电路的,涉及的元件种类多并且容易损坏,在使用过程中连线比较多,效率低。
发明内容本实用新型针对现有技术中存在的不足,提供一种基于FPGA的通用数字电路系统,连线少,效率高,不必购买多种中小規模集成电路元件,成本低的数字电路系统。本实用新型为了实现上述目的,所采用的技术方案是主控芯片FPGA(I)内部连接发光二极管(2)和数码管(3),数模转换DA(7)内部连接主控芯片FPGA(I),模数转换AD (8)内部连接主控芯片(I),带锁存的按键(4)内部连接主控芯片FPGA(I);单次脉冲(5)和时钟(6)外部连接主控芯片FPGA(I)。本实用新型的优点是连线少,效率高,可以避免购买多种中小规模集成电路,成本低且使用方便。


图I为本实用新型的电路关系图。
具体实施方式
以下结合附图给出实施例说明本实用新型的具体结构。如附图所示,本实用新型的基于FPGA的通用数字电路系统,由主控芯片FPGA(I)内部连接发光二极管(2)和数码管(3),数模转换DA(7)内部连接主控芯片FPGA(I),模数转换AD (8)内部连接主控芯片(I),带锁存的按键(4)内部连接主控芯片FPGA(I);单次脉冲(5)和时钟(6)外部连接主控芯片FPGA(I)组成。由主控芯片FPGA(I)、发光二极管(2)和带锁存的按键(4)可以完成组合逻辑电路系统实现,由主控芯片FPGA(I)、发光二极管(2)和单次脉冲(5)可以完成触发器的数字电路系统实现,由主控芯片FPGA(I)、发光二极管(2)、数码管(3)和时钟(6)可以完成时序逻辑电路的系统实现,由主控芯片FPGA(I)、数模转换DA(7)和模数转换AD⑶完成模数-数模转换的系统实现。
权利要求1.基于FPGA的通用数字电路系统,其特征是在于,主控芯片FPGA(I)内部连接发光二极管⑵和数码管(3),数模转换DA (7)内部连接主控芯片FPGA(I),模数转换AD (8)内部连接主控芯片(I),带锁存的按键(4)内部连接主控芯片FPGA (I);单次脉冲(5)和时钟(6)外部连接主控芯片FPGA(I)。
专利摘要本实用新型涉及一种电路系统,特别涉及一种基于FPGA的通用数字电路系统,主控芯片FPGA(1)内部连接发光二极管(2)和数码管(3),数模转换DA(7)内部连接主控芯片FPGA(1),模数转换AD(8)内部连接主控芯片(1),带锁存的按键(4)内部连接主控芯片FPGA(1);单次脉冲(5)和时钟(6)外部连接主控芯片FPGA(1),连线少,效率高,可以避免购买多种中小规模集成电路,成本低且使用方便。
文档编号H03K19/00GK202424674SQ20122005040
公开日2012年9月5日 申请日期2012年2月16日 优先权日2012年2月16日
发明者王忠林 申请人:滨州学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1