节省功耗的预加重lvds驱动电路的制作方法

文档序号:7546379阅读:303来源:国知局
节省功耗的预加重lvds驱动电路的制作方法
【专利摘要】本发明公开了一种节省功耗的预加重LVDS驱动电路,包括主抽头和预加重抽头,主抽头将CMOS差分信号INP、INN转换为LVDS差分信号OUTP、OUTN;预加重抽头则根据INP、INN和由INP、INN延时一个单位时间间隔后得到的CMOS差分信号INP_1、INN_1产生相应的电流信号叠加到相应的所述LVDS差分信号OUTP、OUTN上输出。本发明,由两对差分控制信号INP、INN和INP_1、INN_1控制预加重抽头,使预加重抽头可以检测INP、INN的高速跳变沿,并使得预加重抽头只在跳变后的一个单位时间间隔内有电流通过处于工作状态,而在其它时间没有电流通过处于不工作状态,实现了同样的预加重效果,但是极大地降低了驱动电路的功耗,具有很高的实用价值。
【专利说明】节省功耗的预加重LVDS驱动电路

【技术领域】
[0001]本发明设计通信系统信号处理技术,具体涉及节省功耗的具有预加重功能的LVDS驱动电路。

【背景技术】
[0002]传输介质的传输函数具有低通特性,经过长距离的传输,信号的高频分量将会被极大地消耗掉,而且如果电路又不能很好的支持如此高频率的信号跳变,再加上输出接口有较大的负载,很容易就导致了信号的高电平和低电平的电位不能很好的到达,从而导致数据的处理时间得不到有效的控制。随着驱动器带宽的提高,当每一个数据的位宽小于驱动器的位处理时间时,前面发送信号的值就会影响当前位的波形,这种干扰称之为码间干扰(ISI, inter-symbol interference)。码间干扰降低了系统所能运行的最大频率,而能实现高频部分放大的预加重电路就可以加快数据的处理时间,降低码间干扰。
[0003]有预加重功能的驱动电路(driver)的基本结构和预加重的原理如图1所示。图中给出了两种信号调制方式:不归零码(NRZ, not return to zero)和四级脉冲幅度调制(PAM4, four-level pulse amplitude modulat1n)。在通信系统中,传输过程中高频分量的衰减会导致信号完整性的损失,为了在接收端得到感兴趣带宽范围内幅值一致的信号,在发送端通常会在信号发送之前对信号做预加重处理,预先提升信号的高频分量,以补偿信号在传输过程中高频分量的衰减。
[0004]有预加重功能的驱动电路包括主抽头(main tap) 10,预加重抽头(pre-emphasistap) 20和延时模块30。图2给出了一个典型的预加重电路结构。
[0005]主抽头10采用LVDS电路结构,它的作用是将CMOS差分信号INP、INN转换为LVDS差分信号OUTP、OUTN:当INP为高电平、INN为低电平时,PMOS管M3和NMOS管M4导通,PMOS管M2和NMOS管M5关断,输出LVDS差分电压0UTP-0UTN为负;当INP为低电平、INN为高电平时,PMOS管M3和NMOS管M4关断,PMOS管M2和NMOS管M5导通,输出LVDS差分电压0UTP-0UTN 为正。
[0006]预加重抽头的电路采用和主抽头相同的电路结构,唯一的区别是电流源电流值的大小和各个开关管的尺寸会有不同。预加重抽头的输入为CMOS差分信号INP_1和INN_1。INP_1和INN_1是由INP和INN经过延时模块延时一个单位时间间隔(UI,unit interval)得到的。预加重抽头根据CMOS差分输入信号INP_1和INN_1给驱动电路的输出节点注入不同方向的电流。由于预加重抽头的输出和主抽头的输出是反向相连,所以当INP_1为高电平、INN_1为低电平时,预加重抽头向驱动电路输出节点注入OUTP到OUTN方向的电流,而当INP_1为低电平、INN_1为高电平时,预加重抽头向驱动电路输出节点注入OUTN到OUTP方向的电流。
[0007]预加重抽头、主抽头和驱动电路输出电流的波形如图3所示。在驱动电路输出电平转换后紧接着的一个单位时间间隔内,输出电平会有一个过冲,这样就增加了输出信号的高频分量,从而起到了预加重的效果。
[0008]然而,传统预加重结构有浪费功耗的缺陷:在输出信号进行电平转换后的一个单位时间间隔内,预加重抽头的输出电流就和主抽头的电流流向同一方向,从而使得输出信号产生一个过冲;在其它时间间隔内,预加重抽头的输出电流和主抽头的电流流向相反的方向,驱动电路输出电流为主抽头的输出电流减去预加重抽头的输出电流,存在电流抵消,预加重抽头始终都有电流流过并处于工作状态,造成了功耗的浪费。


【发明内容】

[0009]本发明所要解决的问题是预加重抽头一直有电流通过处于工作状态从而造成功耗浪费的问题。
[0010]为了解决上述技术问题,本发明所采用的技术方案是提供一种节省功耗的预加重LVDS驱动电路,包括主抽头10、预加重抽头20和延时模块30,所述主抽头将CMOS差分信号INP、INN转换为LVDS差分信号OUTP、OUTN ;所述预加重抽头则根据INP、INN和由INP、INN延迟一个单位时间间隔后得到的CMOS差分信号INP_1、INN_1产生相应的电流信号叠加到相应的所述LVDS差分信号OUTP、OUTN上输出,从而产生电压过冲,实现预加重。
[0011]在上述方案中,所述预加重抽头20包括第一、第二 PMOS可开关电流源21、22,第一、第二 NMOS可开关电流源23、24,所述第一、第二 PMOS可开关电流源21、22和第一、第二NMOS可开关电流源23、24由输入信号INP、INN控制打开和关断,所述第一、第二组CMOS开关25、26由输入信号INP_1、INN_1控制,所述可开关电流源的电流根据相应的所述开关状态叠加到所述输出信号OUTP、OUTN上。
[0012]在上述方案中,所述第一 PMOS可开关电流源21包括电容Cl、PMOS管M7和M16、NMOS管M15,NMOS管M15和PMOS管M16的源极接偏置电压BIAS_UP,NMOS管M15和PMOS管M16的漏极接PMOS管M7的栅极,PMOS管M7的源极接电源VDD,电容Cl的一端接PMOS管M7的栅极,电容Cl的另一端接PMOS管M16的栅极;所述第二 PMOS可开关电流源22包括电容C2、PMOS管M8和M18、NMOS管M17,NMOS管M17和PMOS管M18的源极接偏置电压BIAS_UP,NMOS管M17和PMOS管M18的漏极接PMOS管M8的栅极,PMOS管M8的源极接电源VDD,电容C2的一端接PMOS管M8的栅极,电容C2的另一端接PMOS管M18的栅极;所述第一 NMOS可开关电流源23包括电容C3、NM0S管M13和M19、PM0S管M20,NM0S管M19和PMOS管M20的源极接偏置电压BIAS_D0WN,NMOS管M19和PMOS管M20的漏极接NMOS管M13的栅极,NMOS管M13的源极接地,电容C3的一端接NMOS管M13的栅极,电容C3的另一端接NMOS管M19的栅极;所述第二 NMOS可开关电流源24包括电容C4、NM0S管M14和M21、PM0S管M22,NMOS管M21和PMOS管M22的源极接偏置电压BIAS_D0WN,NMOS管M21和PMOS管M22的漏极接NMOS管M14的栅极,NMOS管M14的源极接地,电容C3的一端接NMOS管M14的栅极,电容C3的另一端接NMOS管M21的栅极;PM0S管M9和NMOS管Mll的栅极接输入信号INP_1,PMOS管M9的源极接PMOS管M7的漏极,NMOS管Mll的源极接NMOS管M13的漏极,PMOS管M9和NMOS管Mll的源极接输出信号OUTN ;PM0S管MlO和NMOS管M12的栅极接输入信号1剛_1,PMOS管MlO的源极接PMOS管M8的漏极,NMOS管M12的源极接NMOS管M14的漏极,PMOS管MlO和NMOS管M12的源极接输出信号0UTP。
[0013]在上述方案中,所述主抽头10包括三个PMOS管M1、M2、M3和三个NMOS管M4、M5、M6 ;PM0S管Ml的栅极接偏置电压BIAS_UP,源极接电源VDD ;PM0S管M2、M3的栅极分别接输入CMOS差分信号INP、INN, PMOS管M2、M3的源极互联并与PMOS管Ml的漏极相连;NM0S管M6的栅极接偏置电压BIAS_D0WN,源极接地;NM0S管M4、M5的栅极分别接输入CMOS差分信号INP、INN, NMOS管M4、M5的源极互联并与NMOS管M6的漏极相连。
[0014]本发明,由两对差分控制信号INP、INN和INP_1、INN_1控制预加重抽头,使预加重抽头可以检测INP、INN的高速跳变沿,并使得预加重抽头只在跳变后的一个单位时间间隔内有电流通过并处于工作状态,而在其它时间没有电流通过处于不工作状态,从而降低驱动电路的功耗。

【专利附图】

【附图说明】
[0015]图1为预加重结构框图和原理示意图;
[0016]图2为一个传统预加重结构具体实施例电路图;
[0017]图3为传统预加重各模块的输出电流波形示意图;
[0018]图4为本发明一个具体实施例电路图;
[0019]图5为本发明各模块的输出电流波形示意图;
[0020]图6为本发明节省的功耗随预加重幅度变化的曲线图;
[0021]图7为本发明用于PAM4驱动电路的一个具体实施例电路图。

【具体实施方式】
[0022]本发明提供了一种节省功耗的预加重LVDS驱动电路,对输入信号进行预加重的同时,可以实现信号从CMOS电平到LVDS电平的转换,同时预加重抽头只在输出差分信号OUTP, OUTN电平转换后紧跟的一个单位时间间隔内有电流通过并处于工作状态,从而可以降低预加重的功耗。下面结合附图对本发明做出详细的说明。
[0023]如图1所示,本发明中的节省功耗的预加重LVDS驱动电路包括主抽头10、预加重抽头20和延时模块30。我们主要介绍不归零码调制的情况。
[0024]主抽头10完成信号从CMOS电平到LVDS电平的转换;预加重抽头20根据输入CMOS差分信号INP、INN和由INP、INN延迟一个单位时间间隔后得到的CMOS差分信号INP_1、INN_1的控制在输出LVDS差分信号OUTP、OUTN上叠加过冲信号;延时模块将输入CMOS差分信号INP、INN延时一个单位时间间隔。通过上述三个模块实现了预加重,减少了预加重抽头有电流通过处于工作状态的时间,并完成了信号从CMOS电平到LVDS电平的转换。
[0025]图4是本发明主抽头10和预加重抽头20的一个具体实施例电路图。预加重抽头20采用了一种改进的LVDS驱动电路结构。每一个传统LVDS驱动单元中的电流源被两个可开关电流源代替。预加重抽头包括第一、第二 PMOS可开关电流源21、22和第一、第二NMOS可开关电流源23、24。当INP为高电平(INN为低电平)、INP_1为低电平(INN_1为高电平)时,预加重抽头向驱动电路的输出节点注入方向为OUTN到OUTP的电流;当INP为低电平(INN为高电平)、INP_1为高电平(INN_1为低电平)时,预加重抽头20向驱动电路的输出节点注入方向为OUTP到OUTN的电流。由于输入CMOS差分信号INP_1、INN_1是输入CMOS差分信号INP、INN延时一个单位时间间隔得到的,所以只有在驱动电路输出电压电平转换后一个单位时间间隔内预加重抽头20才向驱动电路的输出节点注入电流,在其它单位时间间隔内电流不流过预加重抽头20,预加重抽头20处于关断状态。图5是本发明各模块的电流输出波形示意图,可以看出只有在驱动电路输出信号进行电平转换后紧跟的一个单位时间间隔内,本发明中的预加重抽头20才会向驱动电路的输出节点注入电压,在其它时间内电流不流过预加重抽头20.但是得到的驱动电路的输出电流的波形是和传统预加重一样的。
[0026]下面以第一 PMOS可开关电流源21为例说明PMOS可开关电流源的原理。可开关电流源被一个上拉/下拉网络控制。当INP从低电平变为高电平时,由PMOS管M15和NMOS管M16组成的传输门导通,PMOS管M7的栅极电压变为偏置电压BIAS_UP,第一 PMOS可开关电流源打开。当INN从低电平变为高电平时,传输门的电阻变得非常高,Cl的注入电流主要被PMOS管M7栅极的寄生电容Cp吸收,将PMOS管M7关断。PMOS管M7的栅极电压的变化AVgate可以用式(I)来表示,

【权利要求】
1.节省功耗的预加重LVDS驱动电路,其特征在于,包括:主抽头,将CMOS差分信号INP、INN转换为LVDS差分信号OUTP、OUTN ;预加重抽头,根据INP、INN和由INP、INN延时一个单位时间间隔后得到的CMOS差分信号INP_1、INN_1产生相应的电流信号,在输出信号OUTP, OUTN电平转换后的一个单位时间间隔内向输出节点注入电流,产生一个输出电压的过冲,增加了输出信号的高频分量,从而达到预加重的效果。
2.如权利要求1所述的节省功耗的预加重LVDS驱动电路,其特征在于,预加重抽头只在OUTP、OUTN电平转换后的一个单位时间间隔内有电流通过,处于工作状态,在其它时间内不会产生电流信号叠加在主抽头产生的电流上,从而使得预加重抽头无需上下双电流源不间断供电。
3.如权利要求2所述的节省功耗的预加重LVDS驱动电路,其特征在于,所述预加重模块包括第一、第二 PMOS可开关电流源,第一、第二 NMOS可开关电流源,和第一、第二组MOS开关控制,所述第一、第二 PMOS可开关电流源和第一、第二 NMOS可开关电流源由输入信号INP、INN控制打开和关断,所述可开关电流源的电流根据相应的所述开关状态叠加到所述LVDS差分输出信号OUTP、OUTN上。
4.如权利要求3所述的节省功耗的预加重LVDS驱动电路,其特征在于,可开关电流源包括一个由传输门和电容组成的静态上拉/下拉网络(passive pull up/down circuit);这个上拉/下拉网络可以控制可开关电流源的打开和关断;这个上拉/下拉网络也可以通过其它电路结构来实现,比如由MOS管组成的动态上拉/下拉网络(active pull up/downcircuit)o
5.如权利要求1所述的节省功耗的预加重LVDS驱动电路,其特征在于,所述主抽头包括一个LVDS驱动单元,这个LVDS驱动单元根据输入差分信号INP和INN产生未经过预加重的输出信号。
6.如权利要求3所述的节省功耗的预加重LVDS驱动电路,其特征在于,所述预加重抽头可以稍加改变,扩展到四级脉冲幅值调制(PAM4)驱动电路的预加重和其它脉冲幅值调制电路的预加重。
7.如权利要求6所述的PAM4驱动电路,其特征在于,所述PAM4驱动电路的主抽头包括第一 LVDS驱动单元和第二 LVDS驱动单元;第一 LVDS驱动单元的输入为一对差分输入信号,第二 LVDS驱动单元的输入为两对差分输入信号;第二 LVDS驱动单元电流源的电流大小是第一 LVDS驱动单元电流源的电流大小的两倍;在输出土RI电平时,第二 LVDS驱动单元处于关断状态。
8.如权利要求6所述的PAM4驱动电路,其特征在于,所述PAM4驱动电路的预加重抽头包括第一带可开关电流源的LVDS驱动单元和第二带可开关电流源的LVDS驱动单元;第二带可开关电流源的LVDS驱动单元电流源是第一带可开关电流源的LVDS驱动单元电流源大小的两倍;在输出土RI电平时,第二带可开关电流源的LVDS驱动单元处于关断状态。
【文档编号】H03K19/094GK104135272SQ201410377242
【公开日】2014年11月5日 申请日期:2014年7月31日 优先权日:2014年7月31日
【发明者】盖伟新, 王阳 申请人:北京大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1