一种负群延时电路的制作方法

文档序号:7546376阅读:700来源:国知局
一种负群延时电路的制作方法
【专利摘要】本发明公开了一种负群延时电路,该电路结构由3dB耦合器、分布式微带线和串联谐振单元及复阻抗实现。本发明可以广泛使用在5G移动通信功率放大器前端、雷达天线馈电等对信号性能要求严格的地方。可以有效减少电路功率放大器的级数,并且能够减少通带外噪声,提高电子线路的稳定性。同时,相比其他结构的负群延时电路,本发明稳定性高、体积小、加工简单,适用范围广泛。
【专利说明】-种负群延时电路

【技术领域】
[0001] 本发明属于通信及电子应用领域,特别是在射频及滤波网络中具有重要应用。

【背景技术】
[0002] 近些年来,国内外开展了一系列关于射频及滤波网络中负群延时电路的研究。取 得了很多研究成果,尤其是运用在移动通信技术中,使用在功率放大器前端和雷达天线馈 电部分,负群延时电路能有效解决系统线性度低、带宽窄、通带外噪声大的问题。但是,其设 计结构仅仅只能在特定的频段内使用,并且带宽较小、信号衰减较大,导致不得不增加功率 放大器的个数,使得系统体积较大,通用性不强。同时传统的负群延时电路由于其电路结构 的问题,使得对温度敏感性极强,适用性受到很大限制。本发明针对以上问题,可以有效解 决,以满足系统要求,并且稳定性高、体积小、加工简单,适用范围广泛。


【发明内容】

[0003] 本发明提供一种具有负群延时、结构简单、多频段、体积小、稳定性高的负群延时 电路。
[0004] 实现本发明目的的技术方案是:一种负群延时电路,包括输入端口 1、输出端口 2、 一个

【权利要求】
1. 一种负群延时电路,其特征在于:包括输入端口 1、输出端口 2、一个 耦合器、结构相同的第一主电路单元和第二主电路单元;其中每个主电路单元均由一
个复阻抗、两段微带线和一个串联谐振单元组成;第一主电路单元与耦合器连接,单元内阻 fj
一端与耦合器连接,另一端接地;微带线
一端和阻抗
连接,另一端与谐振.
单元连接;
谐振单元由电阻R1、电感L1、电容C1串联而成,两端分别与微带线
和微带线:^连接;微带线

谐振单元串联;第二主电路单元与耦合器连接,单元 内阻抗
_ 一端与耦合器连接,另一端接地;微带线
端和阻枋
连接,另一端与谐振
单元连接
谐振单元由电阻R2、电感L2、电容C2串联而成,两端分别与微 带线
和微带g
圭接;微带线

谐振单元串联;输入端口 1和输入端口 2均 接50欧姆阻抗。
2. 根据权利要求1所述的负群延时电路,其特征在于:3dB耦合器采用分布式微带线 实现,主电路单元采用分布式微带线结构与
串联谐振单元器件进行串联实现。
【文档编号】H03K17/28GK104143971SQ201410376234
【公开日】2014年11月12日 申请日期:2014年8月3日 优先权日:2014年8月3日
【发明者】不公告发明人 申请人:王少夫
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1