一种可变延时脉冲序列输出电路的制作方法

文档序号:10660350阅读:484来源:国知局
一种可变延时脉冲序列输出电路的制作方法
【专利摘要】本发明涉及一种可变延时脉冲序列输出电路,该电路能够方便的调整脉冲宽度、脉冲数量、延时时间。在接通脉冲启动信号后,脉冲输出端可以在N1的一个振荡周期内开始输出脉冲信号;工作中可以任意切换延时信号延时1、延时2、延时3,切换后电路立即按照切换后的延时时间开始工作。当主桨加热控制律需要调整时,调节多谐振荡器的N1的参数可调节各分区加热时间,调整多谐振荡器的N8、N9、N10的参数可以调节每周期延时时间,调整分频器N3A、N3B分频输出的逻辑组合可以调整加热分区的数量。
【专利说明】
一种可变延时脉冲序列输出电路
技术领域
[0001]本发明属于电子电路设计技术,涉及振荡电路、时序逻辑电路和组合逻辑电路。
【背景技术】
[0002]受直升机电功率的限制,直升机主桨叶加热除冰的方式是将各桨叶加热元件分成若干分区并分时加热,因为集流环环数有限,加热的控制信号由一串脉冲信号输出,该脉冲信号的脉冲宽度决定每分区加热时间,占空决定比每分区加热的间隔时间、脉冲个数决定分区的数量,脉冲序列的间隔时间决定每加热周期延时时间。由配电器将控制信号进行分配,控制主桨叶的加热元件进行加热除冰。根据大气液态水含量的不同控制每加热周期延时时间以实现对主桨叶的除冰控制。

【发明内容】

[0003]本发明的目的是:提出一种能够方便的调整脉冲宽度、脉冲数量、延时时间的可变延时脉冲序列输出电路,在接通启动信号后可以立即输出脉冲信号。
[0004]本发明的技术方案是:一种可变延时脉冲序列输出电路,包括多谐振荡器、与门、或门、非门、分频器,脉冲启动信号连接多谐振荡器NI的启动端和与门MD的输入端N4-12,多谐振荡器的NI的输出端连接非门N2的输入端N2-3,非门N2的输出端N2-4连接与门N4C的输入端N4C-9,与门N4C的输出端N4C-8连接与门N7A的输入端和分频器N3A的时钟端N3A — I,与门N7A的输出端N7A-3连接与门N7B的输入端N7B-4,与门N7B的输出端N7B-6连接与门N7C的输入端N7C-9,与门N7C的输出端N7C-8连接与门N7D的输入端N7D-12,分频器N3A的四分频输出端N3A-3连接非门N6A的输入端N6A-1和与门N5的输入端N5D-12,分频器N3A的四分频输出端N3A-4连接非门N6B的输入端N6B-3,分频器N3A的八分频输出端N3A-5连接非门N6C的输入端N6C-5,分频器N3A的十六分频输出端N3A-6连接非门N6D的输入端N6D-9、与门N5A的输入端N5A-1和分频器N3B的时钟端N3B-13,非门N6A的输出端N6A-2连接与门N7A的输入端N7A-2,非门N6B的输出端N6B-4连接与门N7B的输入端N7B-5,非门N6C的输出端N6C-6连接与门N7C的输入端N7C-10,非门N6D的输出端N6D-8连接与门N7D的输入端N7D-13,与门MD的输出端MD-11连接非门N2C的输入端N2C-5,非门N2C的输出端N2C-6连接分频器N3A的复位端N3A-2和分频器N3B的复位端N3B-12,分频器N3B的四分频输出端N3B-11连接与门N5A的输入端N5A-2,分频器N3B的四分频输出端N3B-10连接与门N5C的输入端N5C-9,分频器N3B的八分频输出端N3B-9连接与门N5C的输入端N5C-10,与门N5A的输出端N5A-3连接与门N5B的输入端N5B-4,与门N5C的输出端N5C-8连接与门N5B的输入端N5B-5,与门N5B的输出端N5B-6连接与门N5D的输入端N5D-13,与门N?的输出N5D-11连接多谐振荡器N8、N9、NI O的启动端和非门N2A的输入端N2A-1,非门N2A的输出端N2A-2连接与门N4C的输入端N4C-10,多谐振荡器N8的输出端连接与门NI IA的输入端NI IA-1,多谐振荡器N9的输出端连接与门NI IB的输入端N11B-4,多谐振荡器NlO的输出端连接与门NllC的输入端N11C-9,延时控制信号延时I连接与门NI IA的输入端NI 1A-2,延时控制信号延时2连接与门NI IB的输入端NI 1B-5,延时控制信号延时3连接与门NI IC的输入端NI 1C-10,与门NI IA的输出端NI 1A-3连接或门N12A的输入端N12A-2,与门NllB的输出端N11B-6连接或门N12B的输入端N12B-6,与门NllC的输出端NllC-8连接或门NI 2B的输入端NI 2B-4,或门NI 2B的输出端NI 2B-8连接或门NI 2A的输入端NI 2A-1,或门NI 2A的输出端NI 2A-3连接与门MD的输入端N4D-13,脉冲输出信号从与门N7D的输出端N7D-11输出。
[0005]N1、N8、N9、N10是由555定时器组成的多谐振荡器,多谐振荡器的启动信号通过电阻Rl连接电阻R2和定时器NO的放电端N0-7,定时器NO的放电端N0-7通过电阻R2连接电容Cl的正端、定时器NO的低触发端N0-2和定时器NO的高触发端N0-6,地线GND连接电容C2的负端和定时器NO的接地端NO-1,定时器NO的控制电压端N0-5通过电容C2连接地线GND,电源VCC连接定时器NO的电源端N0-8,电源VCC通过电阻R3连接定时器NO的输出端N0-3,振荡信号从定时器NO的输出端N0-3输出。
[0006]本发明的优点是:在接通脉冲启动信号后,脉冲输出端可以在NI的一个振荡周期内开始输出脉冲信号;工作中可以任意切换延时信号延时1、延时2、延时3,切换后电路立即按照切换后的延时时间开始工作。当主桨加热控制律需要调整时,调节多谐振荡器的NI的参数可调节各分区加热时间,调整多谐振荡器的N8、N9、N10的参数可以调节每周期延时时间,调整分频器N3A、N3B分频输出的逻辑组合可以调整加热分区的数量。
【附图说明】
[0007]图1、图2是本发明的电路原理图。
【具体实施方式】
[0008]下面结合说明书附图对本发明作进一步详细描述。如图1所示。
[0009](I)脉冲启动信号连接多谐振荡器NI的启动端和与门MD的输入端N4-12;
[0010](2)多谐振荡器的NI的输出端连接非门N2的输入端N2-3;
[0011](3)非门N2的输出端N2-4连接与门N4C的输入端N4C-9;
[0012](4)与门N4C的输出端N4C-8连接与门N7A的输入端和分频器N3A的时钟端N3A — I;
[0013](5)与门N7A的输出端N7A-3连接与门N7B的输入端N7B-4 ;
[0014](6)与门N7B的输出端N7B-6连接与门N7C的输入端N7C-9;
[0015](7)与门N7C的输出端N7C-8连接与门N7D的输入端N7D-12;
[0016](8)分频器N3A的二分频输出端N3A-3连接非门N6A的输入端N6A-1和与门N5的输入端N5D-12,分频器N3A的四分频输出端N3A-4连接非门N6B的输入端N6B-3,分频器N3A的八分频输出端N3A-5连接非门N6C的输入端N6C-5,分频器N3A的十六分频输出端N3A-6连接非门N6D的输入端N6D-9、与门N5A的输入端N5A-1和分频器N3B的时钟端N3B-13;
[0017](9)非门N6A的输出端N6A-2连接与门N7A的输入端N7A-2;
[0018](10)非门N6B的输出端N6B-4连接与门N7B的输入端N7B-5 ;
[0019](11)非门N6C的输出端N6C-6连接与门N7C的输入端N7C-10;
[0020 ] (12)非门N6D的输出端N6D-8连接与门N7D的输入端N7D-13 ;
[0021 ] (13)与门MD的输出端N4D-11连接非门N2C的输入端N2C-5 ;
[0022](14)非门N2C的输出端N2C-6连接分频器N3A的复位端N3A-2和分频器N3B的复位端N3B-12;
[0023](15)分频器N3B的四分频输出端N3B-11连接与门N5A的输入端N5A-2,分频器N3B的四分频输出端N3B-10连接与门N5C的输入端N5C-9,分频器N3B的八分频输出端N3B-9连接与门N5C的输入端N5C-10;
[0024](16)与门N5A的输出端N5A-3连接与门N5B的输入端N5B-4 ;
[0025](17)与门N5C的输出端N5C-8连接与门N5B的输入端N5B-5 ;
[0026](18)与门N5B的输出端N5B-6连接与门N?的输入端N5D-13;
[0027](19)与门N?的输出N5D-11连接多谐振荡器N8、N9、N10的启动端和非门N2A的输入端N2A-1;
[0028](20)非门N2A的输出端N2A-2连接与门N4C的输入端N4C-10 ;
[0029](21)多谐振荡器N8的输出端连接与门NllA的输入端NllA-1;
[0030 ] (22)多谐振荡器N9的输出端连接与门NI IB的输入端NI IB-4;
[0031](23)多谐振荡器NI O的输出端连接与门NI IC的输入端NI IC-9;
[0032](24)延时控制信号延时I连接与门NllA的输入端N11A-2,延时控制信号延时2连接与门NI IB的输入端NI 1B-5,延时控制信号延时3连接与门NI IC的输入端N11C-10;
[0033](25)与门NI IA的输出端NI IA_3连接或门NI2A的输入端NI2A-2 ;
[0034](26)与门NI IB的输出端NI I B_6连接或门NI 2B的输入端NI 2B-6 ;
[0035](27)与门NI IC的输出端NI IC-8连接或门NI 2B的输入端NI 2B-4 ;
[0036](28)或门N12B的输出端N12B-8连接或门N12A的输入端N12A-1 ;
[0037](29)或门NI 2A的输出端NI 2A-3连接与门MD的输入端N4D-13 ;
[0038](30)脉冲输出信号从与门N7D的输出端N7D-11输出。
[0039]图1中的N1、N8、N9、N10是由555定时器组成的多谐振荡器,如图2所示,多谐振荡器的连接方式为:
[0040](I)启动信号通过电阻Rl连接电阻R2和定时器NO的放电端N0-7;
[0041 ] (2)定时器NO的放电端N0-7通过电阻R2连接电容Cl的正端、定时器NO的低触发端N0-2和定时器NO的高触发端N0-6;
[0042] (3)地线GND连接电容C2的负端和定时器NO的接地端NO-1 ;
[0043 ] (4)定时器NO的控制电压端N0-5通过电容C2连接地线GND ;
[0044] (5)电源VCC连接定时器NO的电源端N0-8 ;
[0045 ] (6)电源VCC通过电阻R3连接定时器NO的输出端N0-3 ;
[0046](7)振荡信号从定时器NO的输出端N0-3输出。
[0047]本实施中设定多谐振荡器NI的振荡周期是所需脉冲宽度的1/16,以经过分频和组合后得到需要的输出脉冲宽度,根据每分区加热间隔时间设定多谐振荡器NI的占空比,调整多谐振荡器N8、N9、N10的振荡信号的脉冲宽度以设定延时1、延时2、延时3需要的延时时间。在接通脉冲启动信号后,通过将多谐振荡器NI的振荡信号与分频器N3A、N3B的分频信号进行组合,使脉冲输出端可以在NI的一个振荡周期内开始输出脉冲信号,在输出相应的脉冲个数后脉冲停止输出,启动多谐振荡器N8、N9、N10开始工作,延时1、延时2、延时3三个信号只有一个接通,接通的信号才能分别控制多谐振荡器N8、N9、N10在计时一个周期后使计数器N3A、N3B复位,得到脉冲序列的间隔时间,并开始下一个周期,如此周期的工作。设定多谐振荡器N8、N9、N10振荡信号较高的占空比,工作中可以任意切换延时信号延时1、延时2、延时3,切换后电路立即按照切换后的延时时间开始工作。调整N3A、N3B分频输出的逻辑组合方式,可以调整每周期输出脉冲的脉冲个数。
【主权项】
1.一种可变延时脉冲序列输出电路,其特征在于:包括多谐振荡器、与门、或门、非门、分频器,脉冲启动信号连接多谐振荡器NI的启动端和与门MD的输入端N4-12,多谐振荡器的NI的输出端连接非门N2的输入端N2-3,非门N2的输出端N2-4连接与门N4C的输入端N4C-9,与门N4C的输出端N4C-8连接与门N7A的输入端和分频器N3A的时钟端N3A — I,与门N7A的输出端N7A-3连接与门N7B的输入端N7B-4,与门N7B的输出端N7B-6连接与门N7C的输入端N7C-9,与门N7C的输出端N7C-8连接与门N7D的输入端N7D-12,分频器N3A的四分频输出端N3A-3连接非门N6A的输入端N6A-1和与门N5的输入端N5D-12,分频器N3A的四分频输出端N3A-4连接非门N6B的输入端N6B-3,分频器N3A的八分频输出端N3A-5连接非门N6C的输入端N6C-5,分频器N3A的十六分频输出端N3A-6连接非门N6D的输入端N6D-9、与门N5A的输入端N5A-1和分频器N3B的时钟端N3B-13,非门N6A的输出端N6A-2连接与门N7A的输入端N7A-2,非门N6B的输出端N6B-4连接与门N7B的输入端N7B-5,非门N6C的输出端N6C-6连接与门N7C的输入端N7C-10,非门N6D的输出端N6D-8连接与门N7D的输入端N7D-13,与门N4D的输出端N4D-11连接非门N2C的输入端N2C-5,非门N2C的输出端N2C-6连接分频器N3A的复位端N3A-2和分频器N3B的复位端N3B-12,分频器N3B的四分频输出端N3B-11连接与门N5A的输入端N5A-2,分频器N3B的四分频输出端N3B-10连接与门N5C的输入端N5C-9,分频器N3B的八分频输出端N3B-9连接与门N5C的输入端N5C-10,与门N5A的输出端N5A-3连接与门N5B的输入端N5B-4,与门N5C的输出端N5C-8连接与门N5B的输入端N5B-5,与门N5B的输出端N5B-6连接与门N5D的输入端N5D-13,与门N5D的输出N5D-11连接多谐振荡器N8、N9、N1的启动端和非门N2A的输入端N2A-1,非门N2A的输出端N2A-2连接与门N4C的输入端N4C-10,多谐振荡器N8的输出端连接与门NI IA的输入端NI IA-1,多谐振荡器N9的输出端连接与门NI IB的输入端N11B-4,多谐振荡器NlO的输出端连接与门NllC的输入端N11C-9,延时控制信号延时I连接与门NI IA的输入端NI 1A-2,延时控制信号延时2连接与门NI IB的输入端NI 1B-5,延时控制信号延时3连接与门NI IC的输入端NI 1C-10,与门NI IA的输出端NI 1A-3连接或门N12A的输入端N12A-2,与门NllB的输出端N11B-6连接或门N12B的输入端N12B-6,与门NllC的输出端NllC-8连接或门NI 2B的输入端NI 2B-4,或门NI 2B的输出端NI 2B-8连接或门NI 2A的输入端NI 2A-1,或门NI 2A的输出端NI 2A-3连接与门MD的输入端N4D-13,脉冲输出信号从与门N7D的输出端N7D-11输出。2.根据权利要求1所述的可变延时脉冲序列输出电路,其特征在于:附、_、_、^0是由555定时器组成的多谐振荡器,多谐振荡器的启动信号通过电阻Rl连接电阻R2和定时器NO的放电端N0-7,定时器NO的放电端N0-7通过电阻R2连接电容Cl的正端、定时器NO的低触发端N0-2和定时器NO的高触发端N0-6,地线GND连接电容C2的负端和定时器NO的接地端NO-1,定时器NO的控制电压端N0-5通过电容C2连接地线GND,电源VCC连接定时器NO的电源端NO-.8,电源VCC通过电阻R3连接定时器NO的输出端N0-3,振荡信号从定时器NO的输出端N0-3输出。
【文档编号】H03K5/133GK106026992SQ201610296866
【公开日】2016年10月12日
【申请日】2016年5月6日
【发明人】曾迎春, 郑茜宇
【申请人】武汉航空仪表有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1