一种延时电路的制作方法

文档序号:8849742阅读:1610来源:国知局
一种延时电路的制作方法
【技术领域】
[0001]本实用新型涉及模拟电路领域,具体是一种延时电路。
【背景技术】
[0002]在工业生产中,设备之间的配合非常重要,设备间通过延迟启动以相互配合工作的情况非常普遍,目前延时控制电路被广泛运用于各种领域,实现延时控制的方式也是各种各样,其中,很多延时控制电路实现方式复杂,所需电子元件多且贵,对于一个延时控制电路而言,如何精确控制延时时间,是该种电路的精髓,而且如何提高延时时间也是行业内关注的重点,本实用新型旨在提供一种电路简单、电子元件少、长延时且能精确控制延时时间的延时电路。
【实用新型内容】
[0003]本实用新型的目的在于提供一种长延时的延时电路,以解决上述【背景技术】中提出的问题。
[0004]为实现上述目的,本实用新型提供如下技术方案:
[0005]一种延时电路,包括芯片U1、芯片U2、电容C、电阻R、电容Cl、三极管VTl和电容C2,所述芯片Ul引脚4分别连接芯片Ul引脚8、电阻R4、电源VCC、电阻R7、芯片U2引脚4和电阻R1,芯片Ul引脚2分别连接电阻R4另一端、电容C2和电阻R5,电容C2连接输入端Vi,所述芯片Ul引脚3连接输出端Vo,芯片Ul引脚I分别连接电阻R5另一端、电阻R、电容C3、芯片U2引脚13、电阻R3和电阻R2并接地,芯片Ul引脚5连接接地电容Cl,芯片Ul引脚6分别连接三极管VTl集电极、电容C和芯片U2引脚1,芯片Ul引脚7分别连接电阻R7另一端和三极管VTl基极,三极管VTl发射极分别连接电容C另一端、电阻R另一端、电容C3另一端和电阻R7,电阻R7另一端连接芯片U2引脚2,芯片U2引脚8连接电阻R3另一端,芯片U2引脚3连接电阻R8,电阻R8另一端分别连接电阻Rl另一端和电阻R2另一端。
[0006]作为本实用新型进一步的方案:所述芯片Ul型号为NE555。
[0007]作为本实用新型进一步的方案:所述芯片U2型号为MC4573。
[0008]作为本实用新型再进一步的方案:所述电源VCC电压为6V。
[0009]与现有技术相比,本实用新型的有益效果是:本实用新型延时电路结构简单,使用电子元件少,造价低廉,包括芯片Ul和由芯片U2组成的积分电路,用于很长延时的场合,且控制精度高。
【附图说明】
[0010]图1为延时电路的电路图。
【具体实施方式】
[0011 ] 下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0012]请参阅图1,本实用新型实施例中,一种延时电路,包括芯片Ul、芯片U2、电容C、电阻R、电容Cl、三极管VTl和电容C2,芯片Ul引脚4分别连接芯片Ul引脚8、电阻R4、电源VCC,电阻R7、芯片U2引脚4和电阻R1,芯片Ul引脚2分别连接电阻R4另一端、电容C2和电阻R5,电容C2连接输入端Vi,芯片Ul引脚3连接输出端Vo,芯片Ul引脚I分别连接电阻R5另一端、电阻R、电容C3、芯片U2引脚13、电阻R3和电阻R2并接地,芯片Ul引脚5连接接地电容Cl,芯片Ul引脚6分别连接三极管VTl集电极、电容C和芯片U2引脚1,芯片Ul引脚7分别连接电阻R7另一端和三极管VTl基极,三极管VTl发射极分别连接电容C另一端、电阻R另一端、电容C3另一端和电阻R7,电阻R7另一端连接芯片U2引脚2,芯片U2引脚8连接电阻R3另一端,芯片U2引脚3连接电阻R8,电阻R8另一端分别连接电阻Rl另一端和电阻R2另一端。
[0013]芯片Ul型号为NE555。
[0014]芯片U2型号为MC4573。
[0015]电源VCC电压为6V。
[0016]本实用新型的工作原理是:请参阅图1,延时电路包括芯片Ul和由芯片U2组成的积分电路,用于很长延时的场合,且精度高。
[0017]当外触发信号加至芯片Ul引脚2时,电路置位,芯片Ul引脚3输出高电平,由于芯片Ul放电端(7脚)开路,电容C和电阻R及芯片U2组成的积分器开始积分,电容C上的充电电压呈线性上升,延时精度高,芯片Ul引脚6电平为2/3阀值电压,芯片U2的积分时间常数为100RC,因而使延时得以延长,当电容C上的充电电压超过芯片Ul引脚6的阀值电平的2/3时,芯片Ul复位,输出端Vo呈低电平,计时结束。
【主权项】
1.一种延时电路,包括芯片U1、芯片U2、电容C、电阻R、电容Cl、三极管VTl和电容C2,其特征在于,所述芯片Ul引脚4分别连接芯片Ul引脚8、电阻R4、电源VCC、电阻R7、芯片U2引脚4和电阻R1,芯片Ul引脚2分别连接电阻R4另一端、电容C2和电阻R5,电容C2连接输入端Vi,所述芯片Ul引脚3连接输出端Vo,芯片Ul引脚I分别连接电阻R5另一端、电阻R、电容C3、芯片U2引脚13、电阻R3和电阻R2并接地,芯片Ul引脚5连接接地电容Cl,芯片Ul引脚6分别连接三极管VTl集电极、电容C和芯片U2引脚I,芯片Ul引脚7分别连接电阻R7另一端和三极管VTl基极,三极管VTl发射极分别连接电容C另一端、电阻R另一端、电容C3另一端和电阻R7,电阻R7另一端连接芯片U2引脚2,芯片U2引脚8连接电阻R3另一端,芯片U2引脚3连接电阻R8,电阻R8另一端分别连接电阻Rl另一端和电阻R2另一端。
2.根据权利要求1所述的延时电路,其特征在于,所述芯片Ul型号为NE555。
3.根据权利要求1所述的延时电路,其特征在于,所述芯片U2型号为MC4573。
4.根据权利要求1所述的延时电路,其特征在于,所述电源VCC电压为6V。
【专利摘要】本实用新型公开了一种延时电路,包括芯片U1、芯片U2、电容C、电阻R、电容C1、三极管VT1和电容C2,芯片U1引脚4分别连接芯片U1引脚8、电阻R4、电源VCC、电阻R7、芯片U2引脚4和电阻R1,芯片U1引脚2分别连接电阻R4另一端、电容C2和电阻R5,电容C2连接输入端Vi,芯片U1引脚3连接输出端Vo。本实用新型延时电路结构简单,使用电子元件少,造价低廉,包括芯片U1和由芯片U2组成的积分电路,用于很长延时的场合,且控制精度高。
【IPC分类】H03K17-28
【公开号】CN204559533
【申请号】CN201520257507
【发明人】李俊
【申请人】李俊
【公开日】2015年8月12日
【申请日】2015年4月24日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1