一种快速低开销峰值检测电路的制作方法

文档序号:7546609阅读:253来源:国知局
一种快速低开销峰值检测电路的制作方法
【专利摘要】本发明公开了一种快速低开销峰值检测电路。相对于传统的峰值检测电路,本发明主要进行了以下改进:第一,去掉传统峰值检测电路中的充放电电容,使得峰值检测结果更加快速且大大降低了芯片面积开销;第二,巧妙采用了PM0S管作为四路正交信号输入管,并使输入管直流状态为亚导通,利用四路正交信号瞬时电压对PM0S管导通能力的不同得到比较电压并与阈值电压比较,最终得出检测结果。本发明具有快速获取检测结果,低开销,低功耗,便于集成的优点。
【专利说明】一种快速低开销峰值检测电路

【技术领域】
[0001] 本发明用于集成电路设计领域,具体涉及一种快速低开销峰值检测电路。

【背景技术】
[0002] 在当前模拟CMOS集成电路设计领域,尤其在射频接收器中,射频(RF)信号被接 收器所接收,然而RF信号强度会随着接收器距信号发射源的远近或者周围环境的变化而 变化,如果该信号强度过弱,将会导致整个系统的信噪比降低,而信号过强将导致接收机饱 和,从而在信号处理的过程中引入显著的非线性,因此,在接收通路上通常需要一个自动增 益控制电路(AGC),来控制整个系统的增益,保证在弱信号输入时有较大的增益,而在强信 号输入时有较小的增益,这样,AGC就需要一个检测机制,并将检测结果提供给控制电路进 行反馈控制,这就是峰值检测电路。 在集成电路设计中,传统的峰值检测电路往往离不开充放电电容,如图1所示,其基 本原理就是通过检测输入信号幅值的不同产生充放电电流,电流对电容充放电产生比较电 压,比较电压与参考电压比较得出比较结果进而控制系统增益。然而,这种检测机制也存在 一定的弊端:首先,为了得到一个稳定的参考电压,充放电电容的容值往往不能太小,而大 的容值意味着大的面积开销,增加了设计的成本;其次,在对电容充电时,较大的电容会使 得充电时间较慢,这直接导致峰值检测输出结果时间较长,影响系统的后续操作。


【发明内容】

[0003] 本发明是针对传统峰值检测电路检测速度慢,面积开销大的问题,提出了一种快 速低开销峰值检测电路,本发明的主要特征在于: 所述电路结构包括高低阈值电压产生电路,峰值比较电压产生电路以及峰值检测输出 电路三个部分,电路由尾电流源IB提供偏置电流,通过PM0S管(P1)按照1:1:1:1:2的比 例分别镜像到PM0S电流源管(P2),PM0S电流源管(P3),PM0S电流源管(P4),PM0S电流源 管(P5),PM0S管(P2)的漏端接第一电阻(R1)的一端,第一电阻(R1)的另一端与可变电阻 (Rs)串联,可变电阻(Rs)的另一端与第二电阻(R2)串联,第二电阻(R2)的另一端接地, PM0S管(P2)的漏端产生直流电压(Ve),(Ve)作为直流偏置电压分别接PM0S管(P7)的栅 端,PM0S管(P8)的栅端,PM0S管(P10)的栅端,PM0S管(P11)的栅端,PM0S管(P12)的栅 端,PM0S管(P13)的栅端为其提供直流偏置,串联可变电阻(Rs)的两端可以根据需要产生 一个高电压(VI)和一个低电压(V2),高电压(VI)接到PM0S管(P9)的栅端,PM0S管(P9) 的漏端接地,PM0S管(P9)的源端与PM0S电流源管(P4)的漏端相接,同时,还与PM0S管 (P8)的源端相接,产生高阈值电压(V H)并连接到第一比较器(CMP1)的正端,PM0S管(P8) 的漏端接地;低电压(V2)接到PM0S管(P6)的栅端,PM0S管(P6)的漏端接地,PM0S管(P6) 的源端与PM0S电流源管(P3)的漏端相接,同时,还与PM0S管(P7)的源端相接,产生低阈 值电压(')并连接到第二比较器(CMP2)的负端,PM0S管(P7)的漏端接地;调整直流偏 置电压(\),使得四路正交信号输入管PM0S管(P10)、PM0S管(Pll)、PM0S管(P12)、PM0S 管(P13)都工作在亚阈值区,也就是说PMOS管(P10)、PM0S管(P11)、PM0S管(P12)、PM0S 管(P13)都工作在亚导通状态,第一路正交信号(VIP)通过第一电容(Cl)耦合到PM0S管 (P10)的栅端,第二路正交信号(V IN)通过第二电容(C2)耦合到PM0S管(P11)的栅端,第三 路正交信号(VQP)通过第三电容(C3)耦合到PM0S管(P12)的栅端,第四路正交信号(V QN) 通过第四电容(C4)耦合到PMOS管(P13)的栅端,PMOS管(P10)的漏端,PMOS管(P11)的 漏端,PM0S管(P12)的漏端和PM0S管(P13)的漏端均接地,PM0S管(P10)的源端,PM0S管 (P11)的源端,PMOS管(P12)的源端和PMOS管(P13)的源端相接并与PMOS电流源管(P5) 的漏端相接产生峰值比较电压(V。),峰值比较电压(V c)分别接到第一比较器(CMP1)的负 端和第二比较器(CMP2)的正端,第一比较器(CMP1)的输出与第一 buffer(BUFl)的输入相 接,第一 buffer(BUFl)的输出接(SR触发器)的(S)端,第二比较器(CMP2)的输出与第二 buffer(BUF2)的输入相接,第二buffer(BUF2)的输出接(SR触发器)的(R)端,(SR触发 器)的输出端(Q)接输出端口(OUT)。 本发明的主要特点在于: 1. 电路的比较电压由PMOS管作为输入管的源极跟随器产生,使输入管工作在亚阈值 区,通过正交信号耦合到输入管栅端的瞬时电压对输入管导通能力的不同得到比较电压; 2. 高低阈值电压的产生由一个可变电阻分压得到,可变电阻的大小可以根据峰值检测 的需要灵活设置,并得到合适的高低阈值电压; 3. 省去了传统峰值检测电路中的充放电电容,大大减小了芯片面积开销,提高了检测 速度。

【专利附图】

【附图说明】
[0004] 图1传统应用中峰值检测电路结构示意图; 图2本发明提出的快速低开销峰值检测电路结构; 图3四路正交信号某一瞬时电压不意图。

【具体实施方式】
[0005] 以下结合附图,详细说明发明公开的一种快速低开销峰值检测电路结构和工作过 程。 在本发明的实施例中,如图2所示,整个峰值检测电路主要由高低阈值电压产生电路, 峰值比较电压产生电路以及峰值检测输出电路三个部分组成。 电路由尾电流源IB提供偏置电流,通过PM0S管P1按照1:1:1:1:2的比例分别镜像到 PM0S电流源管P2, PM0S电流源管P3, PM0S电流源管P4, PM0S电流源管P5, PM0S管P2的漏 端接第一电阻R1的一端,第一电阻R1的另一端与可变电阻Rs串联,可变电阻Rs的另一端 与第二电阻R2串联,第二电阻R2的另一端接地,PM0S管P2的漏端产生直流电压V e,Ve作 为直流偏置电压分别接PMOS管P7的栅端,PMOS管P8的栅端,PMOS管P10的栅端,PMOS管 P11的栅端,PM0S管P12的栅端,PM0S管P13的栅端为其提供直流偏置,串联可变电阻Rs 的两端可以根据需要产生一个高电压VI和一个低电压V2,高电压VI接到PMOS管P9的栅 端,PM0S管P9的漏端接地,PM0S管P9的源端与PM0S电流源管P4的漏端相接,同时,还与 PM0S管P8的源端相接,PM0S管(P8)的漏端接地,PM0S管P8、PM0S管P9以及PM0S管P4 一起构成了一个源极跟随器,其输出产生高阈值电压VH并连接到第一比较器CMP1的正端; 低电压V2接到PMOS管P6的栅端,PMOS管P6的漏端接地,PMOS管P6的源端与PMOS电流 源管P3的漏端相接,同时,还与PMOS管P7的源端相接,PMOS管P7的漏端接地,PMOS管P6、 PMOS管P7以及PMOS管P3 -起构成了一个源极跟随器,其输出产生低阈值电压\并连接 到第二比较器CMP2的负端,高、低阈值电压将用于与峰值电压的比较得出检测结果。 在峰值比较电压产生电路中,调整直流偏置电压Ve,使得四路正交信号输入管PMOS管 P10、PM0S管P11、PM0S管P12、PM0S管P13都工作在亚阈值区,也就是说PMOS管P10、PM0S 管Pll、PMOS管P12、PMOS管P13都工作在亚导通状态,第一路正交信号VIP通过第一电容 C1耦合到PMOS管P10的栅端,第二路正交信号VIN通过第二电容C2耦合到PMOS管P11的 栅端,第三路正交信号V QP通过第三电容C3耦合到PMOS管P12的栅端,第四路正交信号VQN 通过第四电容C4耦合到PMOS管P13的栅端,PMOS管P10的漏端,PMOS管P11的漏端,PMOS 管P12的漏端和PMOS管P13的漏端均接地,PMOS管P10的源端,PMOS管P11的源端,PMOS 管P12的源端和PMOS管P13的源端相接并与PMOS电流源管P5的漏端相接,同样构成了一 个源极跟随器,这样做的主要目的是,当四路正交信号分别通过电容耦合到输入管的栅端 时,四个输入管的直流工作状态都处于亚阈值区,但其工作状态还将受到耦合到栅端的四 路正交交流信号的影响,为了更加直观的解释峰值比较电压的产生,可以选择某一瞬时时 刻四路正交信号的状态进行分析,如图3所示,四路正交信号% [)、¥"、¥(^、¥_,每路信号间相 位相差90°,假设直流偏置电压VG处于四路正交信号以外,当四路正交信号经过耦合电容 后,变成了以电压\为共模电压的四路正交信号,这里分别用V10表示信号V IP经第一电容 C1到PMOS管P10的栅端电压,用VII表示信号VIN经第二电容C2到PMOS管P11的栅端电 压,用V12表示信号V QP经第三电容C3到PMOS管P12的栅端电压,用V13表示信号VQN经第 四电容C4到PMOS管P13的栅端电压,在虚线所示的t时刻,电压V10和电压V12的瞬时电 压刚好等于共模电压\,由于每个信号之间相位相差90°,所以此时,电压VII处于正弦信 号的波峰,电压V13处于正弦信号的波谷,处于共模电压的V10和V12将继续保持PMOS管 P10和PMOS管P12处于亚导通状态,处于波峰的瞬时电压VII比共模电压Ve还高,PMOS管 P11将继续处于亚导通状态,理论上PMOS管P11的源端电压会提高,但由于PMOS管P11已 工作在亚导通状态,所以电压提高的幅度非常有限,相反,处于波谷的瞬时电压V13比共模 电压V e低,会使PMOS管P13导通能力加强甚至如果幅值过大会使其进入饱和区,PMOS管 P13的源端电压会被拉低,其下拉能力明显要大于上拉能力,这样就产生了随正交输入信号 电压幅值变化的峰值比较电压%。瞬时时刻t的选择是一种比较典型的时刻,此瞬时时刻 的分析原理适用于其它任何瞬时时刻的分析。 在峰值检测输出电路中,峰值比较电压V。分别接到第一比较器CMP1的负端和第二比 较器CMP2的正端,第一比较器CMP1的输出与第一 buffer BUF1的输入相接,第一 buffer BUF1的输出接SR触发器的S端,第二比较器CMP2的输出与第二buffer BUF2的输入相接, 第二buffer BUF2的输出接SR触发器的R端,SR触发器的输出端Q接输出端口 OUT,峰值 检测输出的结果如下表所示, 表1

【权利要求】
1. 一种快速低开销峰值检测电路,其特征在于,所述电路结构包括高低阈值电压产生 电路,峰值比较电压产生电路以及峰值检测输出电路三个部分,电路由尾电流源I B提供偏 置电流,通过PMOS管(P1)按照1:1:1:1:2的比例分别镜像到PMOS电流源管(P2),PMOS 电流源管(P3),PMOS电流源管(P4),PMOS电流源管(P5),PMOS管(P2)的漏端接第一电阻 (R1)的一端,第一电阻(R1)的另一端与可变电阻(Rs)串联,可变电阻(Rs)的另一端与第 二电阻(R2)串联,第二电阻(R2)的另一端接地,PMOS管(P2)的漏端产生直流电压(V e), (\)作为直流偏置电压分别接PMOS管(P7)的栅端,PMOS管(P8)的栅端,PMOS管(P10)的 栅端,PMOS管(P11)的栅端,PMOS管(P12)的栅端,PMOS管(P13)的栅端为其提供直流偏 置,串联可变电阻(Rs)的两端可以根据需要产生一个高电压(VI)和一个低电压(V2),高电 压(VI)接到PMOS管(P9)的栅端,PMOS管(P9)的漏端接地,PMOS管(P9)的源端与PMOS 电流源管(P4)的漏端相接,同时,还与PMOS管(P8)的源端相接,产生高阈值电压(VH)并连 接到第一比较器(CMP1)的正端,PMOS管(P8)的漏端接地;低电压(V2)接到PMOS管(P6) 的栅端,PMOS管(P6)的漏端接地,PMOS管(P6)的源端与PMOS电流源管(P3)的漏端相接, 同时,还与PMOS管(P7)的源端相接,产生低阈值电压(VJ并连接到第二比较器(CMP2)的 负端,PMOS管(P7)的漏端接地;调整直流偏置电压(V e),使得四路正交信号输入管PMOS管 (P10)、PMOS管(Pll)、PMOS管(P12)、PMOS管(P13)都工作在亚阈值区,也就是说PMOS管 (P10)、PMOS管(Pll)、PMOS管(P12)、PMOS管(P13)都工作在亚导通状态,第一路正交信 号(V IP)通过第一电容(C1)耦合到PMOS管(P10)的栅端,第二路正交信号(VIN)通过第二 电容(C2)耦合到PMOS管(P11)的栅端,第三路正交信号(V QP)通过第三电容(C3)耦合到 PMOS管(P12)的栅端,第四路正交信号(VJ通过第四电容(C4)耦合到PMOS管(P13)的 栅端,PMOS管(P10)的漏端,PMOS管(P11)的漏端,PMOS管(P12)的漏端和PMOS管(P13) 的漏端均接地,PMOS管(P10)的源端,PMOS管(P11)的源端,PMOS管(P12)的源端和PMOS 管(P13)的源端相接并与PMOS电流源管(P5)的漏端相接产生峰值比较电压(Vc),峰值比 较电压(V c)分别接到第一比较器(CMP1)的负端和第二比较器(CMP2)的正端,第一比较器 (CMP1)的输出与第一buffer (BUF1)的输入相接,第一buffer (BUF1)的输出接(SR触发器) 的⑶端,第二比较器(CMP2)的输出与第二buffer (BUF2)的输入相接,第二buffer (BUF2) 的输出接(SR触发器)的(R)端,(SR触发器)的输出端(Q)接输出端口(OUT)。
【文档编号】H03G3/20GK104218909SQ201410439659
【公开日】2014年12月17日 申请日期:2014年9月1日 优先权日:2014年9月1日
【发明者】王志鹏 申请人:长沙景嘉微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1