一种基于0.13umSiGeBiCMOS工艺的三次谐波混频器的制作方法

文档序号:13515869阅读:380来源:国知局
一种基于0.13um SiGeBiCMOS工艺的三次谐波混频器的制作方法

本发明属于混频器的技术领域,具体涉及一种基于0.13umsigebicmos工艺的三次谐波混频器。



背景技术:

混频器是通信与雷达系统中的核心器件,其功能是实现频谱的向上或向下搬移,经常被用在频率合成器和混频链模块中,也常用在超外差接收机中。目前,多数混频器为基波混频或者偶次(多为二次)谐波混频,想要实现w波段频率信号的下变频,需要直接从压控振荡器(vco)得到w波段或者45ghz左右频率信号来提供本振频率信号,而这一过程难度很大,因为vco在毫米波频段设计困难,尤其是设计宽带和低相位噪声的vco就更加困难。如果使用三次谐波混频器,可以进一步降低本振频率,从而降低对vco的设计要求,而四次或更高次谐波混频虽然可以更进一步降低本振频率,但由于谐波阶数过高,高阶谐波的功率会变得很小,使得变频损耗变大,增加了设计谐波混频器的设计难度,在性能上不能得到很好地保证,复杂度和难度都会增加。



技术实现要素:

本发明的目的在于针对现有技术的不足,提供一种基于0.13umsigebicmos工艺的三次谐波混频器,以解决现有混频器在w波段频率信号的下变频技术困难的问题。

为达到上述目的,本发明采取的技术方案是:

提供一种基于0.13umsigebicmos工艺的三次谐波混频器,其包括倍频电路和与倍频电路连接的混频电路;

倍频电路包括bjt1、bjt2和bjt3;bjt1的基极为倍频电路的输入端,bjt1的集电极与bjt2的基极电连接;bjt2的集电极与bjt3的基极电连接;

混频电路包括balun、rfbalun和gilbert混频单元;gilbert混频单元包括共发射极的bjt4和bjt5以及bjt6和bjt7;bjt4和bjt5的发射极与bjt8的集电极连接;bjt6和bjt7的发射极与bjt9的集电极连接;balun的一输出端分别与bjt4和bjt7的基极电连接,其另一输出端分别与bjt5和bjt6的基极电连接;rfbalun的输出端分别与bjt8和bjt9的基极电连接。

优选地,bjt1、bjt2和bjt3的发射极均接地;bjt1、bjt2和bjt3的集电极均与直流偏置电路连接。

优选地,直流偏置电路包括电源vdd和与电源vdd电连接的匹配电路。

优选地,倍频电路中bjt3的集电极与混频电路中的balun连接。

优选地,rfbalun的两个输出端分别与电源vdd连接。

优选地,balun和rfbalun均为可实现上下层金属耦合的宽带耦合巴伦。

本发明提供的基于0.13umsigebicmos工艺的三次谐波混频器,具有以下

有益效果:

本发明包括倍频电路和混频电路,倍频电路中的bjt1、bjt2和bjt3完成三次倍频,提供三陪的本振频率,同时直流偏置电路实现倍频电路输入输出的匹配。混频电路中balun实现本振与射频频率由平衡到不平衡的转换,实现宽带变频;上下层宽带耦合实现balun的小型化设计,六个bjt管组成gilbert混频单元完成射频频率向下的频谱搬移,实现射频频率与本振频率的频谱混频,得到所需中频频率。

本发明采用集成电路设计,配合0.13umsigebicmos工艺,使功耗低至50mw,利用balun进行输入输出端的匹配,实现低变频损耗和宽带混频,提高设计冗余度。混频器是三次(奇数)谐波混频,本振频率在ka波段,射频频率在w波段,输出频率92ghz~95ghz,可适用于w波段成像雷达、制导炸弹、探测雷达、导弹导引头等多种系统,具有很强的实用性。

附图说明

图1为基于0.13umsigebicmos工艺的三次谐波混频器的结构拓补图。

图2为基于0.13umsigebicmos工艺的三次谐波混频器balun和rfbalun仿真图。

图3为基于0.13umsigebicmos工艺的三次谐波混频器的中频频率dc-3ghz输出功率仿真图。

图4为基于0.13umsigebicmos工艺的三次谐波混频器的中频频率为1ghz时输出功率仿真图。

图5为基于0.13umsigebicmos工艺的三次谐波混频器的中频频率为2ghz时输出功率仿真图。

图6为基于0.13umsigebicmos工艺的三次谐波混频器的本振与中频隔离度仿真图。

图7为基于0.13umsigebicmos工艺的三次谐波混频器的3倍本振与射频隔离度仿真图。

图8为基于0.13umsigebicmos工艺的三次谐波混频器的噪声系数仿真图。

图9为基于0.13umsigebicmos工艺的三次谐波混频器的中频为dc-3ghz的变频损耗测试结果图。

图10为基于0.13umsigebicmos工艺的三次谐波混频器的中频固定为1ghz的变频损耗测试结果图。

图11为基于0.13umsigebicmos工艺的三次谐波混频器的本振到中频的隔离度。

具体实施方式

下面对本发明的具体实施方式进行描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。

根据本申请的一个实施例,如图1-11所示,本方案的基于0.13umsigebicmos工艺的三次谐波混频器,包括倍频电路和与倍频电路连接的混频电路。

倍频电路包括bjt1、bjt2和bjt3,其中bjt1的基极为倍频电路的输入端,bjt1的集电极与bjt2的基极电连接,bjt2的集电极与bjt3的基极电连接。bjt1、bjt2和bjt3的发射极均接地;bjt1、bjt2和bjt3的集电极均与直流偏置电路连接。直流偏置电路包括电源vdd和与电源vdd电连接的匹配电路。

其中,bjt1、bjt2、bjt3、bjt4、bjt5、bjt6、bjt7、bjt8和bjt9均为bjt晶体管,其后面的数字1-9代表bjt晶体管在电路中的不同位置。

混频电路包括balun、rfbalun和gilbert混频单元;gilbert混频单元包括bjt4、bjt5、bjt6、bjt7、bjt8和bjt9。其中,bjt4和bjt5以及bjt6和bjt7共发射极。bjt4和bjt5的发射极与bjt8的集电极连接;bjt6和bjt7的发射极与bjt9的集电极连接;balun的一输出端分别与bjt4和bjt7的基极电连接,其另一输出端分别与bjt5和bjt6的基极电连接;rfbalun的输出端分别与bjt8和bjt9的基极电连接。

倍频电路中bjt3的集电极与混频电路中的balun连接,rfbalun的两个输出端分别与电源vdd连接。balun(巴伦)和rfbalun(rf巴伦)均为可实现上下层金属耦合的宽带耦合巴伦。

0.13umsigebicmos工艺为ibm公司的0.13umsigebicmos的7层金属工艺,本方案的三次谐波混频器可使用其中的任意一层金属,即可具有低变频损耗、高谐波抑制、高隔离度的特点。

下面对本方案的基于0.13umsigebicmos工艺的三次谐波混频器的工作流程做如下说明:

参考图1,信号进入倍频电路中,通过bjt1、bjt2和bjt3,实现本振频率的三倍频与本振功率的放大,直流偏置电路实现bjt1、bjt2和bjt3的输入输出匹配,倍频电路使得本振频率有足够的功率驱动后级gilbert混频单元的开关管。

信号进入混频电路,经过处于w波段的balun,变为两路差分信号并进入bjt4、bjt5、bjt6和bjt7中。同时,射频信号从处于w波段的rfbalun进入,分成两路差分信号,进入bjt8和bjt9中。上边位置的bjt4、bjt5、bjt6和bjt7,与下边位置的bjt8和bjt9形成双平衡混频,使得射频频率向下的频谱搬移,实现射频频率与本振频率的频谱混频,得到所需的中频频率,且在较大程度上抑制了偶次谐波,并能得到本振与射频端口的高隔离度,最终实现低变频损耗、高谐波抑制和高隔离度的三次谐波混频器。

参考图2,在w波段下balun和rfbalun的s参数仿真结果,由图可知,balun和rfbalun在w波段可实现30ghz左右的带宽,在该频段内差损在5db以下,回波12db以下,在该频段内,幅度不平衡度小于0.5db,相位不平衡度小于3.5度,其性能结果满足混频器设计中所需要的平衡到不平衡的转换,得到两路w波段差分信号,具有小型化与宽带的特点。

参考图3,在本振功率为5.5dbm,射频频率为94ghz,功率为-30dbm时,对中频频率dc-3ghz的输出功率进行仿真,由图可知,在dc-3ghz范围内最大变频损耗为1db,最大增益为3db。

参考图4,在本振功率为5dbm,射频频率为92-95ghz,功率为-30dbm时,对中频频率固定为1ghz的输出功率进行仿真,由图可知,在92-95ghz范围内最大变频损耗为2db,最大变频增益为4db。

参考图5,在本振功率为5dbm,射频频率为92-95ghz,功率为-30dbm时,对中频频率固定为2ghz的输出功率进行仿真,由图可知,在92-95ghz范围内最大变频损耗为1db,最大变频增益为2db。

参考图6,本振与中频的隔离度,由图可得,lo/if隔离度大于30db。

参考图7,3倍本振与中频的隔离度,由图可得,3lo/if隔离度大于42db。

参考图8,对噪声系数的仿真,由图可知,噪声系数小于17.5db。

参考图9,在本振功率为6dbm,射频频率为94.6ghz,功率为-17.11dbm时,对中频频率dc-3ghz的输出功率的仿真,由图可知,在dc-3ghz范围内最大变频损耗为2.3db,满足项目要求。

参考图10,在本振功率为6dbm,射频频率为91.9-95.2ghz,中频频率固定为1ghz的输出功率的仿真,由图可知,在91.9-95.2ghz范围内最大变频损耗为0.6db,满足项目要求。

参考图11,本振到中频的隔离度,由图可知,lo/if隔离度大于30db。

从以上仿真可知,本发明在满足项目的要求下,还具有低变频损耗、高谐波抑制和高隔离度的特点。

本发明采用集成电路设计,配合0.13umsigebicmos工艺,使功耗低至50mw,利用balun进行输入输出端的匹配,实现低变频损耗和宽带混频,提高设计冗余度。混频器是三次(奇数)谐波混频,本振频率在ka波段,射频频率在w波段,输出频率92ghz~95ghz,可适用于w波段成像雷达、制导炸弹、探测雷达、导弹导引头等多种系统,具有很强的实用性。

虽然结合附图对发明的具体实施方式进行了详细地描述,但不应理解为对本专利的保护范围的限定。在权利要求书所描述的范围内,本领域技术人员不经创造性劳动即可做出的各种修改和变形仍属本专利的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1