一种三态门的制作方法

文档序号:16197370发布日期:2018-12-08 06:16阅读:487来源:国知局
一种三态门的制作方法

本发明涉及集成电路技术领域,尤其涉及到三态门。



背景技术:

现有技术的三态门所需要的管子多,为了简化电路结构,降低管子数,设计了一种三态门。



技术实现要素:

本发明旨在解决现有技术的不足,提供一种三态门。

一种三态门,包括第一nmos管、第一pmos管和第二nmos管:

所述第一nmos管的栅极接输入端a,漏极接电源电压vcc,源极接所述第一pmos管的源极并作为三态门的输出端out;所述第一pmos管的栅极接输入端a,漏极接所述第二nmos管的漏极,源极接所述第一nmos管的源极并作为三态门的输出端out;所述第二nmos管的栅极接输入端b,漏极接所述第一pmos管的漏极,源极接地。

当三态门的输入端a为高电平时,输入端b为高电平或低电平时,所述第一nmos管的栅极为高电平,所述第一pmos管的栅极为高电平,三态门的输出端out为高电平;当三态门的输入端a为低电平时,输入端b为高电平时,所述第一nmos管的栅极为低电平,所述第一pmos管的栅极为低电平,所述第二nmos管的栅极为高电平,三态门的输出端out为低电平;三态门的输入端a为低电平时,输入端b为低电平时,所述第一nmos管的栅极为低电平,所述第二nmos管的栅极为低电平,三态门的输出端out为高阻态。

附图说明

图1为本发明的一种三态门的电路图。

具体实施方式

以下结合附图对本发明内容进一步说明。

一种三态门,如图1所示,包括第一nmos管10、第一pmos管20和第二nmos管30:

所述第一nmos管10的栅极接输入端a,漏极接电源电压vcc,源极接所述第一pmos管20的源极并作为三态门的输出端out;所述第一pmos管20的栅极接输入端a,漏极接所述第二nmos管30的漏极,源极接所述第一nmos管10的源极并作为三态门的输出端out;所述第二nmos管30的栅极接输入端b,漏极接所述第一pmos管20的漏极,源极接地。

当三态门的输入端a为高电平时,输入端b为高电平或低电平时,所述第一nmos管10的栅极为高电平,所述第一pmos管20的栅极为高电平,三态门的输出端out为高电平;当三态门的输入端a为低电平时,输入端b为高电平时,所述第一nmos管10的栅极为低电平,所述第一pmos管20的栅极为低电平,所述第二nmos管30的栅极为高电平,三态门的输出端out为低电平;三态门的输入端a为低电平时,输入端b为低电平时,所述第一nmos管10的栅极为低电平,所述第二nmos管30的栅极为低电平,三态门的输出端out为高阻态。

对上述所提供的实施方式的说明,仅是本发明的优选实施方式的说明,对本技术领域的技术人员来说能够根据以上说明进行实现或使用本发明。应当指出,对于本技术领域的技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,任何不超出本发明实质精神范围内的发明创造,应视为本发明的保护范围。



技术特征:

技术总结
本发明公开了一种三态门。一种三态门包括第一NMOS管、第一PMOS管和第二NMOS管。本发明所需的管子少,结构简单。

技术研发人员:徐中干
受保护的技术使用者:杭州展虹科技有限公司
技术研发日:2018.09.14
技术公布日:2018.12.07
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1