一线调光电路、芯片及系统的制作方法

文档序号:16794383发布日期:2019-02-01 19:47阅读:412来源:国知局
一线调光电路、芯片及系统的制作方法

本申请实施例涉及电路技术领域,尤其涉及一种一线调光电路、芯片及系统。



背景技术:

现有的一线调光技术,大多采用操作系统的处理器输出一个一线脉冲信号,然后通过这一个一线脉冲信号控制调光的开始和终止、控制光的亮度等。但是现有的操作系统中普遍应用了中断机制,中断机制执行时会干扰输出的一线脉冲信号,进而降低调光的正确性。

因此,亟待提供一种技术方案,以有效解决由于一线脉冲信号受到干扰导致调光的准确率降低的问题。



技术实现要素:

有鉴于此,本申请实施例所解决的技术问题之一在于提供一种一线调光电路、芯片及系统,用以解决现有技术中的上述问题。

本申请实施例提供了一种一线调光电路,其包括:脉冲输入端、控制输入端、计数器、驱动模块,其中,

所述脉冲输入端用于接收一线脉冲信号;

所述控制输入端用于接收控制信号,所述控制信号用于控制所述计数器处于计数状态或停止计数状态;

所述计数器处于计数状态时用于根据所述一线脉冲信号进行计数,所述计数器处于停止计数状态时用于输出计数结果;

所述驱动模块用于根据所述计数结果确定驱动信号,以进行调光。

可选地,所述控制信号的电平切换与所述一线脉冲信号的开始或终止对应。

可选地,所述控制信号的电平由第一电平切换至第二电平与所述一线脉冲信号的开始对应;或者,所述控制信号的电平由第二电平切换至第一电平与所述一线脉冲信号的终止对应。

可选地,若所述控制信号的电平为第一电平,则所述计数器处于计数状态;或者,若所述控制信号的电平为第二电平,则所述计数器处于停止计数状态。

可选地,所述控制信号的电平由第二电平切换至第一电平时,所述计数器重新开始计数。

可选地,所述根据所述一线脉冲信号进行计数包括:所述计数器计所述一线脉冲信号的上升沿个数。

可选地,所述驱动模块确定的驱动信号为驱动电流,所述驱动电流的电流的大小与所述计数结果成正相关或成负相关。

本申请实施例提供一种一线调光芯片,其包括如上所述的一线调光电路。

可选地,所述一线调光电路的控制输入端接收的控制信号复用为所述一线调光芯片的启动信号。

本申请实施例提供一种一线调光系统,其包括:处理器、如上所述的一线调光电路,

所述处理器包括脉冲输出端、控制输出端,所述一线调光电路包括:脉冲输入端、控制输入端、计数器、驱动模块,

所述处理器的控制输出端与所述一线调光电路的控制输入端连接,用于向所述一线调光电路输入控制信号,以通过所述控制信号控制所述一线调光电路的计数器处于计数状态或停止计数状态;

所述处理器的脉冲输出端与所述一线调光电路的脉冲输入端连接,用于向所述一线调光电路输入一线脉冲信号;

处于计数状态时所述一线调光电路的计数器用于根据所述一线脉冲信号进行计数,处于停止计数状态时所述一线调光电路的计数器用于输出计数结果;

所述一线调光电路的驱动模块用于根据所述计数器的计数结果确定驱动信号,以进行调光。

可选地,所述控制信号的高低电平切换与所述一线脉冲信号的开始或终止对应。

可选地,所述处理器还用于根据指令信息确定所述控制信号,所述指令信息用于指示所述一线脉冲信号的开始或终止。

本申请实施例提供的一线调光方案,通过接收的控制信号控制计数器处于计数状态或者停止计数状态,可以避免由于处理器的中断机制导致的计数出错,进而导致调光错误的情况,增加了一线调光系统的抗干扰能力,提高了调光的正确性,并可省略用于确定一线脉冲信号中高电平的脉冲宽度的模块,使得一线调光电路的结构简单。

附图说明

后文将参照附图以示例性而非限制性的方式详细描述本申请实施例的一些具体实施例。附图中相同的附图标记标示了相同或类似的部件或部分。本领域技术人员应该理解,这些附图未必是按比例绘制的。附图中:

图1为本申请实施例提供的一种一线调光电路的结构示意图;

图2为图1中的一线调光电路的信号时序图;

图3为一种图1中的一线调光电路在中断机制干扰下的控制时序图;

图4为另一种图1中的一线调光电路在中断机制干扰下的控制时序图;

图5为本申请实施例提供的一种一线调光系统的结构示意图;

图6为本申请实施例提供的另一种一线调光电路的结构示意图;

图7为图6中的一线调光电路的信号时序图。

具体实施方式

实施本申请实施例的任一技术方案必不一定需要同时达到以上的所有优点。

为了使本领域的人员更好地理解本申请实施例中的技术方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请实施例一部分实施例,而不是全部的实施例。基于本申请实施例中的实施例,本领域普通技术人员所获得的所有其他实施例,都应当属于本申请实施例保护的范围。

下面结合本申请实施例附图进一步说明本申请实施例具体实现。

实施例一

图1为本申请实施例提供的一种一线调光电路的结构示意图,该电路可以为一线调光芯片的一部分,如图1所示,其包括:一线脉冲输入端、抗尖峰脉冲(Deglitch)电路、计数器(CURRENT ADC)、控制器、电流漏(CURRENT SINK)。

一线脉冲输入端,用于接收一线脉冲信号(1-WIRE PULSES INPUT),电阻REN为一线脉冲输入端的下拉电阻,用于使一线脉冲输入端的默认输入为低电平。

抗尖峰脉冲(Deglitch)电路,用于滤除一线脉冲信号(1-WIRE PULSES INPUT)中的毛刺信号。当然,也可以不设置抗尖峰脉冲(Deglitch)电路,直接将一线脉冲输入端与计数器连接,本实施例对此不进行限定。

计数器(CURRENT ADC),在一线脉冲信号的触发下开始计数,并计一线脉冲信号中上升沿的个数,然后再一线脉冲信号(1-WIRE PULSES INPUT)的触发下停止计数,并输出计数结果。

驱动模块,用于根据计数结果提供驱动信号,驱动信号用于驱动LED灯发光,以进行调光。如图1所示,驱动光模块具体可以为电流漏(CURRENT SINK)。

一线脉冲信号1-WIRE PULSES INPUT、一线调光芯片其他模块的启动信号STARTUP_OK、电流信号的时序图可以如图2所示。

在实际使用时,一线脉冲输入端开始接收一线脉冲信号。本实施例中,一线脉冲信号即作为控制信号使用,又用于使计数器进行计数。

具体地,一线脉冲信号可以具有多个上升沿,在图2中的t1时刻对应一线脉冲信号1-WIRE PULSES INPUT的第一个上升沿,此时,一线脉冲信号作为控制信号,一线脉冲信号的第一个上升沿触发计数器CURRENT ADC开始计数。同时,一线调光芯片中的控制器(图中未示出)可以控制一线调光芯片中的其他模块(例如电流漏CURRENT SINK)开始启动。

经过启动时间STARTUP time后到达t2时刻,启动信号STARTUP_OK由低电平切换为高电平,控制器确定一线脉冲芯片的其他模块启动完成。

在t1-t3时刻,一线脉冲信号用于使计数器进行计数。

在t3-t4时刻,一线脉冲信号再次作为控制信号,一线脉冲信号1-WIREPULSES INPUT处于高电平、其脉冲宽度大于或等于第一阈值TON,则控制器控制计数器CURRENT ADC停止计数,计数器CURRENT ADC停止计数后会输出计数结果。

具体地,电流漏CURRENT SINK可以根据计数结果确定驱动信号,驱动信号具体可以为电流漏的电流信号,电流信号的电流值可以与计数结果成比例关系,例如成正比或成反比。可以以软启动SOFT-START的方式启动电流漏CURRENTSINK所在的电路,输出电流信号作为驱动信号,进而通过电流信号驱动LED灯发光。图1中的LED的另一端通过电源线POWER LINE与电池或者DC/CD转换器的输出连接,以为LED灯供电。

另外,在t5-t6时刻,一线调光信号作为控制信号。一线调光信号的电平由高电平切换至低电平,且低电平的脉冲宽度大于或等于第二阈值,第二阈值具体可以为关断延时SHUT DOWN DELAY,一线调光芯片的其他模块关闭,从而进行下一轮的调光。

本实施例中,上述一线脉冲信号可以由一线调光芯片外接的一处理器确定并输出,由于处理器中存在中断机制,当中断机制执行时,处理器输出的信号会维持不变直至中断机制停止执行,但是,由于上述一线调光芯片仅通过一个一线脉冲信号进行控制以及计数,在控制过程中,当一线脉冲信号受到中断机制的干扰时,会导致一线调光芯片确定错误的电流值,进而使得LED的亮度错误。下述以两种出现错误的场景进行举例说明。

场景一

若处理器的中断机制在一线脉冲信号1-WIRE PULSES INPUT处于高电平时执行,则一线脉冲信号1-WIRE PULSES INPUT、表示一线调光芯片的其他模块启动完毕的启动信号STARTUP_OK、LED的电流信号LED CURRENT的时序图如图3所示。

具体地,如图3所示,t1时刻对应一线脉冲信号1-WIRE PULSES INPUT的第一个上升沿,此时,一线调光芯片的其他模块开始启动、计数器CURRENT ADC开始计数,经过STARTUP TIME时长,一线调光芯片的其他模块启动完成,启动信号STARTUP_OK由低电平切换至高电平,对应图中的t3时刻。

在t2时刻,一线脉冲信号1-WIRE PULSES INPUT处于高电平,此时处理器的中断机制开始执行,使得一线脉冲信号1-WIRE PULSES INPUT持续为高电平且脉冲宽度为TH(对应图中的t2-t5),TH大于第一阈值TON(对应图中的t2-t4)。此时,一线调光芯片的其他模块已经启动完成,则在t3时刻,即一线脉冲信号1-WIRE PULSES INPUT持续为高电平且脉冲宽度等于第一阈值TON,一线调光芯片的计数器CURRENT ADC停止计数,并根据计数结果确定电流信号的电流值大小,以进行调光。

但是由于上述出现“一线脉冲信号1-WIRE PULSES INPUT持续为高电平且脉冲宽度大于第一阈值TON”的原因是中断机制的干扰,在中断机制停止执行后,处理器会重新输出正确的一线调光信号,对应图3中的t5-t8时刻,但是由于一线调光芯片已经控制计数器CURRENT ADC停止计数,使得计数器CURRENTADC不会对t5-t6时刻的上升沿进行计数,进而使得计数器CURRENT ADC漏计多个上升沿,即计数结果错误,进而导致LED灯的亮度错误。

图3中的t7-t8时刻与图2中的t5-t6时刻类似,在此不再赘述。

场景二

若处理器的中断机制在一线脉冲信号1-WIRE PULSES INPUT处于低电平时执行,则一线脉冲信号1-WIRE PULSES INPUT、表示一线调光芯片的其他模块启动完毕的启动信号STARTUP_OK、LED的电流信号的时序图如图4所示。

具体地,如图4所示,t1时刻对应一线脉冲信号1-WIRE PULSES INPUT的第一个上升沿,此时,一线调光芯片的其他模块开始启动、计数器CURRENT ADC开始计数,经过STARTUP TIME时长,一线调光芯片的其他模块启动完成,启动信号STARTUP_OK由低电平切换至高电平,对应图中的t3时刻。

在t2时刻,一线脉冲信号1-WIRE PULSES INPUT处于低电平,此时处理器的中断机制开始执行,使得一线脉冲信号1-WIRE PULSES INPUT持续为高电平且脉冲宽度TL大于第二阈值SHUT DOWN DELAY。则在t4时刻,即一线脉冲信号1-WIRE PULSES INPUT持续为低电平且脉冲宽度等于第二阈值SHUT DOWNDELAY时,一线调光芯片的其他模块关闭,计数器CURRENT ADC停止计数。在t5时刻,一线脉冲信号1-WIRE PULSES INPUT重新翻转至高电平,一线调光芯片的其他模块重新启动,计数器CURRENT ADC也重新开始计数,并根据计数结果确定电流信号的电流值大小,以进行调光。

但是由于上述出现“一线脉冲信号1-WIRE PULSES INPUT持续为低电平且脉冲宽度大于第二阈值SHUT DOWN DELAY”的原因是中断机制的干扰,在中断机制停止执行后,处理器会重新输出一线调光信号,对应图4中的t5-t9时刻,但是由于在t5时刻计数器CURRENT ADC重新开始计数,并计t5-t6时刻中一线脉冲信号的上升沿个数,使得计数器CURRENT ADC丢失t1-t2时刻中的计数结果,进而使得计数器CURRENT ADC漏计多个上升沿,即计数结果错误,进而导致LED灯的亮度错误。

图4中的t6-t9时刻与图2中的t3-t6时刻类似,在此不再赘述。

为了避免上述问题,本申请实施例提供一种一线调光系统,如图5所示,其包括:处理器51和一线调光电路52。

如图5所示,所述处理器51包括脉冲输出端、控制输出端。所述一线调光电路52包括:脉冲输入端521、控制输入端522、计数器523、驱动模块524。

所述处理器51的控制输出端与所述一线调光电路52的控制输入端522连接,用于向所述一线调光电路52输入控制信号SEND_SIG;所述处理器51的脉冲输出端与所述一线调光电路52的脉冲输入端521连接,用于向所述一线调光电路52输入一线脉冲信号1-WIRE PULSES INPUT。

一线调光电路52的脉冲输入端521用于接收一线脉冲信号1-WIRE PULSESINPUT;

一线调光电路52的控制输入端522用于接收控制信号SEND_SIG,所述控制信号SEND_SIG用于控制所述计数器523处于计数状态或停止计数状态;

一线调光电路52的计数器523在所述控制信号SEND_SIG的控制下处于计数状态时用于根据所述一线脉冲信号1-WIRE PULSES INPUT进行计数,所述计数器523在所述控制信号SEND_SIG的控制下处于停止计数状态时用于输出计数结果;

一线调光电路52的驱动模块524用于根据所述计数结果确定驱动信号,以进行调光。

具体地,如图5所示,本实施例中的驱动模块524可以与LED灯的一端连接,LED灯另一端与电源线POWER LINE连接,以通过电源线POWER LINE为LED灯供电,驱动模块用于调节LED灯的亮度。

本实施例中,所述控制信号的高低电平切换与所述一线脉冲信号的开始或终止对应。

所述处理器51还用于根据指令信息确定所述控制信号,所述指令信息用于指示所述一线脉冲信号的开始或终止。确定控制信号后,由控制输出端输出至一线调光电路中。

由于一线脉冲信号1-WIRE PULSES INPUT由处理器51输出,则在实际使用时,处理器51中包括指令信息,指令信息可以用于指示一线脉冲信号1-WIREPULSES INPUT的开始、中断、终止等。本实施例中,控制信号SEND_SIG可以由处理器51根据指令信息确定,使得所述控制信号的电平切换与所述一线脉冲信号1-WIRE PULSES INPUT的开始或终止对应。

本实施例中,一线脉冲信号1-WIRE PULSES INPUT的开始与终止,可以为一线脉冲信号1-WIRE PULSES INPUT中上升沿的出现和结束。

具体地,一线脉冲信号1-WIRE PULSES INPUT的开始对应一线脉冲信号1-WIRE PULSES INPUT中的第一个上升沿出现,一线脉冲信号1-WIRE PULSESINPUT的终止对应一线脉冲信号中最后一个上升沿的结束。当然,这里的开始和终止仅仅指的是一次调光过程中的一线脉冲信号的开始和终止,在实际使用时,可以多次输出一线脉冲信号,例如可以多次重复输出类似下述图7示出的一线脉冲信号,对应多次调光,本实施例对此不进行限定。

当一线脉冲信号1-WIRE PULSES INPUT的第一个上升沿出现的同时,控制信号可以进行电平切换。一线脉冲信号1-WIRE PULSES INPUT的结束对应一线脉冲信号1-WIRE PULSES INPUT不再出现上升沿,此时,控制信号SEND_SIG可以再次进行电平切换。由于控制信号SEND_SIG的电平切换不受处理器51的中断机制的影响,使得一线调光电路52中的计数器523也不受中断机制的影响,减少了计数错误情况的发生,增加了一线调光系统的抗干扰能力。

本实施例中,确定的控制信号SEND_SIG的电平可以为第一电平和第二电平,若所述控制信号SEND_SIG的电平为第一电平,则所述计数器523处于计数状态;或者,若所述控制信号SEND_SIG的电平为第二电平,则所述计数器523处于停止计数状态。

结合上述控制信号的电平切换,当一线脉冲信号1-WIRE PULSES INPUT的第一个上升沿出现时,所述控制信号SEND_SIG的电平由第二电平切换至第一电平时,所述计数器的状态切换至计数状态,计数器523重新开始计数。即控制信号SEND_SIG的电平切换对应计数器523的状态的切换;或者,一线脉冲信号1-WIRE PULSES INPUT不再出现上升沿时,所述控制信号SEND_SIG的电平由第一电平切换至第二电平,计数器的状态切换至停止计数状态,计数器523输出计数结果。本实施例中,第一电平可以为高电平、第二电平可以为低电平。

本实施例中,如图6所示,计数器具体为计数器CURRENT ADC,控制输入端522接收控制信号后,控制信号可以传输至计数器CURRENT ADC的使能端,从而通过控制信号控制计数器CURRENT ADC处于计数状态或者停止计数状态。

本实施例中,所述驱动模块确定的驱动信号为驱动电流,所述驱动电流的电流的大小与所述计数结果成正相关或成负相关。

具体地,如图6所示,驱动模块可以包括电流漏CURRENT SINK,以通过电流漏CURRENT SINK控制LED灯流出的电流,以进行调光。可替代的,驱动模块也可以包括电流源CURRENT SOURCE,以通过电流源CURRENT SOURCE控制流入LED灯的电流,以进行调光。具体地控制电流信号的电流大小的方法可参考现有技术,本实施例对此不再赘述。

本实施例中,如图6所示,一线调光电路52还包括抗尖峰脉冲(Deglitch)电路,用于滤除一线脉冲信号1-WIRE PULSES INPUT中的毛刺信号,抗尖峰脉冲(Deglitch)电路的输入端用于输入一线脉冲信号1-WIRE PULSES INPUT,REN为一线脉冲输入端的下拉电阻,用于使一线脉冲输入端的默认输入为低电平。

抗尖峰脉冲(Deglitch)电路的输出端与计数器CURRENT ADC的计数输入端连接,使得计数器CURRENT ADC在计数状态时根据所述一线脉冲信号1-WIREPULSES INPUT进行计数。

具体地,本实施例中,所述计数器CURRENT ADC用于计所述一线脉冲信号1-WIRE PULSES INPUT的上升沿个数。当然,在其他实现方式中,计数器CURRENT ADC还可以用于计一线脉冲信号1-WIRE PULSES INPUT中下降沿的个数或者高、低电平的个数等,本实施例对此不进行限定。

进一步地,本实施例中,若上述一线调光电路52具体为一线调光芯片中的部分电路,则一线调光芯片还可以包括控制器(图中未示出),控制器用于控制一线调光芯片中除计数器CURRENT ADC之外的其他模块启动,其他模块例如驱动模块。上述一线调光电路的控制输入端接收的控制信号可以复用为所述一线调光芯片的启动信号,即,当控制信号SEND_SIG的电平切换至第一电平时,控制器可以控制其他模块开始启动。

当控制信号SEND_SIG的电平切换至第二电平时,计数器CURRENT ADC停止计数,当一线调光信号为低电平,且其脉冲宽度大于第二阈值时,控制器控制一线调光芯片中的其他模块关闭。

增加控制信号后,一线脉冲信号1-WIRE PULSES INPUT、控制信号、启动信号STARTUP_OK、LED的电流信号的时序图如图7所示。

具体地,在t1时刻,一线脉冲信号1-WIRE PULSES INPUT出现第一个上升沿,对应的,控制信号SEND_SIG切换至高电平,此时,计数器CURRENT ADC重新计一线脉冲的上升沿个数。

在t1-t2时刻,控制信号SEND_SIG持续为高电平,此时,即使处理器51的中断机制执行,中断机制执行时可以对应图中一线脉冲信号1-WIRE PULSESINPUT中的TH或者TL,计数器CURRENT ADC仍然计数正确,即计数器CURRENTADC计t1-t2时刻中一线脉冲信号1-WIRE PULSES INPUT的上升沿个数。且,在t1-t2时刻,一线调光芯片中的其他模块启动完成,启动信号STARTUP_OK切换至高电平。

在t2时刻,一线脉冲信号1-WIRE PULSES INPUT中不再包括上升沿,即一线脉冲信号1-WIRE PULSES INPUT终止,此时,控制信号SEND_SIG切换为低电平,计数器CURRENT ADC停止计数,并输出计数结果,以使驱动模块根据计数结果确定驱动信号,即LED的电流信号LED CURRENT,来进行调光。

在t3时刻,控制信号SEND_SIG处于低电平,且一线脉冲信号1-WIRE PULSES INPUT切换至低电平,且脉冲宽度等于第二阈值SHUT DOWN DELAY,此时,启动信号STARTUP_OK切换至低电平,一线调光芯片中的其他模块关闭,即LED的电流信号LED CURRENT也切换至低电平。

本实施例提供的一线调光系统,通过接收的控制信号控制计数器处于计数状态或者停止计数状态,可以避免由于处理器的中断机制导致的计数出错,进而导致LED灯的亮度错误的情况,增加了一线调光系统的抗干扰能力,并可以较为广泛地应用至单次调光、循环计数调光和连续调光等多类调光方案中。

同时,本实施例中的一线调光电路中,由于增加了控制信号,使得一线调光电路无需用于确定一线脉冲信号的高电平的脉冲宽度,可以减小一线调光电路的面积。与此同时,当一线调光电路属于一线调光芯片时,由于本申请提供的方案中增加了控制输入端,为了不增加一线调光芯片的引脚,上述实施例中的控制输入端可以复用一线调光芯片的其他引脚,从而减小上述一线调光电路占用的引脚资源,只要不影响一线调光芯片的正常使用即可。同样的,上述处理器中增加了控制输出端,其同样也可复用其他引脚,本实施例在此不再赘述。

本申请另一实施例提供一种一线调光方法,其包括:

通过所述控制信号控制所述计数器处于计数状态或停止计数状态;

处于计数状态时所述计数器根据所述一线脉冲信号进行计数,处于停止计数状态时所述计数器输出计数结果;

根据所述计数器的计数结果确定驱动信号,以进行调光。

具体地,本实施例中,所述控制信号的高低电平切换与所述一线脉冲信号的开始或终止对应。具体地一线调光方法与上述实施例中一线调光系统中应用的方法相似,在此不再赘述。

以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性的劳动的情况下,即可以理解并实施。

通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,所述计算机可读记录介质包括用于以计算机(例如计算机)可读的形式存储或传送信息的任何机制。例如,机器可读介质包括只读存储器(ROM)、随机存取存储器(RAM)、磁盘存储介质、光存储介质、闪速存储介质、电、光、声或其他形式的传播信号(例如,载波、红外信号、数字信号等)等,该计算机软件产品包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。

最后应说明的是:以上实施例仅用以说明本申请实施例的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。

本领域的技术人员应明白,本申请实施例的实施例可提供为方法、装置(设备)、或计算机程序产品。因此,本申请实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。

本申请实施例是参照根据本申请实施例的方法、装置(设备)和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。

这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。

这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1