并联谐振中频电源初始启动脉冲控制电路的制作方法

文档序号:17059419发布日期:2019-03-08 17:52阅读:557来源:国知局
并联谐振中频电源初始启动脉冲控制电路的制作方法

本实用新型涉及一种初始启动脉冲控制电路,特别涉及一种并联谐振中频电源初始启动脉冲控制电路。



背景技术:

随着工业的发展,对中频电源的功率需求也越来也大。中频电源的功率由几千千瓦到超过一万千瓦。由于并联谐振中频电源工作可靠,大功率中频电源通常选择并联谐振作为其工作模式。相比较于串联谐振中频电源,并联谐振中频电源存在启动成功率低的问题,如何更好的提高启动成功率是并联谐振中频电源面临的一个重大课题。

在实际应用中,并联全桥谐振中频电源工作过程中,主回路逆变电压理想状态,直流分量应该为零,但是实际工作过程中由于逆变驱动脉冲不是理想的180度触发,导致逆变电压出现直流分量。直流分量会降低电源的效率,甚至损坏可控硅。但是控制部分增加直流分流去除控制功能,会导致启动第一个触发脉冲的周期变短,第一个脉冲周期缩短到一定程度,会导致启动失败,大大降低了启动成功率。



技术实现要素:

本实用新型的提供的一种并联谐振中频电源初始启动脉冲控制电路,针对控制部分增加直流分流去除控制功能,会导致启动第一个触发脉冲的周期变短,导致启动失败的问题,将第一个周期PWM屏蔽,允许第二个及以后的PWM通过的电路,大大提高了启动成功率;解决现有技术问题,以克服现有技术的缺陷。

本实用新型提供一种并联谐振中频电源初始启动脉冲控制电路,包括:第一芯片U1、第二芯片U2、二极管D1、电容C1、电阻R1、反相器U4和与门U3;第一芯片U1至少具有QB端、UP端和CLEAR端;第二芯片U2至少具有J端、CLK端、RST端和Q端;第一芯片U1的UP端与PWM信号输入端PWM-IN相连;第一芯片U1的QB端与第二芯片U2的CLK端连接;二极管D1的负极与第一芯片U1的CLEAR端连接,正极与第二芯片U2的RST端连接;电容C1的一端与第一芯片U1的CLEAR端连接,另一端接电源端V;电阻R1的一端与第一芯片U1的CLEAR端连接,另一端接地GND;第二芯片U2的J端与启动信号端ON相连;反相器U4的输入端与启动信号端ON相连,输出端与第二芯片U2的RST端相连;与门U3的一个输入端与第一芯片U1的Q端相连,另一个输入端与PWM信号输入端PWM-IN相连,输出端与PWM信号输出端PWM-OUT相连。

进一步,本实用新型提供一种并联谐振中频电源初始启动脉冲控制电路,还可以具有这样的特征:第一芯片U1的型号为CD40193。

进一步,本实用新型提供一种并联谐振中频电源初始启动脉冲控制电路,还可以具有这样的特征:第一芯片U1还具有B端、DOWN端、GND端、VCC端、A端、LOAD端、C端和D端;第一芯片U1的B端、GND端、A端、C端和D端都接地GND;第一芯片U1的DOWN端、VCC端和LOAD端都接电源端V。

进一步,本实用新型提供一种并联谐振中频电源初始启动脉冲控制电路,还可以具有这样的特征:第二芯片U2的型号为CD4027。

进一步,本实用新型提供一种并联谐振中频电源初始启动脉冲控制电路,第二芯片U2还具有SET端、K端、GND端和V端;第二芯片U2的SET端、K端、GND端都接地GND;第二芯片U2的V端接电源端V。

本实用新型提供一种并联谐振中频电源初始启动脉冲控制电路,将第一个周期控制PWM屏蔽,允许第二个及以后的PWM通过的功能,大大提高了启动成功率;为安全生产提供了可靠的保证。

附图说明

图1是并联谐振中频电源初始启动脉冲控制电路图。

具体实施方式

下面结合附图和具体实施例对本实用新型做进一步的描述。

图1是并联谐振中频电源初始启动脉冲控制电路图。

如图1所示,并联谐振中频电源初始启动脉冲控制电路包括:第一芯片U1、第二芯片U2、二极管D1、电容C1、电阻R1、反相器U4和与门U3。

本实施例中,第一芯片U1的型号采用CD40193,具有16个接线端,分别为B端、QB端、QA端、DOWN端、UP端、QC端、QD端、GND端、D端、C端、LOAD端、CARRY端、BOR端、CLEAR端、A端和VCC端,16个接线端按顺序对应1至16编号引脚。

本实施例中,第二芯片U2的型号采用CD4027,具有9个接线端,分别为Q端、端、CLK端、RST端、K端、J端、SEAT端、GND端和V端,前8个接线端按顺序对应1至8编号引脚,最后一个V端对应16编号引脚。

第一芯片U1的UP端与PWM信号输入端PWM-IN相连。第一芯片U1的QB端与第二芯片U2的CLK端连接。二极管D1的负极与第一芯片U1的CLEAR端连接,正极与第二芯片U2的RST端连接。电容C1的一端与第一芯片U1的CLEAR端连接,另一端接电源端V。电阻R1的一端与第一芯片U1的CLEAR端连接,另一端接地GND。

第一芯片U1的B端、GND端、A端、C端和D端都接地GND。第一芯片U1的DOWN端、VCC端和LOAD端都接电源端V。第一芯片U1的其余接线端悬空。

第二芯片U2的J端与启动信号端ON相连。反相器U4的输入端与启动信号端ON相连,输出端与第二芯片U2的RST端相连。

与门U3的一个输入端与第二芯片U2的Q端相连,另一个输入端与PWM信号输入端PWM-IN相连,输出端与PWM信号输出端PWM-OUT相连。

第二芯片U2的SET端、K端、GND端都接地GND。第二芯片U2的V端接电源端V。第二芯片U2的其余接线端悬空。

并联谐振中频电源初始启动脉冲控制电路的工作原理:

并联谐振中频电源初始启动脉冲控制电路中,当启动信号端ON的信号为高电平时,即启动后,PWM信号输入端输入PWM信号,经过并联谐振中频电源初始启动脉冲控制电路后,将第一个周期的PWM屏蔽,PWM信号输出端输出PWM-IN的第二个周期以后的PWM信号。当启动信号端ON的信号为低电平,即停止后,PWM信号输出端停止输出。

上电瞬间电容C1为短路状态,第一芯片U1的CLEAR端为高电平,保证第一芯片U1的QB端输出低电平。没有启动前,启动信号端ON为低电平,经过反相器U4输出高电平,经过二极管D1输出高电平,使第一芯片U1的CLEAR端为高电平,保证第一芯片U1的QB端输出低电平。

没有启动前,启动信号端ON为低电平,经过反相器U4输出高电平,第二芯片U2的RST端为高电平,第二芯片U2的J端为低电平,保证第二芯片U2的Q端输出低电平,则与门U3输出低电平,即PWM信号输出端无输出。

当启动后,启动信号端ON为高电平,经过反相器U4输出低电平,此时二极管D1失去对电阻R1、电容C1钳位的功能;电阻R1对电容C1充电,电阻R1和电容C1中心点为低电平,第一芯片U1的CLEAR端为低电平。此时,当PWM信号输入端输入一个PWM周期即两个上升沿后,第一芯片U1的QB端输出高电平。第二芯片U2的CLK端获得第一芯片U1的QB端由低电平到高电平的上升沿,第二芯片U2的Q端输出高电平。由于启动即启动信号端ON为高电平后,第二芯片U2的RST端为低电平,第二芯片U2的J端为高电平,第二芯片U2的CLK端以后的电平变化不会影响第二芯片U2Q端的输出,第二芯片U2的Q端保持输出高电平。与门U3的一个输入第二芯片U2的Q端保持输出高电平后,与门U3的输出,即PWM信号输出端在第二个周期及以后跟随与门U3的另一个输入PWM信号输入端信号变化。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1