一种数据译码的方法以及装置与流程

文档序号:22885692发布日期:2020-11-10 17:59阅读:220来源:国知局
一种数据译码的方法以及装置与流程

本申请涉及通信领域,尤其涉及一种数据译码的方法以及装置。



背景技术:

在各种通信系统中,发送设备与接收设备之间传输数据时,通常需要对发送数据进行编码。低密度奇偶校验码(lowdensityparitycheckcode,ldpc)是一种线性分组码,可以由校验矩阵唯一确定,也可以由校验矩阵对应的tanner图唯一确定。ldpc码可以用于通信系统进行编码。例如在第五代移动通信技术(5th-generation,5g)系统中,可以利用ldpc码对数据进行编码。

因此,接收设备在接收到传输的数据之后,需要对该数据进行ldpc译码。在现有方案中,在前一次置信度传播(beliefpropagation,bp)算法译码失败之后,将不满足校验方程的变量节点(variablenode,vn)确定出来,组成vn集合,然后从vn集合中选出部分vn,将该部分vn对应的原始信道的对数似然比(log-likelihoodratio,llr)的值进行饱和处理,饱和至正最大以及负最大,然后将llr饱和处理后生成的序列输入译码器进行译码,并重复以上步骤,直到满足预设条件,即输出合法码字。并且从输出的合法码字中确定一组作为最终的译码数据。

然而,现有方案中,译码过程为串行过程,即在上一次译码完成之后,再进行下一级的译码过程,并且,每一级译码都需要对下一级的vn进行选择,复杂度较高,且时延较大。



技术实现要素:

本申请提供了一种数据译码的方法以及装置,用于通过对llr序列进行扰动处理的方式,降低译码复杂度、降低译码时延,并且提高译码的准确性。

有鉴于此,本申请第一方面提供一种数据译码的方法,包括:

获取传输数据;根据传输数据确定第一对数似然比llr序列;对第一llr序列中的一个或多个llr进行扰动处理,得到一组或多组第二llr序列;对一组或多组第二llr序列进行译码,得到第一译码数据。在本申请实施例中,对第一llr序列中的一个或多个第一llr进行扰动处理,得到一组或多组第二llr序列,然后对该一组或多组第二llr序列进行译码,得到第一译码数据。因此,对第一llr序列中的一个或多个llr进行扰动处理,即可得到新的llr序列,即第二llr序列,然后使用新的llr序列进行译码,提高了得到译码成功的译码数据的准确率。并且对于得到的多组新的第二llr序列,可以实现并行译码,且可以降低ldpc译码的复杂度以及时延,提高译码效率。

可选地,在一些可能的实施方式中,对一组或多组第二llr序列进行译码,得到第一译码数据,可以包括:

对其中一组第二llr序列进行ldpc迭代译码;若一组第二llr序列的译码数据校验成功,则将第二llr序列的译码数据作为第一译码数据。在本申请实施例中,可以对第二llr序列进行ldpc迭代译码,若其中一组第二llr序列的ldpc迭代译码得到的译码数据校验成功,则可以将组第二llr序列的译码数据作为第一译码数据。因此,可以使用对第一llr序列进行扰动处理之后得到的第二llr序列进行ldpc迭代译码,以得到校验成功的译码数据。

可选地,在一些可能的实施方式中,对一组或多组第二llr序列进行译码,得到第一译码数据,可以包括:

对一组或多组第二llr序列中的各组第二llr序列分别进行ldpc迭代译码,得到一组或多组校验成功的译码数据;根据预置规则从一组或多组校验成功的译码数据中确定一组译码数据作为第一译码数据。

在本申请实施例中,可以对一组或多组第二llr序列中各组第二llr序列分别进行ldpc迭代译码,得到一组或多组校验成功的译码数据,然后根据预置规则从一组或多组校验成功的译码数据中确定一组译码数据作为第一译码数据。当仅有一组译码成功的译码数据时,将该一组译码数据作为第一译码数据,当有多组译码成功的译码数据时,可以根据预置规则从该多组译码数据中选择一组作为第一译码数据,因此,可以得到译码成功的译码数据。

可选地,在一些可能的实施方式中,根据预置规则从一组或多组校验成功的译码数据中确定一组译码数据作为第一译码数据,可以包括:

从一组或多组校验成功的译码数据中确定出与第一llr序列之间欧几里得度量小于或等于阈值的一组译码数据作为第一译码数据。在本申请实施例中,在确定了一组或多组校验成功的译码数据之后,可以从该一组或多组译码数据中确定与第一llr序列之间欧几里得度量小于或等于阈值的一组译码数据作为第一译码数据。通过欧几里得度量对该一组或多组译码数据进行筛选,可以得到更准确的译码数据。

可选地,在一些可能的实施方式中,对其中一组第二llr序列进行ldpc迭代译码,可以包括:

对一组第二llr序列执行n次迭代译码,针对其中的第k次ldpc迭代译码中,更新第i个校验节点传给第j个变量节点的信息rij[k],以及通过第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],1≤k≤n,n小于或等于预设迭代次数;其中,一组第二llr序列的第k次迭代译码的译码数据包括rij[k]和qji[k]。

本申请实施例中,在每一次的迭代译码中,可以交替更新变量节点与校验节点,完成对第二llr序列的译码,得到准确的译码数据。

可选地,在一些可能的实施方式中,更新第i个校验节点传给第j个变量节点的信息rij[k],可以包括:

通过预设的至少一个修正值更新第i个校验节点传给第j个变量节点的信息rij[k]。在本申请实施例中,可以通过修正值更新第i个校验节点传给第j个变量节点的信息,通过修正值改善译码性能,补偿计算误差,提高译码的准确度。

可选地,在一些可能的实施方式中,通过第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],可以包括:

通过预设的加权值以及第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k]。

本申请实施例中,可以通过加权值以及第二llr序列更新第j个变量节点传给第i个校验节点的信息,提高得到的qji[k]的准确度,并提高qji[k]的有效性。

可选地,在一些可能的实施方式中,通过预设的加权值以及第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],可以包括:

若第k次迭代译码得到的qji[k]的符号与第k-1次迭代译码得到的qji[k-1]的符号不同,则qji[k]=ω*qji[k]+(1-ω)*qji[k-1],ω为加权值。

本申请实施例中,提供了在迭代译码时,通过上一次迭代译码的结果,对本次迭代译码的qji[k]进行更新,可以是多次迭代译码之间的译码结果进行结合,提高译码的准确性。

可选地,在一些可能的实施方式中,在对第一llr序列中的一个或多个llr进行扰动处理,得到一组或多组第二llr序列之前,该方法还可以包括:

对第一llr序列进行ldpc译码失败。

在本申请实施例中,可以是在对第一llr序列进行ldpc译码失败之后,再对第一llr序列进行扰动处理,然后基于扰动处理之后得到的第二llr序列进行译码。因此,即使在第一次对第一llr序列译码失败之后,也可以使用一组或多组第二llr序列进行译码,得到校验成功的第一译码数据,可以提高得到校验成功的译码数据的准确率。

本申请第二方面提供一种译码装置,该译码装置具有实现上述第一方面数据译码的方法的功能。该功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。该硬件或软件包括一个或多个与上述功能相对应的模块。

本申请实施例第三方面提供一种译码装置,可以包括:

处理器、存储器以及输入输出接口,该处理器、该存储器与该输入输出接口连接;该存储器,用于存储程序代码;该处理器调用该存储器中的程序代码时执行本申请第一方面或第一方面任一实施方式提供的方法的步骤。

本申请实施例第四方面提供一种终端,可以包括:

处理器、存储器以及输入输出接口,该处理器、该存储器与该输入输出接口连接;该存储器,用于存储程序代码;该处理器调用该存储器中的程序代码时执行本申请第一方面或第一方面任一实施方式提供的方法的步骤。

本申请实施例第五方面提供一种基站,可以包括:

处理器、存储器以及输入输出接口,该处理器、该存储器与该输入输出接口连接;该存储器,用于存储程序代码;该处理器调用该存储器中的程序代码时执行本申请第一方面或第一方面任一实施方式提供的方法的步骤。

本申请实施例第六方面提供一种译码装置,该译码装置可以应用于终端或者基站等设备中,译码装置与存储器耦合,用于读取并执行所述存储器中存储的指令,使得所述译码装置实现本申请第一方面或第一方面任一实施方式提供的方法的步骤。在一种可能的设计中,该译码装置为芯片或片上系统。

本申请第七方面提供一种芯片系统,该芯片系统包括处理器,用于支持基站或终端实现上述方面中所涉及的功能,例如,例如处理上述方法中所涉及的数据和/或信息。在一种可能的设计中,所述芯片系统还包括存储器,所述存储器,用于保存基站或终端必要的程序指令和数据。该芯片系统,可以由芯片构成,也可以包括芯片和其他分立器件。

其中,上述任一处提到的处理器,可以是一个通用中央处理器(cpu),微处理器,特定应用集成电路(application-specificintegratedcircuit,asic),或一个或多个用于控制上述第一方面数据搜索方法的程序执行的集成电路。

本申请实施例第八方面提供一种存储介质,需要说明的是,本发的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产口的形式体现出来,该计算机软件产品存储在一个存储介质中,用于储存为上述设备所用的计算机软件指令,其包含用于执行上述第一方面中任一可选实施方式为译码装置,例如基站或者终端所设计的程序。

该存储介质包括:u盘、移动硬盘、只读存储器(英文缩写rom,英文全称:read-onlymemory)、随机存取存储器(英文缩写:ram,英文全称:randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质。

本申请实施例第九方面提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行如本申请第一方面任一可选实施方式中所述的方法。

本申请实施例第十方面提供一种通信系统,该通信系统可以包括接终端以及基站;

该终端可以是本申请实施例第四方面提供的终端;

该基站可以是本申请实施例第五方面提供的基站。

在本申请实施例中,对第一llr序列中的一个或多个第一llr进行扰动处理,得到一组或多组第二llr序列,然后对该一组或多组第二llr序列进行译码,得到第一译码数据。因此,对第一llr序列中的一个或多个llr进行扰动处理,即可得到新的llr序列,即第二llr序列,然后使用新的llr序列进行译码,提高了得到译码成功的译码数据的准确率。并且对于得到的一组或多组新的llr序列,可以实现并行译码,且可以降低ldpc译码的复杂度以及时延,提高译码效率。

附图说明

图1a为本申请实施例提供的数据译码的方法的一种应用场景;

图1b为本申请实施例提供的数据译码的方法的另一种应用场景;

图2为本申请实施例提供的数据译码的方法的一种实施例示意图;

图3为本申请实施例提供的数据译码的方法的另一种实施例示意图;

图4为本申请实施例提供的ldpc码的校验矩阵和校验方程的一种示意图;

图5为本申请实施例提供的一种校验矩阵h对应的tanner图;

图6a为本申请实施例提供的一种基图矩阵示意图;

图6b为本申请实施例提供的另一种基图矩阵示意图;

图7为本申请实施例提供的一种偏移矩阵示意图;

图8为本申请实施例提供的一种置换矩阵示意图;

图9为本申请实施例提供的两种基图矩阵的应用范围示意图;

图10a为本申请实施例提供的一种更新变量节点的示意图;

图10b为本申请实施例提供的一种更新校验节点的示意图;

图11为本申请实施例提供的一种交替更新变量节点与校验节点的示意图;

图12为本申请实施例提供的一种仿真结果示意图;

图13为本申请实施例提供的另一种仿真结果示意图;

图14为本申请实施例提供的译码装置的一种结构示意图;

图15为本申请实施例提供的译码装置的另一种结构示意图;

图16为本申请实施例提供的基站的一种结构示意图;

图17为本申请实施例提供的终端的另一种结构示意图。

具体实施方式

本申请提供了一种数据译码的方法以及装置,用于通过对llr序列进行扰动处理的方式,降低译码复杂度、降低译码时延,并且提高译码的准确性。

本申请提供的数据译码的方法可以应用于各种通信系统或通信网络,例如,5g系统,长期演进(longtermevolution,lte)系统、全球移动通信系统(globalsystemformobilecommunication,gsm)或码分多址(codedivisionmultipleaccess,cdma)网络、宽带码分多址(widebandcodedivisionmultipleaccess,wcdma)网络等,还可以是全球微波互联接入(worldwideinteroperabilityformicrowaveaccess,wimax)或无线保真(wirelessfidelity,wifi)等其他需要进行数据译码的通信网络或通信系统。

示例性地,本申请实施例的具体应用场景可以如图1a或图1b所示。其中,ldpc码可以应用于基站与终端之间的通信编码。具体的,该应用场景可以包括一个或多个基站,以及一个或多个终端。如图1a所示,一个基站可以接入多个终端(例如图1a中的终端1以及终端2),即一个基站可以与多个终端进行通信,可以由该基站向多个终端发送编码后的数据,基站也可以接收由终端发送的编码后的数据。如图1b所示,一个终端也可以与多个基站(如图1b中的基站1、基站2以及基站3)进行通信,可以是终端接收多个基站发送的编码后的数据,终端可以向多个基站发送编码后的数据。

因此,本申请实施例提供的数据译码的方法也可以由各种译码装置执行,该译码装置可以包括基站、终端等等,或者,也可以是该译码装置可以包括于基站、终端等等设备中。该基站可以是各种形式的宏基站,微基站(也称为小站),中继站,接入点等。而在不同的通信系统中,基站的名称也可能会不同,例如,该基站可以是gsm或cdma网络中的基站收发信台(basetransceiverstation,bts),wcdma中的nb(nodeb),lte系统中的长期演进节点(evolutionalnodeb,enb或enodeb),还可以是5g网络中的基站设备或者未来演进的公共陆地移动网络(publiclandmobilenetwork,plmn)网络中的通信装置,例如,5g基站(nextgenerationnodeb,gnb)。终端可以是各种包括通信功能的手持设备、可穿戴设备、计算设备或连接到无线调制解调器的其它处理设备等等。例如,可以是移动站(mobilestation,ms)、用户单元(subscriberunit)、蜂窝电话(cellularphone)、智能电话(smartphone)、无线数据卡、个人数字助理(personaldigitalassistant,简称:pda)电脑、平板型电脑、无线调制解调器(modem)、手持设备(handset)、膝上型电脑(laptopcomputer)、机器类型通信(machinetypecommunication,mtc)终端等等。

应理解,本申请实施例提供的数据译码的方法可以由以上各种独立的译码装置,或者基站或终端设备等设备中的译码装置执行,下面基于译码装置对本申请实施例提供的数据译码的方法的具体流程进行详细说明。

本申请提供的数据译码的方法的具体流程可以如图2所示,可以包括:

201、获取传输数据对应的第一对数似然比llr序列。

通常,译码装置可以接收另一网络设备发送的信号。例如,当接收信号的译码装置为基站时,另一发送信号的网络设备可以是终端,当接收信号的译码装置为终端时,另一发送信号的设备可以是终端也可以是基站等等。

发送信号的网络设备对待传输数据进行ldpc编码后得到传输数据,经过调制映射后发送其对应的信号,该传输数据可以由信息比特以及校验数据组成,例如,若该传输数据为n比特序列的数据,则该传输数据可以包括k比特的信息比特以及(n-k)比特的校验数据,k<n。

接收信号的译码装置接收到信号后,经过解调后得到与传输数据对应的第一llr序列。

例如,可以是对接收到的信号进行解调、同步等等,得到第一llr序列。第一llr序列中的每个llr与传输数据中的每个比特一一对应。每个llr可以表示为p(1)表示对应的比特判定为1的概率,p(0)表示对应的比特判定为0个概率。

202、对第一llr序列中的一个或多个第一llr进行扰动处理,得到一组或多组第二llr序列。

在确定与传输数据对应的第一llr序列之后,对第一llr序列中的一个或多个第一llr进行扰动处理。

可选地,在一些可能的实施方式中,对第一llr序列中的一个或多个第一llr进行扰动处理,可以是对该一个或多个第一llr分别加上一个或多个扰动值,即对至少一个第一llr分别加上至少一个扰动值,得到一组或多组第二llr序列。应理解,本申请实施例中的多个为两个或两个以上,多组为两组或两组以上。

可选地,在一些可能的实施方式中,对第一llr序列中的一个或多个第一llr进行扰动处理,也可以是对该一个或多个第一llr分别乘上一个或多个扰动值,得到一组或多组第二llr序列。

当然,除了以上的加上或者乘上一个或多个扰动值之外,也可以是通过其他的方式,例如,减去一个或多个扰动值、除以一个或多个扰动值等等以llr和扰动值为参数进行的代数运算,具体可以根据实际应用场景进行调整,例如,可以是加法,减法,乘法或除法等中的一种或多种,本申请对于第一llr序列的扰动处理的方式不作限定。

其中,扰动值可以是预设的值,也可以是根据历史数据进行学习得到的值等等。

例如,扰动处理可以是对该一个或多个第一llr中的每个第一llr加上相同的扰动值,包括对每个第一llr加上相同的一个或多个扰动值,得到一组或者多组第二llr序列,例如,可以在第一次对每个第一llr加上一个扰动值,得到一组第二llr序列,然后继续第二次对每个第一llr加上一个与第一次不同的扰动值,得到两组第二llr序列,以此类推;也可以是对每个第一llr加上不同的扰动值,得到一组或多组第二llr序列。

并且,可选地,在一种可能的实施方式中,可以是在对第一llr序列进行第一次ldpc译码失败之后,再对第一llr序列中的一个或多个第一llr加上一个或多个扰动值,得到一组或多组第二llr序列,之后基于该一组或多组第二llr序列对该传输数据进行第二次ldpc译码。

203、对一组或多组第二llr序列进行译码,得到第一译码数据。

在得到一组或多组第二llr序列之后,对该一组或多组第二llr序列进行译码,得到对应的第一译码数据。

具体地,对第二llr序列进行译码的译码方式可以包括多种,例如,可以是基于一组或多组第二llr序列的最小和(min-sum,ms)译码、分层译码、最大似然法(maximumlikelihood,ml)译码等等,具体可以根据实际应用场景进行调整,此处不作限定。

并且,在对一组或多组第二llr序列进行译码时,可以是对该一组或多组第二llr序列中的所有第二llr序列进行并行译码,也可以是对该一组或多组第二llr序列中的所有第二llr序列进行串行译码,具体可以根据实际应用场景调整,此处不作限定。

此外,在进行ldpc译码候,还需要对译码结果进行判定,以确定译码成功的译码数据。具体可以是通过ldpc自校验进行校验,也可以通过循环冗余校验(cyclicredundancycheck,crc)进行校验等等,具体可以根据实际应用场景进行调整,此处不作限定。

在本申请实施例中,对第一llr序列中的一个或多个llr进行扰动处理,得到一组或多组第二llr序列,然后根据该一组或多组第二llr序列,对第二llr序列进行译码,得到第一译码数据。因此,对第一llr序列中的一个或多个llr添加扰动值,即可得到新的llr序列,然后使用新的llr序列进行译码,相对于选择不满足校验方程的变量节点进行下一步的校验,本申请实施例可以直接通过扰动处理之后得到的第二llr序列进行译码,相对于选择变量节点,本申请实施例可以降低复杂度。且得到一组或多组第二llr序列之后,可以直接基于该一组或多组第二llr序列进行译码,可以实现并行译码,相对于串行译码,可以提高译码的效率,降低译码时延。并且,可以对多组第二llr序列进行译码,后续可以得到多组译码数据,可以提高得到成功译码的译码数据的准确率。

前述对本申请提供的数据译码的方法的流程进行描述,其中,本申请实施例中针对第二llr序列进行译码的方式有多种,可以是ml译码或者ldpc迭代译码等等,示例性的,下面以ldpc迭代译码为例对本申请提供的数据译码的方法进行更详细的描述。请参阅图3,本申请实施例提供的数据译码的方法的另一种流程示意图,可以包括:

301、获取传输数据对应的第一llr序列。

通常,译码装置可以接收另一网络设备发送的信号。发送该信号的网络设备可以是前述的基站、终端等等。例如,可以是基站向终端发送信号或者终端向基站发送信号等等。

发送信号的设备可以对待传输的数据进行编码之后,得到传输数据,并经过调制映射后发送其对应的信号。

译码装置在接收到信号后,经过解调后得到与传输数据对应的第一llr序列。

传输数据可以由信息比特以及校验数据组成,信息比特即需要传输的信息,校验数据即对需要传输的信息比特通过预置的编码方式进行计算后得到的数据。例如,若该传输数据为n比特序列的数据,则该传输数据可以包括k比特的信息比特以及(n-k)比特的校验数据,k<n。发送信号的网络设备对信息比特进行编码的具体编码方式可以是ldpc编码,crc编码、turbo编码等等。相应的,译码装置对传输数据的译码方式与编码方式对应。例如,该译码方式可以是针对ldpc编码的译码方式,针对crc编码的译码方式、或者针对turbo编码的译码方式等等,本申请实施例仅对ldpc译码进行示例性说明,具体使用的译码方式可以根据实际应用场景进行调整,本申请对此并不作限定。通常,传输数据可以由矩阵表示,因此,对应的第一llr序列也可以通过矩阵表示。

示例性地,ldpc码可以理解为(n,k)线性分组码,其校验矩阵是一种稀疏矩阵,码长为n,信息序列长度为k,并且可以由其校验矩阵h唯一确定,也可以由校验矩阵h对应的tanner图唯一确定。示例性地,ldpc码的校验矩阵h和对应的校验方程如图4所示。该校验矩阵h对应的tanner图的表示如图5所示。其中,每个圆形节点表示为变量节点,代表校验矩阵h矩阵中的一列,每个方形节点为校验节点,代表h矩阵中的一行,图5中每条连接校验节点与变量节点的线代表着两个节点所对应的行与列交汇的位置存在一个非零元素。

通常,ldpc码可以用于通信系统中进行编码,例如,在5g通信系统中,可以利用ldpc码对数据进行编码,得到传输数据。ldpc码通常可以奇偶校验矩阵h来表示,而奇偶校验矩阵h通常可以由基图(basegraph)和偏移值得到。基图通常可以包括m*n个矩阵元素,可以用m行n列的矩阵形式表示,矩阵元素的值为0或1,其中值为0的元素,也可以称为零元素。零元素可以表示该元素可以被z*z的全零矩阵替换,值为1的元素,也可以称为非零元素。非零元素也可以表示该元素可以被z*z的循环置换矩阵(circulantpermutationmatrix)替换。因此,每个矩阵元素可以替换为一个全零矩阵或者一个循环置换矩阵。

示例性地,如图6a与图6b所示,分别为不同的基图矩阵。如图6a所示,该基图矩阵为46行68列,如图6b所示,该基图矩阵为42行52列。如图6a与图6b所示的基图矩阵中,行号标注在最左一列,列号标注在最上一行,各行列中仅示出非零元素,以“1”表示,空白部分为零元素。其中第0列和第1列为2列内置打孔列,在进行速率匹配环节不参与比特选择,即不进入循环缓存。

示例性地,图7为基于前述图6a的一个偏移值矩阵的示例,若基图矩阵中第i行第j列的元素值为1,其偏移值为pi,j,pi,j为大于或等于0的整数,则表示基图矩阵中第i行第j列的值为1的元素可以被pi,j对应的z*z的循环矩阵替换,该循环矩阵可以通过将z*z的单位矩阵进行pi,j此向右循环位移得到。可见,将图6a的基图矩阵中每个值为0的元素用z*z的全零矩阵替换,以及将每个值为1的元素用z*z的单位矩阵经过对应的pi,j次向右循环位移得到,则可以得到ldpc码的就校验矩阵h。其中,z为正整数,z也可以称为扩展因子,z的值具体可以根据通信系统支持的码块大小和信息数据的大小确定。奇偶校验矩阵h的大小为(m*z)*(n*z)。

例如,若z=4,则基图矩阵的每个元素值相应的置换矩阵可以如图8所示,其中,图8中从左到右依次为偏移值为1的z*z矩阵;偏移值为0的z*z矩阵,即单位矩阵;偏移值为1的z*z矩阵,即向右偏移1的矩阵;偏移值为2的z*z矩阵,即向右偏移2的矩阵;偏移值为3的z*z矩阵,即向右偏移3的矩阵。示例性地,当基图矩阵中的元素值大于预设的扩展因子时,需要对该元素值做取模运算,具体为:pi,j=mod(vi,j,zc),其中,vi,j为基图矩阵中对应的元素值,zc为实际扩展因子,pi,j为实际偏移值,mod(x,y)为取模运算,返回x除以y的余值,然后根据该公式计算得到实际循环位移值pi,j,然后进行展开做循环位移,得到偏移后的z*z矩阵。

通常,5g中的ldpc码可以采用准循环的结构实现。例如,基于前述图6a以及图6b中提供的两种基图矩阵,可以支持两种ldpc编码方式。具体应用可以如图9所示,其中,图6a所示的基图矩阵称为bg1,图6b所示的基图矩阵称为bg2,可以根据编码的数据确定采用的基图矩阵。具体可以根据不同的传输块的长度和码率,选择不同的基图矩阵进行编码。例如,如图9所示,当待传输的传输块大小小于或等于308,或待传输的传输块大小小于等于3840且编码码率小于等于2/3,或者编码码率小于1/4时,即采用bg2进行编码;若待传输的传输块大小大于308,且编码码率大于2/3,或待传输的传输块大小大于3840,编码码率大于1/4,则采用bg1进行编码。编码后可以得到校验数据。例如,若传输数据为n比特序列的数据,则该传输数据可以包括k比特的信息比特,即k比特待传输的数据,以及(n-k)比特的校验数据,k<n。

302、对第一llr序列进行ldpc译码,若译码成功,则执行步骤305,若译码失败,则执行步骤303。

在得到传输数据之后,即可对第一llr序列进行第一次ldpc译码。具体的译码方式可以包括最小和ms译码、分层译码等等,得到一组译码数据。可以对该译码数据进行校验,若校验结果为译码成功,则可以执行步骤305,即执行其他步骤。若校验结果为译码失败,则可以执行步骤303,即继续进行ldpc译码。

对该一组译码数据的具体校验方式可以是ldpc自校验、crc校验等等,具体可以根据实际应用场景调整。

示例性地,ldpc自校验可以是判断译码数据是否满足ldpc码的校验关系。例如,ldpc码预设的校验矩阵为h,c为包含信息比特和校验比特的ldpc码字的序列,即译码数据。该校验关系h*ct=0,即译码数据与校验矩阵相乘的结果为0,则可以确定校验结果为译码成功,若译码数据与校验矩阵相乘的结果不为0,则可以确定校验结果为译码失败。此外,若传输数据还经过crc处理,则c还可以包括crc校验比特。

示例性地,crc校验可以是判断译码数据是否满足crc的校验关系,该校验关系可以是hcrc*ccrct=0,该hcrc为预设的crc校验矩阵,ccrc即包含信息比特与crc校验比特的序列。若译码数据满足该校验关系,则可以确定译码结果为译码成功,若译码数据不满足该校验关系,则可以确定译码结果为译码失败。

303、对第一llr序列中的一个或多个第一llr进行扰动处理,得到一组或多组第二llr序列。

在得到第一llr序列之后,可以对第一llr序列中的一个或多个第一llr加上一个或多个扰动值,得到一组或多组第二llr序列;或者,对第一llr序列中的一个或多个第一llr乘以一个或多个扰动值,得到一组或多组第二llr序列。

可选地,在一些可能的实施方式中,扰动值可以是预设的一组值,也可以是随机产生的一组值,添加扰动值可以是第一llr序列中预设的位置,也可以是随机确定的位置。并且,每一组第二llr序列都可以一一对应一组ldpc迭代译码。可以理解为,当存在多组第二llr序列时,需要对每组第二llr序列都进行ldpc迭代译码。示例性地,在对第一llr序列进行扰动处理时,可以是在第一llr序列的相同的位置加上不同的扰动值,也可以是在第一llr序列的不同的位置加上相同的扰动值。当然,还可以是在第一llr序列的不同的位置加上不同的扰动值。例如,在得到第一llr序列之后,令llri=llri+ni,ni即扰动值,i即需要加上扰动值对应的位置,可以对同一个i的位置加上一个ni,得到一组第二llr序列,也可是在同一个i的位置加上多个ni,得到多组第二llr序列,还可以是在不同i的位置加上多个ni,得到多组第二llr序列。

例如,在得到第一llr序列之后,通过一个或多个扰动值,组成m组扰动值组。每组扰动值组可以包括相同或不同的扰动值,且m组扰动值中的每组扰动值可以对应相同或者不同位置的llr。然后通过该m组扰动值组分别对第一llr序列进行扰动处理,得到m组第二llr序列。且该m组第二llr序列中的每组第二llr序列各不相同。例如,第一组第二llr序列可以是对第一llr序列加上第一组扰动值组后得到,第二组第二llr序列可以是对第一llr序列加上第二组扰动值组后得到,第一组扰动值组中的每个扰动值与第二组扰动值组中的每个扰动值对应的llr的位置可以相同也可以不同,第一组扰动值组与第二组扰动值组可以包括相等或者不等的扰动值,第一组扰动值与第二组扰动值不完全相等,具体可以根据实际应用场景进行调整,本申请对此并不作限定。

304、对一组或多组第二llr序列进行ldpc译码,得到第一译码数据。

在得到一组或多组第二llr序列之后,可以对该一组或多组第二llr序列进行ldpc迭代译码,得到译码成功的第一译码数据。在进行ldpc迭代译码时,迭代的最大次数可以为预设迭代次数。

可选地,当有多组第二llr序列时,对于该多组第二llr序列的译码方式可以是并行译码,也可以是串行译码,具体可以根据实际应用场景进行调整,本申请对此不作限定。例如,为提高译码效率,可以对该多组第二llr序列采用并行译码。

可选地,在一种可能的实施方式中,可以基于该一组或多组第二llr序列中的每组第二llr序列分别进行ldpc迭代译码,每组第二llr序列对应一组ldpc迭代译码。当任意一组第二llr序列对应的ldpc迭代译码得到译码成功的一组译码数据之后,即停止对该一组或多组第二llr序列进行译码,并将该一组译码数据作为第一译码数据。例如,若存在m组第二llr序列,在基于第m组第二llr序列进行ldpc迭代译码时,当第m组第二llr序列对应的ldpc迭代译码首先得到一个正确的译码数据之后,即停止所有基于第二llr序列的ldpc迭代译码,将该正确的译码数据作为第一译码数据。

可选地,在一种可能的实施方式中,可以基于该一组或多组第二llr序列中的每组第二llr序列分别对该传输数据进行ldpc迭代译码,得到一组或多组译码成功的译码数据。若仅得到一组译码成功的译码数据,则可以直接确定该一组译码数据为第一译码数据。若得到多组译码成功的译码数据,则可以根据预置规则从该多组译码数据中选择一组译码数据作为第一译码数据。

可选的,在一种可能的实施方式中,该预置规则可以是从该多组译码数据中确定与第一llr序列之间的欧几里得度量不大于阈值的一组译码数据作为第一译码数据。当然,也可以是从该多组译码数据中随机确定一组译码数据作为第一译码数据,具体可以根据实际应用场景进行调整,本申请对此并不做限定。此外,该阈值可以是预设的,也可以是根据实际应用场景进行计算得到,例如,可以从多组译码数据中选择欧几里得度量值最小的译码数据作为第一译码数据。

示例性地,欧几里得度量以下也可以称为欧式距离。欧式距离的具体计算方式可以包括:扰动处理之后得到的第二llr序列llr=[llr0,llr1,llr2,...,llrn-1],对第二llr序列的ldpc译码结果为u=[u0,u1,...,un-1]。首先对llr序列进行硬判决,得到d=[d0,d1,...,dn-1],其中,具体的硬判决方式可以是:或者,具体的硬判决方式可以与ldpc编码时的映射关系保持一致。然后比较序列d与序列c的值,若不相等,则对相应位置的llr的绝对值相加,最终得到的欧式距离为

可选地,在一种可能的实施方式中,在对一组或多组第二llr序列中任意一组第二llr序列执行从第一次到第n次的迭代译码时,针对其中的第k次ldpc迭代译码中:更新第i个校验节点传给第j个变量节点的信息rij[k],以及通过第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],1≤k≤n,n小于或等于预设迭代次数,并且,任意一组第二llr序列的译码数据包括该rij[k]和qji[k]。

可选地,在一种可能的实施方式中,基于一组或多组第二llr序列中的每组第二llr序列对第二llr序列进行ldpc迭代译码时,在第k次迭代中:可以通过预设的至少一个修正值更新第i个校验节点传给第j个变量节点的信息rij[k],以及通过第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],得到一组译码数据,k小于预设迭代次数,且k为正整数。其中,可选的,可以将该一组译码数据作为第一译码数据,也可以是在得到多组译码数据之后,选择其中一组作为第一译码数据,具体可以根据实际应用场景进行调整。

示例性地,以任意一组第二llr序列为例,具体的ldpc迭代译码方式可以是:在迭代之前,对各个参数进行初始化,确定进行译码的第二llr序列,定义输入序列第j个元素的llr信息λj=llr_inj,并且,为正逻辑映射(0→-1,1→+1)。第i个校验节点传给第j个变量节点的信息rij[0]初始化为0,其中j∈v(i)。i=0,1,...,m-1,v(i)表示与第i个校验节点相邻的变量节点的集合。第j个变量节点传给第i个校验节点的信息qji[0]初始化为λj,其中i∈c(j),j=0,1,...,n-1,c(j)表示与第j个变量节点相邻的校验节点的集合。然后进行ldpc迭代译码,交替更新校验节点与变量节点。

可选地,在第k次迭代译码中,k可以是任意一次迭代,且k不大于预设的迭代次数。若qji[k-1]=minj'∈v(i)(|qj'i[k-1]|),即可以理解为若qji[k-1]为第k-1次迭代中得到的qji的最小值,则rij[k]=α1*∏j'∈v(i)\jsgn(qj'i[k-1])*minj'∈v(i)(|qj'i[k-1]|);若qji[k-1]不为第k-1次迭代中得到的qji的最小值,则rij[k]=α2∏j'∈v(i)\jsgn(qj'i[k-1])*minj'∈v(i)(|qj'i[k-1]|)。其中,sgn为取符号操作,min为求最小值操作,v(i)\j表示与第i个校验节点相连的除第j个变量节点以外的其余变量节点的集合。α1与α2为预设的修正值,也可以称为修正因子,α1与α2为归一化修正因子。可以理解为,本申请实施例在当qji为最小值的场景下,对校验节点的更新进行了修正,即对最小值采用修正因子α1,其余值采用修正因子α2,通常,α1与α2为小于1的正数。因此,本申请实施例中,可以采用修正因子改善译码性能,补偿计算误差,提高译码的准确度。

在第k次迭代中,第j个变量节点传给第i个校验节点的信息:qji[k]=λj+∑i'∈c(j)\iri'j[k],c(j)为与第j个变量节点相连的校验节点的集合,c(j)\i表示与第j个变量节点相连的除第i个校验节点之外的校验节点的集合。

可选地,如果第k次迭代中qji[k]的符号与上一次迭代中qji[k-1]的符号不同,则令qji[k]=0。

示例性的,在第k次迭代中,变量节点更新的过程可以如图10a所示,以及校验节点更新的过程可以如图10b所示。其中,可以根据添加扰动值后的llr对变量节点进行更新,即图10a中的λj。

可选的,可以同时更新一个变量节点或校验节点,也可以同时更新多个变量节点或校验节点,具体可以根据实际应用场景进行调整,此处并不作限定。

在交替更新了校验节点与变量节点之后,还需要计算变量节点的后验概率信息:然后根据该后验概率信息完成硬判决译码,例如,该硬判决的方式可以为:

或者,

在根据硬判决译码得到对第二llr序列的第k次迭代译码的译码数据之后,还可以对该译码数据进行校验,可以是ldpc自校验,也可以是crc校验等,还可以是对进行了多次迭代后得到的所有译码数据进行校验,确定译码成功的数据。例如,以ldpc自校验为例,在得到译码数据之后,计算则校验结果为译码成功,若则校验结果为译码失败。

可选地,在一种可能的实施方式中,对一组或多组第二llr序列进行ldpc迭代译码时,在第k次迭代中,更新第i个校验节点传给第j个变量节点的信息rij[k],以及通过预设的加权值以及第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],得到一组译码数据,k可以是任意一次迭代,且k不大于预设的迭代次数。

例如,在本申请实施例中,也可以交替更新rij[k]以及qji[k],更新第i个校验节点传给第j个变量节点的信息rij[k]可以与前述实施例中利用至少一个修正值更新rij[k]的方式类似。当然,也可以不使用修正值直接更新rij[k]。在通过预设的加权值以及第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k]时,具体的译码过程可以例如,在第k次迭代中,通过第二llr序列更新qji[k],qji[k]=λj+∑i'∈c(j)\iri'j[k]。若qji[k]的符号与上一次迭代的qji[k-1]的符号不同,则令:qji[k]=ω*qji[k]+(1-ω)*qji[k-1],若qji[k]的符号与上一次迭代的qji[k-1]的符号相同,则qji[k]保持当前的计算结果不变。其中,ω即预设的加权值,通常可以是大于0小于1的正数,可以根据对大量的译码数据进行学习确定的值,也可以确定为经验值,例如,ω通常可以是0.75。在本申请实施例中,可以通过加权值更新变量节点传给校验节点的信息,该加权值可以是计算得到,也可以是预设的值,使得在qji[k]的符号与上一次迭代的qji[k-1]的符号不同时,可以使用该加权值更新qji[k]的值,提高得到的qji[k]的准确度,并提高qji[k]的有效性。

可选地,本申请实施例中,对第二llr序列的译码的方式除了前述的ldpc迭代译码之外,对一组或多组第二llr序列进行ldpc译码的译码方式可以是ms译码、分层译码算法等等,可以根据实际需求进行调整,此处并不作限定。

例如,基于前述对第二llr序列的ldpc译码的方式,可以交替更新校验节点与变量节点。而在交替更新校验节点与变量节点时,可选的,可以采用分层译码的方式更新校验节点与变量节点。例如,更新变量节点与校验节点的方式可以从上往下,将数据矩阵按行分为多层,然后依次更新层。每一层的行更新完成后,对该层对应的列进行更新,对每一层的行与列都更新完成之后,再对下一层进行更新。例如,如图11所示,在更新变量节点与校验节点时,可以分层进行更新,按照矩阵的行进行分层,可以将一行分为一层,然后分别更新每一层的行,以及更新每一行对应的列。如图11中,分别对第一层至第五层的行与列进行更新。在本申请实施例中,可以通过分层译码的方式更新每一层,将待译码数据分为多层,然后逐层进行更新。因此,在前一层对行与列都更新完成之后,再进行下一层的更新。而由于下一层的行在更新时是基于更新过的其他行的信息,迭代收敛速度相对较快。相对于在所有行更新完成之后才更新列,而行与行之间相互无法提前获取更新得到的相关信息,迭代收敛速度慢,本申请实施例通过行与列交替更新的方式,使每一层的更新都可以关联起来,提高收敛速度。

305、其他步骤。

当第一次ldpc译码成功之后,则可以直接使用第一次译码得到的译码数据作为传输数据的译码结果。

可选地,当得到译码成功的第一译码数据之后,也可以对第一译码数据进行后续的信息解读或指令执行等等步骤,具体可以根据实际应用场景进行调整。

因此,在本申请实施例中,在第一次ldpc译码失败之后,可以基于对第一llr序列进行扰动处理之后得到的一组或者多组第二llr序列继续进行ldpc译码。当存在多组第二llr序列时,可以实现并行译码,提高译码的效率。并且本申请实施例直接基于扰动处理之后得到的第二llr序列进行译码,除了可以降低译码复杂度,还可以提高得到的译码数据的准确度,提高译码性能。

示例性地,在饱和的最小和(saturatedmin-sum,sms)译码方式中,在第一次译码失败之后,对接收到的信道llr进行排序,选取幅度最小的j个位置,然后对该j个位置的llr分别饱和至整最大和负最大,得到2j个序列,然后将2j个序列重新输入至译码器分别进行译码,输出合法码字,然后选取与原始信道llr序列具有最小欧式距离的码字,但仅根据信道llr来选择vn,得到的译码结果准确性较差,译码性能差。本申请实施例相对于sms译码中的从不满足校验方程的vn中选择部分vn进行译码,本申请实施例可以直接基于扰动处理之后得到的第二llr序列进行译码,无需进行vn选择,可以降低译码复杂度,提高译码效率。

示例性地,ldpc译码的性能可以通过误块率(blockerrorrate,bler)衡量,示例性地,下面以bler的仿真结果进行更形象的描述。请参阅图12,在高斯白噪声(additivewhitegaussiannoise,awgn)环境中,信息块的长度为120比特,编码码率为1/5,且同为llr序列(list)16的场景下,各种译码方式的bler。由图12可知,在同一条件以及相同信噪比(signaltonoiseratio,snr或s/n)下,误码率最高的译码方式为分层归一化最小和(layerednormalizedmin-sum,lnms)的15次迭代译码,其次为lnms的850次迭代译码,然后为sms译码方式,之后是增强bp(augmentedbeliefpropagation,abp)方式,本申请实施例中提供的扰动处理(可以简称为perturbation)的译码方式的误块率最低,明显低于其他方式的bler。此外,信息块的长度为360比特的场景的bler如图13所示,与前述图12中的结果类似,本申请实施例中提供的扰动处理的译码方式的误块率最低,明显低于其他方式的bler。因此,本申请实施例提供的数据译码的方法的bler明显高于其他译码方式的bler,提高了ldpc译码的可靠性以及译码效率。

前述对本申请实施例提供的数据译码的方法进行了详细说明,下面对本申请提供的装置进行阐述。

本申请提供的译码装置的结构示意图可以参阅图14,可以包括:处理单元1401,获取单元1402。

获取单元1402,可以用于获取传输数据对应的第一对数似然比llr序列;

处理单元1401,还可以用于对第一llr序列中的一个或多个llr进行扰动处理,得到一组或多组第二llr序列;

处理单元1401,还可以用于对一组或多组第二llr序列进行译码,得到第一译码数据。

示例性地,该处理单元可以用于执行前述图2中的步骤201-203,或图3中的步骤301-305中的任一步骤,该获取单元1402可以用于执行前述图2或图3中获取传输数据的步骤。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

对其中一组第二llr序列进行ldpc迭代译码;

若一组第二llr序列的译码数据校验成功,则将第二llr序列的译码数据作为第一译码数据。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

对一组或多组第二llr序列中的各组第二llr序列分别进行ldpc迭代译码,得到一组或多组校验成功的译码数据;

根据预置规则从一组或多组校验成功的译码数据中确定一组译码数据作为第一译码数据。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

从一组或多组校验成功的译码数据中确定出与第一llr序列之间欧几里得度量小于或等于阈值的一组译码数据作为第一译码数据。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

对一组第二llr序列执行n次迭代译码,针对其中的第k次ldpc迭代译码中,更新第i个校验节点传给第j个变量节点的信息rij[k],以及通过第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k],1≤k≤n,n小于或等于预设迭代次数;

其中,一组第二llr序列的第k次迭代译码的译码数据包括rij[k]和qji[k]。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

通过预设的至少一个修正值更新第i个校验节点传给第j个变量节点的信息rij[k]。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

通过预设的加权值以及第二llr序列更新第j个变量节点传给第i个校验节点的信息qji[k]。

可选地,在一些可能的实施方式中,处理单元1401,具体可以用于:

若第k次迭代译码得到的qji[k]的符号与第k-1次迭代译码得到的qji[k-1]的符号不同,则qji[k]=ω*qji[k]+(1-ω)*qji[k-1],ω为加权值。

可选地,在一些可能的实施方式中,

处理单元1401,还用于在对第一llr序列中的一个或多个llr进行扰动处理,得到一组或多组第二llr序列之前,对第一llr序列进行ldpc译码失败。

图15是本申请实施例提供的一种译码装置结构示意图,该译码装置1500可因配置或性能不同而产生比较大的差异,可以包括一个或一个以上中央处理器(centralprocessingunits,cpu)1522(或其它类型的处理器)和存储介质1530,存储介质1530用于存储一个或一个以上应用程序1542或数据1544。其中,存储介质1530可以是短暂存储或持久存储。存储在存储介质1530的程序可以包括一个或一个以上模块(图示没标出),每个模块可以包括对译码装置中的一系列指令操作。更进一步地,中央处理器1522可以设置为与存储介质1530通信,在译码装置1500上执行存储介质1530中的一系列指令操作。

该中央处理器1522可以根据指令操作执行如前述图2-图11对应的任一实施例。

译码装置1500还可以包括一个或一个以上电源1526,一个或一个以上有线或无线网络接口1550,一个或一个以上输入输出接口1558,和/或,一个或一个以上操作系统1541,例如windowsservertm,macosxtm,unixtm,linuxtm,freebsdtm等等。

上述实施例中图2-图11中可以由译码装置所执行的步骤可以基于该图15所示的译码装置结构。

本申请提供的译码装置可以包括基站,终端等。

示例性地,当该译码装置为基站,或者该译码装置包括于基站时,该基站的结构可以如图16所示。

图16是本申请实施例提供的一种基站结构示意图,该基站1600可因配置或性能不同而产生比较大的差异,可以包括一个或一个以上中央处理器(centralprocessingunits,cpu)1622(或其它类型的处理器)和存储介质1630,存储介质1630用于存储一个或一个以上应用程序1642或数据1644。其中,存储介质1630可以是短暂存储或持久存储。存储在存储介质1630的程序可以包括一个或一个以上模块(图示没标出),每个模块可以包括对基站中的一系列指令操作。更进一步地,中央处理器1622可以设置为与存储介质1630通信,在基站1600上执行存储介质1630中的一系列指令操作。

该中央处理器1622可以根据指令操作执行如前述图2-图11对应的任一实施例。

基站1600还可以包括一个或一个以上电源1626,一个或一个以上有线或无线网络接口1650,一个或一个以上输入输出接口1658,和/或,一个或一个以上操作系统1641,例如windowsservertm,macosxtm,unixtm,linuxtm,freebsdtm等等。

上述实施例中图2-图11中可以由译码装置所执行的步骤可以基于该图16所示的基站结构。

本申请提供的译码装置可以是各种终端,或者,也可以理解为该译码装置可以包括于终端,例如,可以是手机、平板电脑、笔记本电脑、电视机、智能穿戴设备或其他具有显示屏的电子设备等等。在以上实施例中,对该终端的具体形式不作任何限制。其中,终端可以搭载的系统可以包括或者其它操作系统等,本申请实施例对此不作任何限制。

该终端可以适用于各种通信系统。具体的,该通信系统例如:例如,cdma、tdma、fdma、ofdma、sc-fdma和其它系统等。术语“系统”可以和“网络”相互替换。cdma系统可以实现例如utra,cdma2000等无线技术。utra可以包括wcdma技术和其它cdma变形的技术。cdma2000可以覆盖过渡标准(interimstandard,is)2000(is-2000),is-95和is-856标准。tdma系统可以实现例如全球移动通信系统(globalsystemformobilecommunication,gsm)等无线技术。ofdma系统可以实现诸如演进通用无线陆地接入(evolvedutra,e-utra)、超级移动宽带(ultramobilebroadband,umb)、ieee802.11(wi-fi),ieee802.16(wimax),ieee802.20,flashofdma等无线技术。utra和e-utra是umts以及umts演进版本。3gpp在长期演进(longtermevolution,lte)和基于lte演进的各种版本是使用e-utra的umts的新版本。以及第五代(5generation,简称:“5g”)通信系统、新空口(newradio,简称“nr”)是正在研究当中的下一代通信系统。此外,所述通信系统还可以适用于面向未来的通信技术,都可以应用于本申请实施例提供的技术方案中。

示例性的,以搭载操作系统的终端100为例,如图17所示,终端100从逻辑上可划分为硬件层21、操作系统161,以及应用层31。硬件层21包括应用处理器101、微控制器单元103、调制调解器107、wi-fi模块111、传感器114、定位模块150、存储器等硬件资源。应用层31包括一个或多个应用程序,比如应用程序163,应用程序163可以为社交类应用、电子商务类应用、浏览器等任意类型的应用程序。操作系统161作为硬件层21和应用层31之间的软件中间件,是管理和控制硬件与软件资源的计算机程序。

在一个实施例中,操作系统161包括内核23,硬件抽象层(hardwareabstractionlayer,hal)25、库和运行时(librariesandruntime)27以及框架(framework)29。其中,内核23用于提供底层系统组件和服务,例如:电源管理、内存管理、线程管理、硬件驱动程序等;硬件驱动程序包括wi-fi驱动、传感器驱动、定位模块驱动等。硬件抽象层25是对内核驱动程序的封装,向框架29提供接口,屏蔽低层的实现细节。硬件抽象层25运行在用户空间,而内核驱动程序运行在内核空间。

库和运行时27也叫做运行时库,它为可执行程序在运行时提供所需要的库文件和执行环境。库与运行时27包括安卓运行时(androidruntime,art)271以及库273等。art271是能够把应用程序的字节码转换为机器码的虚拟机或虚拟机实例。库273是为可执行程序在运行时提供支持的程序库,包括浏览器引擎(比如webkit)、脚本执行引擎(比如javascript引擎)、图形处理引擎等。

框架29用于为应用层31中的应用程序提供各种基础的公共组件和服务,比如窗口管理、位置管理等等。框架29可以包括电话管理器291,资源管理器293,位置管理器295等。

以上描述的操作系统161的各个组件的功能均可以由应用处理器101执行存储器中存储的程序来实现。

所属领域的技术人员可以理解终端100可包括比图17所示的更少或更多的部件,图17所示的该终端仅包括与本申请实施例所公开的多个实现方式更加相关的部件。

终端通常支持安装多种应用程序(application,app),如文字处理应用程序、电话应用程序、电子邮件应用程序、即时消息应用程序、照片管理应用程序、网络浏览应用程序、数字音乐播放器应用程序、和/或数字视频播放器应用程序。

本申请提供了一种芯片系统,该芯片系统包括处理器,用于支持译码装置实现上述方面中所涉及的功能,例如,例如发送或处理上述方法中所涉及的数据和/或信息。在一种可能的设计中,所述芯片系统还包括存储器,所述存储器,用于保存必要的程序指令和数据。该芯片系统,可以由芯片构成,也可以包括芯片和其他分立器件。

在另一种可能的设计中,当该译码装置为终端或者基站等内的芯片时,芯片包括:处理单元和通信单元,所述处理单元例如可以是处理器,所述通信单元例如可以是输入/输出接口、管脚或电路等。该处理单元可执行存储单元存储的计算机执行指令,以使该终端或者基站等内的芯片执行上述图2-11中任一项实施例中网络执行的方法的步骤。可选地,所述存储单元为所述芯片内的存储单元,如寄存器、缓存等,所述存储单元还可以是所述终端或者基站等内的位于所述芯片外部的存储单元,如只读存储器(read-onlymemory,rom)或可存储静态信息和指令的其他类型的静态存储设备,随机存取存储器(randomaccessmemory,ram)等。

本申请实施例还提供了一种芯片,包括:处理模块与通信接口,所述处理模块能执行上述任一方法实施例中与译码装置相关的方法流程。进一步地,所述芯片还可以包括存储模块(如,存储器),所述存储模块用于存储指令,所述处理模块用于执行所述存储模块存储的指令,并且对所述存储模块中存储的指令的执行使得所述处理模块执行上述任一方法实施例中与译码装置相关的方法流程。

本申请实施例还提供了一种通信系统,该通信系统可以包括终端以及基站,该终端可以是如图17所示的终端,该终端可以用于执行前述图2-11的实施例中的任一项步骤。该基站可以是如图16所示的基站,该基站可以用于前述图2-11的实施例中的任一项步骤。

本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被计算机执行时实现上述任一方法实施例中与译码装置相关的方法流程。对应的,该计算机可以为上述译码装置。

本申请实施例还提供了一种计算机程序或包括计算机程序的一种计算机程序产品,该计算机程序在某一计算机上执行时,将会使所述计算机实现上述任一方法实施例中与译码装置相关的方法流程。对应的,该计算机可以为上述的译码装置。

在上述图2-11中各个实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。

所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(dsl))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存储的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,dvd)、或者半导体介质(例如固态硬盘solidstatedisk(ssd))等。

应理解,本申请中提及的处理器可以是中央处理单元(centralprocessingunit,cpu),还可以是其他通用处理器、数字信号处理器(digitalsignalprocessor,dsp)、专用集成电路(applicationspecificintegratedcircuit,asic)、现成可编程门阵列(fieldprogrammablegatearray,fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。

还应理解,本申请中的处理器的数量可以是一个,也可以是多个,具体可以根据实际应用场景调整,此处仅仅是示例性说明,并不作限定。本申请实施例中的存储器的数量可以是一个,也可以是多个,具体可以根据实际应用场景调整,此处仅仅是示例性说明,并不作限定。

还需要说明的是,当译码装置包括处理器(或处理模块)与存储器时,本申请中的处理器可以是与存储器集成在一起的,也可以是处理器与存储器通过接口连接,具体可以根据实际应用场景调整,并不作限定。

所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。

在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。

所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。

另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。

所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者其他网络设备等)执行本申请图2-11中各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:u盘、移动硬盘、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质。

应理解,本申请中提及的存储介质或存储器可以包括易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(read-onlymemory,rom)、可编程只读存储器(programmablerom,prom)、可擦除可编程只读存储器(erasableprom,eprom)、电可擦除可编程只读存储器(electricallyeprom,eeprom)或闪存。易失性存储器可以是随机存取存储器(randomaccessmemory,ram),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的ram可用,例如静态随机存取存储器(staticram,sram)、动态随机存取存储器(dynamicram,dram)、同步动态随机存取存储器(synchronousdram,sdram)、双倍数据速率同步动态随机存取存储器(doubledataratesdram,ddrsdram)、增强型同步动态随机存取存储器(enhancedsdram,esdram)、同步连接动态随机存取存储器(synchlinkdram,sldram)和直接内存总线随机存取存储器(directrambusram,drram)。

应注意,本文描述的存储器旨在包括但不限于这些和任意其它适合类型的存储器。

以上所述,以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1