一种占空比为25%的正交本振信号产生装置及方法与流程

文档序号:19729177发布日期:2020-01-18 03:45阅读:953来源:国知局
一种占空比为25%的正交本振信号产生装置及方法与流程

本发明无线通讯电路领域,尤其涉及一种占空比为25%的正交本振信号产生装置及方法。



背景技术:

无源混频器因为没有直流功耗、噪声低、线性好的优点,被广泛应用于现代集成无线接收机中,尤其是低中频、零中频接收机。而本振信号是混频器的必要信号,本振信号的占空比对采用无源混频器的无线接收性能有着非常重要的影响,本振占空比越小,无线接收机可以获取越大的增益和越小的噪声,但本振频率较高时,小占空比的本振较难实现,因为通常采用占空比为25%的本振信号。

此外现代无线接收机可以采用复混频方式进行镜像干扰抑制。而实现复混频需要产生相位相差90°的iq两路本振信号,若iq两路本振信号的相位差若偏离90°,无线接收机的镜像抑制性能将会受到影响,这就很有必要通过一些方法将iq两路本振信号的相位差校准至90°。

通常来说,占空比为25%的iq两路本振信号的产生方法是先采用一级分频器产生占空比为50%的iq两路信号,然后经过波形整形电路将50%占空比的波形整形成占空比为25%的信号,最后经过iq相位校准模块将iq两路本振信号的相位校准到90度;或者采用一级分频器直接产生25%占空比的iq两路信号,最后经过iq相位校准模块将iq两路本振信号的相位校准到90度。这两种方法均需要通过分频器先产生对应的本振信号,然后再将本振信号通过额外的相位校准模块将两个本振信号的相位差校准到90度,这不仅增加了无线接收机的功耗和体积,同时,本振信号的占空比在经过最后的相位校准模块后,很容易被破坏,会导致占空比变大,最终影响本振信号的产生。



技术实现要素:

为了克服现有技术的不足,本发明的目的之一在于提供一种占空比为25%的正交本振信号产生装置,能够解决现有技术中本振信号产生的功耗大等问题。

本发明的目的之二在于提供一种占空比为25%的正交本振信号产生装置的控制方法,其能够解决现有技术中本振信号产生的功耗大等问题。

本发明的目的之一采用以下技术方案实现:

一种占空比为25%的正交本振信号产生装置,所述正交本振信号产生装置包括第一d锁存器、第二d锁存器、差分时钟输入正端、差分时钟输入负端、i路本振信号输出正端、i路本振信号输出负端、q路本振信号输出正端和q路本振信号输出负端;

第一d锁存器和第二d锁存器均设有时钟信号输入端、数据输入正端、数据输入负端、数据输出正端和数据输出负端;

第一d锁存器的时钟信号输入端与差分时钟输入正端连接,用于输入第一差分时钟输入信号;第二d锁存器的时钟信号输入端与差分时钟输入负端连接,用于输入第二差分时钟输入信号;

第一d锁存器的数据输入负端与第二d锁存器的数据输出正端相连,作为q路差分本振信号输出正端,并输出q路第一本振信号;

第一d锁存器的数据输入正端与第二d锁存器的数据输出负端相连,作为q路差分本振信号输出负端,并输出q路第二本振信号;

第一d锁存器的数据输出正端与第二d锁存器的数据输入正端相连,作为i路差分本振信号输出正端,并输出i路第一本振信号;

第一d锁存器的数据输出负端与第二d锁存器的数据输入负端相连,作为i路差分本振信号输出负端,并输出i路第二本振信号。

进一步地,第一d锁存器和第二d锁存器还包括可控开关控制端,第一d锁存器的可控开关控制端用于输入i路本振信号相位校准信号,第二d锁存器的可控开关控制端用于输入q路本振信号相位校准信号;所述本振信号产生装置通过改变i路本振信号相位校准信号和/或q路本振信号相位校准信号,来改变第一d锁存器和/或第二d锁存器的可控开关的工作状态,进而改变i路本振信号的相位和/或q路本振信号的相位,实现iq两路本振信号的相位校准。

进一步地,所述第一d锁存器、第二d锁存器均包括:差分输入对管、锁存对管、时钟对管和可控开关;

所述差分对管包括第一nmos管和第二nmos管,锁存对管包括第三nmos管和第四nmos管,时钟对管包括第一pmos管和第二pmos管,可控开关包括第一可控开关和第二可控开关;

第一pmos管的栅极、第二pmos管的栅极作为时钟信号输入端,第一pmos管的源极、第二pmos管的源极连接至电源;第一pmos管的漏极与第一可控开关的正端相连,第二pmos管的漏极与第二可控开关的正端相连;

第一nmos管的漏极、第三nmos管的漏极、第四nmos管的栅极均与第一可控开关的负端相连,作为数据输出负端;第二nmos管的漏极、第四nmos管的漏极、第三nmos管的栅极均与第二可控开关的负端相连,作为数据输出正端;

第一nmos管的源极、第二nmos管的源极、第三nmos管的源极、第四nmos管的源极均接地;第一nmos管的栅极作为数据输入正端;第二nmos管的栅极作为数据输出负端;

第一可控开关和第二可控开关的控制端相连,作为可控开关控制端。

进一步地,第一可控开关、第二可控开关均由n个pmos管组成,其中,n>1,并且n为自然数;每个可控开关的所有pmos管的源极相连,作为对应可控开关的正端、所有pmos管的漏极相连,作为对应可控开关的负端;第一可控开关的每个pmos管的栅极、第二可控开关的每个pmos管的栅极均相连并作为可控开关控制端,用于输入本振信号相位校准信号。

进一步地,在每个d锁存器工作期间,每个可控开关的pmos管至少有一个处于导通状态。

进一步地,所述第一pmos管和第二pmos管的设计参数相同,第一nmos管和第二nmos管的设计参数相同,第三nmos管和第四nmos管的设计参数相同。

本发明的目的之二采用以下技术方案实现:

一种占空比为25%的正交本振信号产生装置的控制方法,应用于如本发明目的之一采用的一种占空比为25%的正交本振信号产生装置,假设在第一周期的前半个周期到来前,q路第一本振信号为低电平、q路第二本振信号为高电平:

所述控制方法依次循环执行步骤s1、步骤s2、步骤s3以及步骤s4,直到结束;

其中,步骤s1:当第一周期的前半周期到来后,第一差分时钟输入信号跳变为低电平,第二差分时钟输入信号跳变为高电平,则i路第一本振信号跳变为高电平、i路第二本振信号跳变为低电平,此时q路第一本振信号保持为低电平、q路第二本振信号变为低电平;

步骤s2:当第一周期的后半周期到来后,第一差分时钟输入信号变为高电平,第二差分时钟输入信号变为器低电平,则q路第一本振信号变为高电平、q路第二本振信号保持为低电平,同时i路第一本振信号变为低电平、i路第二本振信号保持为低电平;

步骤s3:当第二周期的前半周期到来后,第一差分时钟输入信号变为低电平、第二差分时钟输入信号变为高电平,则i路第一本振信号保持为低电平、i路第二本振信号变为高电平,此时,q路第一本振信号变为低电平、q路第二本振信号保持为低电平;

步骤s4:当第二周期的后半周期到来后,第一差分时钟输入信号变为高电平、第二差分时钟输入信号变为低电平,则q路第一本振信号保持为低电平、q路第二本振信号变为高电平,此时,i路第一本振信号保持为低电平、i路第二本振信号保持为低电平;

其中,第一差分时钟输入信号、第二差分时钟输入信号的占空比均为50%。

进一步地,当iq两路本振信号的相位上相差不等于90°时,通过改变i路本振信号相位校准信号来控制第一d锁存器的可控开关的工作状态,和/或改变q路本振信号相位校准信号来控制第二d锁存器的可控开关的工作状态,进而控制i路第一本振信号、i路第二本振信号和/或q路第一本振信号、q路第二本振信号的相位,直到i路第一本振信号、i路第二本振信号与q路第一本振信号、q路第二本振信号的相位等于90°。

相比现有技术,本发明的有益效果在于:

本发明通过采用两个结构相同的d锁存器级联形成负反馈环路,实现占空比为25%本振信号的产生,解决了现有技术需要首先通过占空比产生模块生成占空比信号,使得芯片功耗大,体积大等问题。

附图说明

图1为本发明提供的占空比为25%的本振信号产生装置的电路图;

图2为图1中锁存器d1和锁存器d2的电路结构图;

图3为图2中第一可控开关和第二可控开关的电路结构图;

图4为本发明提供的带相位校准的本振信号产生装置的信号波形图;

图5为本发明提供的当n为4时,q路本振信号与i路本振信号相位校准信号之间的对应关系;

图6为本发明提供的当n为4时,q路本振信号与q路本振信号相位校准信号之间的对应关系。

具体实施方式

下面,结合附图以及具体实施方式,对本发明做进一步描述,需要说明的是,在不相冲突的前提下,以下描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例。

实施例一:

由于现有技术中首先生成占空比为25%的iq两路信号,然后再经过iq相位校准模块实现相位校准,这种方法不仅需要额外的相位校准模块,同时还增加了无线接收机的功耗和体积,而且经过校准后的信号的占空比很容易改变的问题。

如图1所示,本发明提供了一种占空比为25%的正交本振信号产生装置,包括两个结构相同的锁存器、差分输入时钟正端、差分输入时钟负端和i路差分本振信号输出端、q路差分本振信号输出端。

其中,本发明采用的锁存器为d锁存器,每个d锁存器均包括时钟信号输入端clk、数据输入正端dp、数据输入负端dn、数据输出正端op和数据输出负端on。

q路差分本振信号输出端包括q路差分本振信号输出正端和q路差分本振信号输出负端,i路差分本振信号输出端包括i路差分本振信号输出正端和i路差分本振信号输出负端。

本发明通过将两个d锁存器进行级联形成负反馈环路,来产生占空比为25%的正交本振信号,其具体的连接方式为:

第一d锁存器d1的时钟信号输入端clk与差分时钟输入正端连接,用于输入第一差分时钟信号clkp。第二d锁存器d2的时钟信号输入端clk与差分时钟输入负端连接,用于输入第二差分时钟信号clkn。

第一d锁存器d1的数据输入负端dn与第二d锁存器d2的数据输出正端op相连,作为q路差分本振信号输出正端,并输出q路第一本振信号loqp。

第一d锁存器d1的数据输入正端dp与第二d锁存器d2的数据输出负端on相连,作为q路差分本振信号输出负端,并输出q路第二本振信号loqn。

第一d锁存器d1的数据输出正端op与第二d锁存器d2的数据输入正端dp相连,作为i路差分本振信号输出正端,并输出i路第一本振信号loip。

第一d锁存器d1的数据输出负端on与第二d锁存器d2的数据输入负端dn相连,作为i路差分本振信号输出负端,并输出i路第二本振信号loin。

由于d锁存器的功能是在不同的特定的输入时钟电平(或边沿)和输入信号的作用下,使输出信号等于输入信号、或者输出信号保持前一状态、或输出信号清零。因此,如图1所示,本发明通过两个d锁存器的级联形成负反馈环路,在输入的第一差分时钟信号clkp、第二差分时钟信号clkp的占空比为50%的作用下,就会产生占空比为25%的i路差分本振信号:i路第一本振信号loip、i路第二本振信号loin,q路差分本振信号:q路第一本振信号loqp、q路第二本振信号loqn。

进一步地,本发明不仅可以实现占空比为25%的正交本振信号的产生,其还可以实现对iq两路本振信号的相位校准。也即是说,通过两个d锁存器的可控开关控制端,输入相应的相位控制信号来实现iq两路本振信号的相位校准。

也即是:将第一d锁存器d1的可控开关控制端phacal,作为i路本振信号相位校准控制端,并输入i路本振信号相位校准信号phacal_i。

将第二d锁存器d2的可控开关控制端phacal,作为q路本振信号相位校准控制端,并输入q路本振信号相位校准信号phacal_q。

也即是说,通过i路本振信号相位校准信号phacal_i以及q路本振信号相位校准信号phacal_q来实现iq两路本振信号的相位校准。比如,当iq两路本振信号的相位出现误差时,可通过两个d锁存器的可控开关的工作状态来实现iq两路本振信号的相位校准。

如图2所示,本发明所采用的d锁存器主要由差分输入对管、锁存对管、时钟对管和两个完全相同的可控开关组成。

其中,差分输入对管,用于差分输入对管用于负责采样输入信号或清零输出信号。差分输入对管包括两个nmos管,分别记为nm1、nm2。

时钟对管,用于时钟对管受输入时钟信号控制,当输入时钟为低电平时,时钟对管导通,使电流流过。时钟对管包括两个pmos管,分别记为第一pmos管pmos1、第二pmos管pmos2。

锁存对管,用于负责锁存输出状态。锁存对管包括两个nmos管,分别记为,包括nm3、nm4。

可控开关,用于配合相位调整控制信号负责调整输出信号的相位,分别记为第一可控开关和第二可控开关。

该d锁存器的电路为左右对称的差分结构,各个器件的具体链接关系如下:

第一pmos管pmos1、第二pmos管pmos2的栅极相连,作为d锁存器的时钟信号输入端clk,源极均连接至电源vdd;第一pmos管pmos1的漏极与第一可控开关1的正端相连,第二pmos管pmos2的漏极与第二可控开关2正端相连。

nm1、nm3的漏极,nm4的栅极均与第一可控开关1的负端相连,作为d锁存器的数据输出负端on。

nm2、nm4的漏极,nm3的栅极均与第二可控开关2的负端相连,作为d锁存器的数据输出正端op。

nm1、nm2、nm3、nm4的源极均连接至地vss。

nm1的栅极作为d锁存器的数据输入信号正端dp。

nm2的栅极作为d锁存器的数据输入信号负端dn。

第一可控开关1和第二可控开关2的控制端相连,作为d锁存器的可控开关控制端phacal。

其中,第一pmos管pmos1与第二pmos管pmos2的设计参数相同,nm1与nm2的设计参数相同,nm3与nm4的设计参数相同。

如图3所示为d锁存器的第一可控开关和第二可控开关的电路图。

每个可控开关均由n个pmos管构成,每个pmos管相当于一个独立的开关,记为pm1、pm2、...、pmn。可控开关的每个pmos管的设计参数可相同,也可不同。

每个可控开关的所有pmos管的源极、漏极并联,也即是:每个可控开关的所有pmos管的源极相连,并作为d锁存器的可控开关的正端,每个可控开关的pmos管的的漏极相连,并作为d锁存器可控开关的负端。

每个可控开关的每个pmos管的栅极分别作为独立的受控端,分别受控制信号phacal<n>进行控制,也即是每个可控开关的pmos管的栅极相连作为d锁存器的可控开关控制端,接收相应的控制信号。

也即是说,根据输入的控制信号的不同,可以任意控制该可控开关中的一个或多个开关的导通。其中,每个可控开关的每个pmos管的设计参数可相同或不同。

其中,控制信号phacal<n>,也即是本发明中的i路本振信号相位校准信号phacal_i或q路本振信号相位校准信号phacal_q。

也即是说,通过i路本振信号相位校准信号phacal_i来控制第一d锁存器d1中的每个可控开关中的每个pmos管的导通状态,而通过q路本振信号相位校准信号phacal_q来控制第二d锁存器d2中的每个可控开关中的每个pmos管的导通状态。

对于每个可控开关来说,设置的pmos管的数量越多,其选择的相位调整就越多。比如当设置4个pmos管时,可以产生最多24=16种的相位调整选择,比如对应图5和图6中的0、1、2、3……15。另外,在实际的工作过程中,每个可控开关在d锁存器工作期间至少保证一个开关,即pmos管,处于导通状态。

本发明还给出了iq本振信号产生的工作原理:

首先,对于d锁存器的工作原理如下:

当时钟信号输入端clk输入信号为低电平时:

若数据输入正端dp为高电平,数据输入负端dn为低电平,则数据输出正端op为高电平,数据输出负端on为低电平。

若数据输入正端dp为低电平,数据输入负端dn为高电平,则数据输出正端op为低电平,数据输出负端on为高电平。

若数据输入正端dp、数据输入负端dn同时为低电平,则数据输出正端op、数据输出负端on均保持前一个状态。

当时钟信号输入端clk输入为高电平时:

若数据输入正端dp、数据输入负端dn的状态不变,则数据输出正端op、数据输出负端on保持原状态。

若数据输入正端dp、数据输入负端dn的状态出现翻转,则数据输出正端op、数据输出负端on同时输出低电平。

因此,基于d锁存器的工作原理,本发明提供的占空比为25%的正交本振信号产生装置的工作原理如下:

首先,第一d锁存器d1和第二d锁存器d2的时钟信号输入端clk分别输入第一差分时钟输入信号clkp、第二差分时钟输入信号clkn的占空比必须为50%,并假设在第一周期的前半个周期到来前,q路第一本振信号loqp为低电平、q路第二本振信号loqn为高电平:

步骤s1、当第一个周期的前半周期到来后:

第一差分时钟输入信号clkp跳变为低电平,第二差分时钟输入信号clkn跳变为高电平,则i路第一本振信号loip跳变为高电平、i路第二本振信号loin跳变为低电平。因为第二差分时钟输入信号clkn为高电平,随即q路第二本振信号loqn被下拉变为低电平,q路第一本振信号loqp则保持为低电平。

因此,在第一个周期的后半周期到来前,i路第一本振信号loip保持为高电平,i路第二本振信号loin保持为低电平,q路第一本振信号loqp保持为低电平,q路第一本振信号loqn保持为低电平。

步骤s2、当第一个周期的后半周期到来后:

第一差分时钟输入信号clkp跳变为高电平,第二差分时钟输入信号clkn跳变为低电平,则q路第一本振信号loqp跳变为高电平,q路第二本振信号loqn保持为低电平。因为差分时钟输入信号clkp为高电平,随即i路第一本振信号loip被下拉为低电平,i路第二本振信号loin则保持为低电平。

因此,在第二个周期的前半周期到来前,i路第一本振信号loip保持为低电平,i路第二本振信号loin保持为低电平,q路第一本振信号loqp保持为高电平,q路第二本振信号loqn保持为低电平。

步骤s3、当第二个周期的前半周期到来后:

第一差分时钟输入信号clkp跳变为低电平,第二差分时钟输入信号clkn跳变为高电平,则i路第一本振信号loip保持为低电平,i路第二本振信号loin跳变为高电平。因为差分时钟输入信号clkn为高电平,随即q路第一本振信号loqp被下拉为低电平,q路第二本振信号loqn则保持为低电平。因此,在第二个周期的后半周期到来前,i路第一本振信号loip保持为低电平,i路第二本振信号loin保持为高电平,q路第一本振信号loqp保持为低电平,q路第二本振信号loqn保持为低电平。

步骤s4、当第二个周期的后半周期到来后:

第一差分时钟输入信号clkp跳变为高电平,第二差分时钟输入信号clkn跳变为低电平,则q路第一本振信号loqp保持为低电平,q路第二本振信号loqn跳变为高电平。因为差分时钟输入信号clkp为高电平,随即i路第二本振信号loin被下来为低电平,i路第一本振信号loip则保持为低电平。因此,在第三个周期的前半周期到来前,i路第一本振信号loip保持为低电平,i路第二本振信号loin保持为低电平,q路第一本振信号loqp保持为低电平,q路第二本振信号loqn保持为高电平。

因此,依据前述步骤s1、步骤s2、步骤s3以及步骤s4得出一个信号的周期,然后往后每个周期均如此反复,在保证第一差分时钟输入信号clkn、第二差分时钟输入信号clkp的占空比为50%时,可生成占空比为25%的iq两路本振信号。

根据图4中的时序图中可知,i路第一本振信号loip、i路第二本振信号loin、q路第一本振信号loqp、q路第二本振信号loqn的输出周期均为第一差分时钟输入信号clkp或第二差分时钟输入信号clkn周期的两倍;并且,仅在第一差分时钟输入信号clkp或第二差分时钟输入信号clkn的2个周期中的其中一个周期的半周期内为高电平,相当于只有1/4个周期内为高电平。因此,只要保证输入的第一差分时钟输入信号clkp、第二差分时钟输入信号clkn的占空比为50%时,就可以实现输出的i路第一本振信号loip、i路第二本振信号loin、q路第一本振信号loqp、q路第二本振信号loqn的占空比均为25%。

同时,根据时序图可以观察到对于i路第一本振信号loip领先q路第一本振信号loqp1/4个周期、对于i路第二本振信号loin领先q路第二本振信号loqn1/4个周期,也即是iq两路本振信号在相位上相差90°,也即是说,本发明提供的占空比为25%的本振信号产生装置,也能够实现iq两路本振信号的正交。

进一步地,当iq两路本振信号在相位上相差不为90°时,本发明还可以对iq两路本振信号的相位进行校准,也即是:实现将i路第一本振信号loip领先q路第一本振信号loqp1/4个周期、对于i路第二本振信号loin领先q路第二本振信号loqn1/4个周期。

由于d锁存器均设有可控开关,可控开关包括多个pmos组成,每个pmos管均相当于一个开关,可通过信号来控制每个pmos管的导通或断开。也即是,在d锁存器中,可通过不同组合的可控开关,即:通过控制可控开关的一个或多个pmos管处于导通状态或断开状态,来控制与可控开关的正端连接的时钟对管第一pmos管pmos1和第二pmos管pmos2在导通期间,来自电源vdd经过时钟对管第一pmos管pmos1和第二pmos管pmos2对数据输出正端op、数据输出负端on节点电容充电的电流大小,进而影响数据输入正端op、数据输入负端on节点高电平的建立过程。比如,第一可控开关、第二可控开关只有当时钟对管第一pmos管pmos1和第二pmos管pmos2导通期间(也即是clk为低电平时)才处于导通状态,也即是有效状态,其他情况下,会切断来自电源vdd的电流,使得可控开关处于断开状态。

而数据输出正端op、数据输出负端on的节点电容的电流均来自电源vdd,并且处于时钟对管第一pmos管pmos1和第二pmos管pmos2以及可控开关的控制下。因此,当可控开关的电流越大,充电电流就越大,那么此时,数据输出正端op、数据输出负端on的节点电容从低电平到高电平的建立时间就会越短,进而影响数据输出正端op、数据输出负端on的输出信号的相位的延迟,实现iq两路本振信号的相位校准。

具体为,本发明通过将i路本振信号相位校准信号phacal_i输入到第一d锁存器的可控开关控制端、q路本振信号相位校准信号phacal_q输入到第二d锁存器的可控开关控制端,进而来控制第一d锁存器、第二d锁存器的可控开关中的每个pmos管的导通状态,进而影响数据输出正端op、数据输出负端on的输出信号的相位,实现iq两路本振信号的相位校准。

因此,当iq两路本振信号的相位出现误差,也即是i路第一本振信号loip超前或滞后q路第一本振信号loqp1/4个周期、对于i路第二本振信号loin超前或滞后q路第二本振信号loqn1/4个周期时,通过控制改变i路本振信号i路本振信号相位校准信号phacal_i和/或q路本振信号相位校准信号phacal_q来控制第一d锁存器的可控开关和/或第二d锁存器的可控开关的工作状态,进而控制可控开关中每个pmos管的导通状态,进而影响数据输出正端op、数据输出负端on的输出信号的相位。

因此,本发明通过改变i路本振信号相位校准信号phacal_i和q路本振信号相位校准信号phacal_q来分别控制第一d锁存器d1和第二d锁存器d2的可控开关的工作。也即是,通过改变i路本振信号相位校准信号phacal_i的控制值,可以改变i路第一本振信号loip和i路第二本振信号loin的相位(比如超前或滞后);通过改变q路本振信号相位校准信号phacal_q的控制值,可以改变q路第一本振信号loqp和q路第二本振信号loqn的相位(比如超前或滞后)。直到,iq两路的本振信号的相位差为90°

比如,i路本振(loip和loin)超前q路本振91°,那么可以通过减小phacal_i使得i路本振(loip和loin)相位逐渐滞后,或者增大phacal_q使得q路本振(loqp和loqn)相位逐渐超前,最终可以使得相差从91°校准到90°。

也即是说,当iq两路本振信号相位出现误差时,即可通过改变i路本振信号相位校准信号phacal_i和/或q路本振信号相位校准信号phacal_q的控制值,实现iq两路本振信号的相位校准。

优选地,假设,本发明中的每个可控开关均包括4个pmos管,分别记为:pm0、pm1、pm2、pm3。通过仿真可以得到i路本振相位校准信号phacal_i对iq相位的影响,如图5所示,可看到调整i路本振相位校准信号phacal_i从0到15,iq两路本振信号的相位差从90°变化到95°左右,也就是如果iq两路本振信号的相位差不到90°可通过调整i路本振相位校准信号phacal_i来校准iq两路本振信号的相位差,使其达到90°。

图5中的phacal<3:0>对应为图3中的每个可控开关的栅极输入端的控制序列,如phacal_i<3>、phascal_i<2>、phasecal_i<1>、phascal_i<0>分别控制可控开关中对应的pmos管的导通或关断。

相同方法,可仿真得到q路本振相位校准信号phacal_q对iq两路本振信号相位差的影响,如图6所示,可看到调整q路本振相位校准信号phacal_q从0到15,iq两路本振信号的相位差从90°到85°变化,也就是如果iq两路本振信号的相位差超过90°,可通过调整q路本振相位校准信号phacal_q来校准iq两路本振信号的相位差,使其达到90°。

通过本装置就可以实现占空比为25%的本振信号的产生,而不需要首先通过占空比产生电路产生本振信号,然后再通过iq相位校准模块进行校准,也即是将本振信号的产生与相位校准分开的方式实现,不仅节省了芯片功耗与面积,同时还解决了现有技术中在最后校准对占空比破坏的问题。

上述实施方式仅为本发明的优选实施方式,不能以此来限定本发明保护的范围,本领域的技术人员在本发明的基础上所做的任何非实质性的变化及替换均属于本发明所要求保护的范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1