AD转换装置、半导体集成电路装置以及AD转换装置的设计方法与流程

文档序号:37447901发布日期:2024-03-28 18:31阅读:14来源:国知局
AD转换装置、半导体集成电路装置以及AD转换装置的设计方法与流程

本发明涉及ad转换装置、半导体集成电路装置以及ad转换装置的设计方法。


背景技术:

1、使用将模拟信号转换为数字信号的多个模拟数字转换(ad转换)电路单元的时间交织方式的ad转换装置具有利用多路复用器电路统合输出多个ad转换电路单元的输出的数据总线电路。当沿着一个方向配置有多个ad转换电路单元(以纵向堆叠的方式配置)的情况下,根据ad转换电路单元的配置位置,在数据总线电路中产生偏斜。

2、使用四个ad转换电路单元时的数据总线电路例如如图12a所示那样构成。通过“与非”运算电路(nand电路)1201、1202以及“或非”运算电路(nor电路)1203实现作为多路复用器电路的功能。向nand电路1201输入第一ad转换电路单元的输出信号adc1和第二ad转换电路单元的输出信号adc2,向nand电路1202输入第三ad转换电路单元的输出信号adc3和第四ad转换电路单元的输出信号adc4。另外,向nor电路1203输入nand电路1201的输出信号nanda和nand电路1202的输出信号nandb。而且,nor电路1203的输出信号nor被输入到触发器电路1204。

3、对于图12a所示的数据总线电路,如图12b的一个例子所示,在时刻t101~时刻t102的第一期间输入第一ad转换电路单元中的转换结果,在时刻t102~时刻t103的第二期间输入第二ad转换电路单元中的转换结果。另外,在时刻t103~时刻t104的第三期间输入第三ad转换电路单元中的转换结果,在时刻t104~时刻t105的第四期间输入第四ad转换电路单元中的转换结果。此外,来自各ad转换电路单元的输出adc1~adc4在不是对应的期间的情况下被固定为高电平。

4、当在数据总线电路中在各ad转换电路单元的输出信号间未产生偏斜,且未产生直到到达nand电路1201、1202为止的传输延迟之差的情况下,传输如在图12b中信号nanda、nandb、nor所示那样ad转换后的数字信号。在该情况下,如信号ff所示,在触发器电路1204中,保持与adc1~adc4的输出信号的电平(l、h、l、h)对应的正确的电平(l、h、l、h)的信号。另一方面,若在各ad转换电路单元的输出信号间产生偏斜,则存在产生直到到达nand电路1201、1202为止的传输延迟之差,例如,如图12b中信号nandb(skew)、nor(skew)所示产生偏斜,而误传输ad转换后所得的数字信号的情况。在该情况下,如信号ff所示,在触发器电路1204中,保持不与adc1~adc4的输出信号的电平(l、h、l、h)对应的错误的电平(l、h、h、l)的信号。为了防止产生偏斜而误传输数字信号,在专利文献1中公开了对ad转换电路单元的输出设置可变延迟电路来进行偏斜调整的技术。

5、专利文献1:美国专利第7250885号说明书


技术实现思路

1、本发明的目的在于提供一种不追加电路,就能够抑制在以时间交织方式进行ad转换的多个ad转换电路单元的输出信号之间产生的偏斜的ad转换装置。

2、ad转换装置的一个方式具有:多个ad转换电路单元,以时间交织方式进行模拟数字转换;以及多路复用器电路,根据多个ad转换电路单元的输出信号来生成数字信号,多路复用器电路是通过分散配置于多个ad转换电路单元的多个逻辑电路和多个中间连接布线将多个逻辑电路连接成淘汰赛(tournament)型的电路,ad转换电路单元分别配置为:沿着外周部配置有输出电路和包含逻辑电路的第一要素电路部,中间连接布线沿第一方向横切。多个ad转换电路单元以相邻的两个ad转换电路单元为组,按每一组ad转换电路单元的输出电路和第一要素电路部相对,且沿着第一方向配置。

3、公开的ad转换装置不追加电路,就能够抑制在以时间交织方式进行ad转换的多个ad转换电路单元的输出信号之间产生的偏斜。



技术特征:

1.一种ad转换装置,其特征在于,具有:

2.根据权利要求1所述的ad转换装置,其特征在于,

3.根据权利要求1或2所述的ad转换装置,其特征在于,

4.根据权利要求3所述的ad转换装置,其特征在于,

5.根据权利要求1所述的ad转换装置,其特征在于,

6.根据权利要求5所述的ad转换装置,其特征在于,

7.根据权利要求5或6所述的ad转换装置,其特征在于,

8.根据权利要求7所述的ad转换装置,其特征在于,

9.根据权利要求1~8中任一项所述的ad转换装置,其特征在于,

10.一种半导体集成电路装置,其特征在于,具有:

11.根据权利要求10所述的半导体集成电路装置,其特征在于,

12.根据权利要求10或11所述的半导体集成电路装置,其特征在于,

13.根据权利要求12所述的半导体集成电路装置,其特征在于,

14.根据权利要求10所述的半导体集成电路装置,其特征在于,

15.根据权利要求14所示的半导体集成电路装置,其特征在于,

16.根据权利要求14或15所述的半导体集成电路装置,其特征在于,

17.根据权利要求16所述的半导体集成电路装置,其特征在于,

18.一种ad转换装置的设计方法,其特征在于,是具有多个ad转换电路单元和多路复用器电路的ad转换装置的设计方法,其中,上述多个ad转换电路单元以时间交织方式进行模拟数字转换,上述多路复用器电路根据上述多个ad转换电路单元的输出信号来生成数字信号,

19.根据权利要求18所述的ad转换装置的设计方法,其特征在于,

20.根据权利要求18或19所述的ad转换装置的设计方法,其特征在于,


技术总结
本发明的AD转换装置具有多个AD转换电路单元和多路复用器电路,其中,该多个AD转换电路单元以时间交织方式进行模拟数字转换,该多路复用器电路根据多个AD转换电路单元的输出信号来生成数字信号。多路复用器电路是通过分散配置于多个AD转换电路单元的多个逻辑电路和多个中间连接布线将多个逻辑电路连接成淘汰赛型的电路,AD转换电路单元分别配置为:沿着外周部配置有输出电路和包含逻辑电路的第一要素电路部,中间连接布线沿第一方向横切。多个AD转换电路单元以相邻的两个AD转换电路单元为组,按每一组AD转换电路单元的输出电路和第一要素电路部相对,且沿着第一方向配置。

技术研发人员:吉田穣理
受保护的技术使用者:株式会社索思未来
技术研发日:
技术公布日:2024/3/27
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1