层叠滤波器的制作方法

文档序号:37230278发布日期:2024-03-05 15:40阅读:17来源:国知局
层叠滤波器的制作方法

本发明涉及一种层叠滤波器。


背景技术:

1、已知具备层叠体和导体部的层叠滤波器(例如,专利文献1)。层叠体层叠有多个电介质层。导体部设置于层叠体的内部。导体部包括输入输出部和一对谐振电路。输入输出部包括由多个端口构成的输入输出端口组。在日本特开2021-175151号公报所示的例子中,输入输出部包括不平衡端口和平衡端口。


技术实现思路

1、发明所要解决的问题

2、平衡型的层叠滤波器例如用于处理平衡信号的情况。平衡型的层叠滤波器除了上述的层叠滤波器那样的不平衡-平衡滤波器之外,还包括平衡-平衡滤波器。在平衡型的层叠滤波器中,要求降低所期望的频域的杂波(spurious)。

3、本发明的一个方式的目的在于,提供一种能够降低所期望的频域的杂波的层叠滤波器。

4、用于解决问题的技术方案

5、在本发明的一个方式的层叠滤波器中,具备层叠体和导体部。层叠体层叠有多个电介质层。导体部,设置于层叠体的内部。导体部包括输入输出部、以及第1和第2谐振电路。第1和第2谐振电路沿与多个电介质层的层叠方向交叉的方向排列。第1和第2谐振电路连接于输入输出部。输入输出部包括由不平衡端口和一对平衡端口构成的输入输出端口组、或者由两对平衡端口构成的输入输出端口组。第2谐振电路包括电感器导体、第1电容器导体、以及第2电容器导体。电感器导体具有第1和第2端部。第1电容器导体连接于第1端部。第2电容器导体连接于第2端部。多个电介质层包括第1电介质层、以及第2电介质层。第2电介质层具有比第1电介质层的介电常数更低的介电常数。第1和第2电容器导体设置于第1电介质层。电感器导体的至少一部分设置于第2电介质层。

6、在该层叠滤波器中,输入输出部包括由不平衡端口和一对平衡端口构成的输入输出端口组、或者由两对平衡端口构成的输入输出端口组。多个电介质层包括第1电介质层和第2电介质层。第2电介质层具有比第1电介质层的介电常数更低的介电常数。第1和第2电容器导体设置于第1电介质层。电感器导体的至少一部分设置于第2电介质层。根据该结构,可以调整产生杂波的频域,从而降低所期望的频域中的杂波。由于电容器导体设置于第1电介质层,因此与全部的电容器导体设置于第2电介质层的情况相比,电容器的尺寸可以缩小。因此,能够抑制层叠滤波器的尺寸增大,并且降低所期望的频域中的杂波。

7、在上述的一个方式中,也可以是,第1谐振电路包括电感器导体、以及第3电容器导体。也可以是,第1谐振电路的电感器导体具有第3和第4端部。也可以是,第3电容器导体连接于第3端部。也可以是,第4端部接地。在该情况下,可以在具有不平衡-平衡特性的层叠滤波器中,降低高频域的杂波。

8、在上述的一个方式中,也可以是,第3电容器导体设置于第1电介质层。在该情况下,可以更容易地调整所期望的杂波。

9、在上述的一个方式中,也可以是,第1谐振电路包括电感器导体、第3电容器导体、以及第4电容器导体。也可以是,电感器导体具有第3和第4端部。也可以是,第3电容器导体连接于第3端部。也可以是,第4电容器导体连接于第4端部。在该情况下,可以在具有平衡-平衡特性的层叠滤波器中,降低高频域的杂波。

10、在上述的一个方式中,也可以是,第3电容器导体和第4电容器导体设置于第1电介质层。在该情况下,可以更容易地调整所期望的杂波。

11、在上述的一个方式中,也可以是,第1谐振电路和第2谐振电路具有彼此镜像对称的结构。在该情况下,能够实现抑制偏差并且确保所期望的阻抗的层叠滤波器。

12、在上述的一个方式中,也可以是,电感器导体包括导体层、以及多个通孔。也可以是,导体层沿与层叠方向交叉的方向延伸。也可以是,多个通孔电连接于导体层。也可以是,多个通孔沿层叠方向排列。根据该结构,在紧凑的层叠滤波器中,能够确保电感器导体中的导电路径的长度。

13、在上述的一个方式中,也可以是,导体层包含于第2电介质层内。在该情况下,可以更容易地调整所期望的杂波。

14、在上述的一个方式中,也可以是,多个通孔的一半以上包含于第2电介质层内。在该情况下,可以更容易地调整所期望的杂波。

15、在上述的一个方式中,也可以是,多个电介质层包括多个第2电介质层。也可以是,第1电介质层被多个第2电介质层夹持。也可以是,层叠体具有安装面、以及相对面。也可以是,相对面在多个电介质层的层叠方向上与安装面相对。也可以是,第1电介质层比相对面更靠近安装面。在该情况下,在安装有层叠滤波器的状态下,可以降低寄生电容(straycapacity)。电感器导体配置于离地较远的位置。因此能够确保q值。

16、本发明将从下文中给出的详细描述和附图中得到更充分的理解,附图仅为了说明而给出,因此不应被视为对本发明的限制。

17、根据在下文中给出的详细描述,本发明的进一步的适用范围将变得显而易见。然而,应当理解的是,详细的描述和具体的实施方式表明了本发明的优选的实施方式,但仅为了说明而给出,通过该详细描述,在本发明的精神和范围内的各种变化和变形对于本领域技术人员而言将变得显而易见。



技术特征:

1.一种层叠滤波器,其中,

2.根据权利要求1所述的层叠滤波器,其中,

3.根据权利要求2所述的层叠滤波器,其中,

4.根据权利要求1所述的层叠滤波器,其中,

5.根据权利要求4所述的层叠滤波器,其中,

6.根据权利要求4或5所述的层叠滤波器,其中,

7.根据权利要求1~5中任一项所述的层叠滤波器,其中,

8.根据权利要求7所述的层叠滤波器,其中,

9.根据权利要求7所述的层叠滤波器,其中,

10.根据权利要求1~5中任一项所述的层叠滤波器,其中,


技术总结
在本发明的层叠滤波器中,导体部包括输入输出部、以及第1和第2谐振电路。第1和第2谐振电路沿与多个电介质层的层叠方向交叉的方向排列。输入输出部包括由不平衡端口和一对平衡端口构成的输入输出端口组、或者由两对平衡端口构成的输入输出端口组。第2谐振电路包括电感器导体、第1电容器导体和第2电容器导体。电感器导体具有第1和第2端部。第1电容器导体连接于第1端部。第2电容器导体连接于第2端部。第2电介质层具有比第1电介质层的介电常数更低的介电常数。第1和第2电容器导体设置于第1电介质层。电感器导体的至少一部分设置于第2电介质层。

技术研发人员:立松雅大,芦田裕太,泽口修平,涩谷敬悟,照井智理,后藤哲三
受保护的技术使用者:TDK株式会社
技术研发日:
技术公布日:2024/3/4
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1