1.一种用于维持mems陀螺仪超低功耗休眠和快速唤醒的接口电路,其特征在于,所述接口电路包括:
2.根据权利要求1所述的接口电路,其特征在于,所述接口电路还包括第一开关(s1)和第二开关(s2);
3.根据权利要求2所述的接口电路,其特征在于,所述驱动通道(1)的工作模式为所述休眠模式,所述休眠模式包括挂起阶段和矫正阶段;
4.根据权利要求3所述的接口电路,其特征在于,所述驱动通道(1)处于所述休眠模式中的挂起阶段;
5.根据权利要求4所述的接口电路,其特征在于,所述驱动通道(1)的工作模式为所述普通测量模式;
6.根据权利要求5所述的接口电路,其特征在于,所述驱动通道(1)处于所述矫正阶段;
7.根据权利要求1所述的接口电路,其特征在于,所述突发模式锁相环(13)包括:
8.根据权利要求1所述的接口电路,其特征在于,所述dpg信号控制模块(11)包括:
9.根据权利要求1所述的接口电路,其特征在于,所述跟随保持电路(12)由被动采样网络和电压跟随器构成。
10.根据权利要求1所述的接口电路,其特征在于,所述驱动缓冲电路(14)由两级级联的低阈值mos管搭建的反相器构成。