发明领域本发明总体上涉及通信接收器,尤其涉及用于联合时钟恢复和帧对准的方法和系统。
背景技术:
0、发明背景
1、通信接收器通常执行诸如时钟和数据恢复(cdr)与帧对准的任务。cdr通常涉及从接收信号中恢复时钟信号,以便设置用于对信号采样的适当时序。帧对准通常涉及识别信号帧的时序,以及将存储器中接收信号的存储与帧边界对准,以用于进一步处理。
技术实现思路
0、发明概述
1、本文描述的本发明的实施例提供了一种接收器,其包括(i)包括时钟和数据恢复(cdr)环路的电路和(ii)帧对准器。该电路被配置为使用cdr环路将cdr施加于信号,并且将经过cdr的信号缓存在存储器缓冲区中。帧对准器被配置为通过向cdr环路施加一个或更多个移位(shift),将缓存在存储器缓冲区中的信号与信号的连续帧之间的帧边界对准,每个移位等同于信号的一个符号持续时间。
2、在一些实施例中,电路包括处理链,处理链被配置为根据采样时钟对信号进行采样,根据重采样相位对采样信号进行重采样,以及在存储器缓冲区中缓存重采样信号;cdr环路包括:(i)被配置为调整所述采样时钟的第一cdr环路和(ii)被配置为调整所述重采样相位的第二cdr环路;并且帧对准器被配置为通过将一个或更多个移位施加于第一cdr环路和第二cdr环路两者,将缓存在存储器缓冲区中的信号与帧边界对准。
3、在公开的实施例中,第一cdr环路具有第一环路带宽,并且第二cdr环路具有大于第一环路带宽的第二环路带宽。在示例实施例中,电路包括被配置为调整第一cdr环路和第二cdr环路的采样相位的数控振荡器(nco),和帧对准器被配置为通过控制nco来施加移位。
4、通常,电路被配置为,当在存储器缓冲区中缓存的信号与帧边界对准时,检测信号中的帧同步序列,并且帧对准器被配置为,继续施加移位直到检测到帧同步序列。在一实施例中,帧对准器被配置为在信号的不同帧期间施加移位中的每一个移位。在一实施例中,帧对准器被配置为在每n个移位之后插入等待周期,n为定义的整数。
5、另外,根据本发明的实施例,提供了一种方法,包括使用时钟和数据恢复(cdr)环路将cdr施加于信号。将经过cdr的信号缓存在存储器缓冲区中。通过向cdr环路施加一个或更多个移位,将缓存在存储器缓冲区中的信号与信号的连续帧之间的帧边界对准,每个移位等同于信号的一个符号持续时间。进一步处理被施加于存储器缓冲区中的对准的信号。
6、根据本发明的实施例的以下详细描述并结合附图,本发明将得到更充分的理解,在附图中:
1.一种接收器,包括:
2.根据权利要求1所述的接收器,其中:
3.根据权利要求2所述的接收器,其中,所述第一cdr环路具有第一环路带宽,并且其中所述第二cdr环路具有大于所述第一环路带宽的第二环路带宽。
4.根据权利要求2所述的接收器,其中,所述电路包括数控振荡器nco,所述数控振荡器被配置为调整所述第一cdr环路和所述第二cdr环路的采样相位,并且其中,所述帧对准器被配置为通过控制所述nco来施加所述移位。
5.根据权利要求1-4中任一项所述的接收器,其中,所述电路被配置为,当在所述存储器缓冲区中缓存的所述信号与所述帧边界对准时,检测所述信号中的帧同步序列,并且其中,所述帧对准器被配置为继续施加所述移位直到检测到所述帧同步序列。
6.根据权利要求1-4中任一项所述的接收器,其中,所述帧对准器被配置为,在所述信号的不同帧期间,施加所述移位中的每一个移位。
7.根据权利要求1-4中任一项所述的接收器,其中,所述帧对准器被配置为在每n个移位之后,插入等待周期,n为定义的整数。
8.一种方法,包括:
9.根据权利要求8所述的方法,其中:
10.根据权利要求9所述的方法,其中,所述第一cdr环路具有第一环路带宽,并且其中所述第二cdr环路具有大于所述第一环路带宽的第二环路带宽。
11.根据权利要求9所述的方法,其中,对准所述信号包括,将所述移位施加于数控振荡器(nco),所述数控振荡器调整所述第一cdr环路和所述第二cdr环路的采样相位。
12.根据权利要求8-11中任一项所述的方法,其中,对准所述信号包括继续施加所述移位,直到在所述信号中检测到帧同步序列,所述帧同步序列指示缓存在所述存储器缓冲区中的所述信号与所述帧边界对准。
13.根据权利要求8-11中任一项所述的方法,其中,对准所述信号包括,在所述信号的不同帧期间施加所述移位中的每一个移位。
14.根据权利要求8-11中任一项所述的方法,其中,对准所述信号包括,在每n个移位之后,插入等待周期,n为定义的整数。