一种基于混频架构的锁相环杂散优化方法与流程

文档序号:41806330发布日期:2025-05-06 17:14阅读:47来源:国知局

本发明属于电子电路,具体涉及一种基于混频架构的锁相环杂散优化方法。


背景技术:

1、本振相噪是指在射频发射机和接收机中,由于固定参考本振信号的相位噪声引起的信号质量下降现象,而固定参考本振信号在上下变频过程中起到关键作用,其相位噪声会对发射和接收信号的质量产生显著影响,而随着电子技术的迅猛发展,对本振相噪的要求越来越高,

2、现有技术中提供了一种混频架构的电路,用于保证对本振相噪的要求,现有技术中的混频架构是一种多环技术,主要包括主环和偏置环,其应用核心主要包括两种方案,方案一是通过混频将主环信号和偏置环信号混频到更低的中频信号上,然后将中频信号锁定到小数环频率参考上实现,方案二是通过提高偏置环输出信号频率作为主环鉴相信号,从而减小主环分频比实现。 但现有技术中基于前者混频方案的多环较为复杂,功耗面积更大,成本较高,基于后者混频方案的多环相对简单且成本,功耗较低,但存在杂散问题,从而影响性能。

3、因此,如何在保证混频架构成本不高的情况下减少多环锁相环中的杂散,并降低成本,从而提升多环锁相环的性能,是本领域技术人员有待解决的技术问题。


技术实现思路

1、本发明的目的是为了解决现有技术中在成本较低的混频方案中杂散较多的技术问题,从而基于更简单的设计、更低的功耗、成本、面积减少杂散。

2、为实现上述技术目的,一方面,本发明提供了一种基于混频架构的锁相环杂散优化方法,该方法包括:

3、基于设定的输出频率和合成参考信号的频率范围确定出第一锁相环的分频比集,所述合成参考信号具体为第二锁相环的输出信号与固定参考本振信号混频后的信号;

4、确定所述分频比集中每个分频比对应的杂散值组,并每组杂散值中的最差杂散值进行提取得到最差杂散值组;

5、基于所述最差杂散值组确定最优杂散值,并将所述最优杂散值对应的分频比作为最终分频比。

6、进一步地,所述最差杂散值为每组杂散值中绝对值最小的值。

7、进一步地,或通过如下过程提取所述最差杂散值:

8、将所述杂散值组中同一个固定参考本振信号的有限高次谐波各自对应的杂散值划分到不同子组中,将每个子组中绝对值最小的杂散值作为待提取杂散值,将所有待提取杂散值及其相关参数组为第一列表;

9、基于第一列表确定出最差杂散值。

10、进一步地,所述基于第一列表确定出最差杂散值,具体包括:

11、遍历所述第一列表,并将遍历中的当前项待提取杂散值作为待处理杂散值;

12、若所述待处理杂散值小于1,则将第一列表中固定参考本振信号的最小高次谐波对应的所有杂散值组为第二列表,同时将第二列表中的所有杂散值进行归一化处理,并当第二列表中存在两个及以上杂散值时,将绝对值最小对应的杂散值作为待确定最差杂散值;若所述待处理杂散值不小于1,则在第一列表中提取出第三列表,同时将第三列表中的所有杂散值进行归一化处理,并当第三列表中存在两个及以上杂散值时,将绝对值最小的杂散值作为待确定最差杂散值,所述第三列表中的任一杂散值对应的固定参考本振信号的高次谐波最小且实际杂散差小于预计杂散差,所述实际杂散差等于待处理杂散值减去第三列表中的对应杂散值,所述预计杂散差等于待处理杂散值对应的固定参考本振信号的高次谐波减去第三列表中对应杂散值所对应的固定参考本振信号的高次谐波的差值乘以5;

13、将所有待确定最差杂散值进行归一化处理后,将绝对值最小的待确定最差杂散值进行归一化处理后作为最差杂散值。

14、进一步地,所述基于所述最差杂散值组确定最优杂散值,具体包括:

15、将所述最差杂散值组中的各杂散值从大到小依次排列组成序列;

16、将所述序列中的第一项杂散值作为当前项杂散值,并从第二项杂散值开始作为待比较杂散值依次与当前项杂散值进行杂散效果对比,其中,当某项杂散值的杂散效果优于当前项杂散值时将对应项杂散值更新为当前项杂散值。

17、进一步地,所述杂散效果对比的过程具体包括:

18、s60、判断所述当前项杂散值的固定参考本振信号对应的高次谐波减去待比较杂散值的固定参考本振信号对应的高次谐波的值是否不小于2,若是,则执行下一项比较,若否则执行s61;

19、s61、判断所述当前项杂散值是否不小于1且待比较杂散值小于1,若是则执行下一项比较,若否则执行s62;

20、s62、判断所述当前项杂散值的固定参考本振信号对应的高次谐波减去待比较杂散值的固定参考本振信号对应的高次谐波后的值是否等于1且待比较杂散值减去当前项杂散值的值不大于5,若是则对执行下一项比较,若否则执行s63;

21、s63、若所述当前项杂散值的固定参考本振信号对应的高次谐波与待比较杂散值的固定参考本振信号对应的高次谐波相同,且待比较杂散值减去当前项杂散值的值大于2,则对当前项杂散值进行更新,若所述当前项杂散值的固定参考本振信号对应的高次谐波与待比较杂散值的固定参考本振信号对应的高次谐波相同,且待比较杂散值减去当前项杂散值的值小于2,且待比较杂散值对应的第二锁相环输出信号的高次谐波减去当前项杂散值对应的第二锁相环输出信号的高次谐波的值大于3,则将待比较杂散值更新为当前项杂散值后执行下一项比较,若所述当前项杂散值的固定参考本振信号对应的高次谐波与待比较杂散值的固定参考本振信号对应的高次谐波相同,且待比较杂散值减去当前项杂散值的值小于2,且待比较杂散值对应的第二锁相环输出信号的高次谐波减去当前项杂散值对应的第二锁相环输出信号的高次谐波的值不大于3,则执行s64;

22、s64、判断第一实际杂散差是否小于第一预计杂散差,若是,则执行s65,若否且第一实际杂散差小于3.5,则将待比较杂散值更新为当前项杂散值,其中,所述第一实际杂散差具体为当前项杂散值减去待比较杂散值的差值,所述第一预计杂散差等于当前项杂散值对应的固定参考本振信号的高次谐波减去待比较杂散值对应的固定参考本振信号的高次谐波的差值乘以5;

23、s65、判断当前项杂散值对应的固定参考本振信号的高次谐波是否不小于2且待比较杂散值对应的固定参考本振信号的高次谐波不小于2,若是则执行s66,若否则执行下一项比较;

24、s66、判断当前项杂散值的绝对值是否大于等于4.5且待比较杂散值的绝对值小于5,若是则执行下一项比较,若否,则执行s67;

25、s67、判断当前项杂散值的绝对值减去待比较杂散值的绝对值得到的差值是否小于1.5且当前项杂散值的绝对值和待比较杂散值的绝对值均小于等于3,若是则执行s68,若否则执行下一项比较;

26、s68、判断当前项杂散值对应的固定参考本振信号的高次谐波是否大于待比较杂散值对应的固定参考本振信号的高次谐波,且当前项杂散值对应的固定参考本振信号的高次谐波等于1,若是,则执行下一项比较,若否,则执行s69;

27、s69、判断当前项杂散值是否大于待比较杂散值且当前项杂散值不为1,若是则将待比较 更新为当前项杂散值后执行下一项比较,若否则执行下一项比较。

28、进一步地,将所述第二锁相环的固定参考信号进行倍频后得到固定参考本振信号。

29、本发明提供的一种基于混频架构的锁相环杂散优化方法,与现有技术相比,本方法先基于设定的输出频率和合成参考信号的频率范围确定出第一锁相环的分频比集,所述合成参考信号具体为第二锁相环的输出信号与固定参考本振信号混频后的信号;然后确定所述分频比集中每个分频比对应的杂散值组,并每组杂散值中的最差杂散值进行提取得到最差杂散值组;最后基于所述最差杂散值组确定最优杂散值,并将所述最优杂散值对应的分频比作为最终分频比,能够有效减少多环锁相环中的杂散,并降低成本,从而提升多环锁相环的性能。

当前第1页1 2 
当前第1页1 2 
网友询问留言 留言:0条
  • 还没有人留言评论。精彩留言会获得点赞!
1