一种两管脚串并联型rgb-led控制电路的制作方法

文档序号:10909700阅读:941来源:国知局
一种两管脚串并联型rgb-led控制电路的制作方法
【专利摘要】本实用新型公开了一种两管脚串并联型RGB?LED控制电路,所述的稳压电路模块给两管脚串并联型RGB?LED提供工作电压,检测电压模块与稳压电路模块电连接,检测电压模块和振荡器模块都与信号采集模块的输入端连接,信号采集模块的输出端与逻辑处理模块的输入端连接,逻辑处理模块的输出端分别连接所述的恒流模块和逻辑PWM输出模块。本实用新型使得现在的灯串产品中就不再需要多根信号线,不论串联还是并联使用都只需要单独的两根电源线就可以实现控制,没有繁琐的接线及连接方式且控制回路简单,完全达到原本需要多条信号才能实现的控制效果,能够方便编辑闪烁变化程序,工人操作简单,工艺简单,节约线材。
【专利说明】
一种两管脚串并联型RGB-LED控制电路
技术领域
[0001]本实用新型涉及技术领域,尤其涉及一种两管脚串并联型RGB-LED控制电路。
【背景技术】
[0002]在目前LED行业内如果需要实现对LED信号的多路开关控制,需要至少三根或者更多的线才能实现信号的传输或者多数为并联可用,只能适应单独全并联或者全串联。每路灯串单独控制,会用到多根电线连接信号,工艺复杂,不宜与工业生产。整个产品外观复杂,电线很多,产品臃肿,使产品的竞争力差,产品成本高,价格高,人工成本高。还有些LED固定闪烁程序在IC内,使LED按照已经编辑的闪烁程序工作,该种方式IC面积大,闪烁方式单一,不易改变。
【实用新型内容】
[0003]本实用新型目的就是为了弥补已有技术的缺陷,提供一种两管脚串并联型rgb-led 控制电路。
[0004]本实用新型是通过以下技术方案实现的:
[0005]—种两管脚串并联型RGB-LED控制电路,包括有稳压电路模块、检测电压模块、振荡器模块、信号采集模块、逻辑处理模块、恒流模块和逻辑PWM输出模块,所述的稳压电路模块给两管脚串并联型RGB-LED提供工作电压,检测电压模块与稳压电路模块电连接,检测电压模块和振荡器模块都与信号采集模块的输入端连接,信号采集模块的输出端与逻辑处理模块的输入端连接,逻辑处理模块的输出端分别连接所述的恒流模块和逻辑PWM输出模块。
[0006]稳压电路模块,在并联及串联时提供电路正常工作电压,检测电压模块会通过检测电路的输入电压及电流来判断信号,当输入电压及电流只能提供维持电压和维持电流时,判断为有信号,当信号脉宽长度与协议一直时,协议以脉宽时间的长短来定义O,I,mark,由0,I,mark组成一套完整的数据指令,信号采集模块会将脉宽长度信号与振荡器模块对比时间,根据协议采集为数据,逻辑处理模块将数据处理后与LED的物理地址比较,部分数据驱动逻辑PWM输出模块点亮相应LED,PWM调制方式来调节三个LED灯光的亮度,调节的亮度范围为O?255,0为暗,255为最高亮度。部分数据驱动恒流模块调整电路输出电流大小,到达不管LED的电流大小,都能使回路电流不变,在串联使用时,整个电路中的电流不变,从而串联正常工作。
[0007]本实用新型的优点是:本实用新型使得现在的灯串产品中就不再需要多根信号线,不论串联还是并联使用都只需要单独的两根电源线就可以实现控制,没有繁琐的接线及连接方式且控制回路简单,完全达到原本需要多条信号才能实现的控制效果,能够方便编辑闪烁变化程序,工人操作简单,工艺简单,节约线材。本实用新型产品美观,成本相对低,整个产品的市场竞争力强。
【附图说明】
[0008]图1为本实用新型的结构框图。
[0009]图2为本实用新型工作原理框图。
【具体实施方式】
[0010]如图1、2所示,一种两管脚串并联型RGB-LED控制电路,包括有稳压电路模块1、检测电压模块2、振荡器模块3、信号采集模块4、逻辑处理模块5、恒流模块6和逻辑PWM输出模块7,所述的稳压电路模块I给两管脚串并联型RGB-LED提供工作电压,检测电压模块2与稳压电路模块I电连接,检测电压模块2和振荡器模块3都与信号采集模块4的输入端连接,信号采集模块4的输出端与逻辑处理模块5的输入端连接,逻辑处理模块5的输出端分别连接所述的恒流模块6和逻辑PffM输出模块7。
[0011]检测电压模块2,来判定输出是低电平或者高电平。比如:检测VDD电压:VDD〈3V时,该模块输出低电平;VDD>3V时,该模块输出高电平
[0012]稳压电路模块I,由电阻、带隙基准源及二极管组成,用于减小芯片两端的电压飘动,保持芯片内部电压稳定
[0013]振荡器电路模块3,由RC振荡器组成,产生一个几百K赫兹的频率,共后续模块使用。
[0014]信号采集模块4,接收信号线上传来的信号,计算信号低电平的时间的长短,来判断O码,I码,及帧结束码。比如芯片内部设定:0码低电平的时间为80US,I码低电平的时间为160us,及帧结束码低电平的时间为320us;则当芯片接收到的低电平的时间为80us,判定该信号为O码,当芯片接收到的低电平的时间为160us,判定该信号为I码,当芯片接收到的低电平的时间为320us,判定该信号为帧结束码。
[0015]逻辑处理模块5,依据信号处理模块判定的连续的0、1、帧结束码组合成的信号源(其中包含地址位,数据位等),做出相应的逻辑判断。当IC接收到的地址与IC本身被固定的地址一致,才会接收数据,否则认为无效。当地址一致时,IC将接收到的数据转为HVM输出,控制RGB输出电流。
[0016]恒流模块6,该模块用于产生恒流输出,由一个带隙基准源及多晶硅电阻组成,防止电源电压变化较大时输出电流变化过大。
[0017]逻辑P丽输出模块7,接收逻辑处理模块的信号,产生相应的P丽输出,与恒流输出模块结合,控制RGB输出。
【主权项】
1.一种两管脚串并联型RGB-LED控制电路,其特征在于:包括有稳压电路模块、检测电压模块、振荡器模块、信号采集模块、逻辑处理模块、恒流模块和逻辑PWM输出模块,所述的稳压电路模块给两管脚串并联型RGB-LED提供工作电压,检测电压模块与稳压电路模块电连接,检测电压模块和振荡器模块都与信号采集模块的输入端连接,信号采集模块的输出端与逻辑处理模块的输入端连接,逻辑处理模块的输出端分别连接所述的恒流模块和逻辑PWM输出模块。
【文档编号】H05B33/08GK205596407SQ201620408567
【公开日】2016年9月21日
【申请日】2016年5月5日
【发明人】喻北京, 马连锋, 郑明松
【申请人】广德利德光电有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1