传输装置和支路接口基板的制作方法

文档序号:7593198阅读:225来源:国知局
专利名称:传输装置和支路接口基板的制作方法
技术领域
本发明主要涉及用于在海底光缆系统等的传输系统中传输数据的传输装置和设置在这个传输装置内的支路接口基板,特别是涉及在如SDH(同步数字分层结构)/SONET(同步光纤网)那样地规定基本传输速度的网络中使用的传输装置和这种传输装置的支路接口基板。
背景技术
SDH/SONET是决定用于使数字信号多路化的方法的标准。在SDH中,将称为STM-1(同步传输模块-等级1)的156Mbps(155.52Mbps)的传输速度作为基本单位,将这个速度的N倍的速度定义为[STM-N]。在SONET中,将称为OC-1(光载波1)的52Mbps(51.84Mbps)的传输速度作为基本单位,将这个速度的N倍的速度定义为[OC-N]。可以用与STM-1或OC-3对应的156Mbps以上的传输速度将SDH和SONET相互连接起来。
可是,通过SDH/SONET传输装置的线路侧(高次群侧)接口传输的通信量的传输速度在已有技术中最高不超过STM-16等级。然而,在将来的传输系统中,要求能够允许更高速的通信量。因此,现在正在进行可以允许具有STM-64等级传输速度的通信量的传输装置的开发。
通过只以必要的数目将具有STM-1传输速度的信号与支路侧(Tributary低次群侧)接口连接起来运用STM-16等级的传输装置。可是,在STM-64等级的传输装置中,线路侧的传输路径的传输容量成为STM-64等级。这样,在与线路侧接口连接的信号的传输速度很大的传输装置中,我们希望能够不仅将有STM-1而且有所谓的STM-4,STM-16,STM-64的高速传输速度的信号与支路侧接口连接起来。
可是,当将传输速度不同的信号从支路侧输入装置内部时,存在如下的不合适的情况。
即,SDH/SONET传输装置备有通过换入输入信号的时隙进行传输信号交换连接的时隙交换装置。时隙交换装置是备有多个开关元件,通过对这些开关元件进行种种切换实施线路设定的装置。
当将传输速度不同的信号从支路侧直接输入装置内部时,时隙交换装置必须识别这些信号的传输速度。又,在时隙交换装置,需要通过以与信号的传输速度相应的单位进行整理对开关元件的切换实施控制。从而,存在使时隙交换装置的处理负荷增大那样的问题。
在已有技术中,几乎没有在支路侧收容处理传输速度相互不同的信号的基板的情形。假设将处理传输速度不同的信号的基板收容在支路侧,则需要特别设计开发用于输入有不同速度的多个信号的传输装置和架。然而,这种特别的设计开发存在着需要经费,不能灵活地应对将来的通信需求的问题,所以必须采取某些对策。

发明内容
本发明的目的是提供不会引起在传输装置中内部处理的烦杂化和手工操作的烦杂化,可以收容传输速度有种种不同的接口的传输装置和支路接口基板。
本发明的传输装置是与传输低次群信号的支路线路和传输使上述低次群信号多路化后得到的高次群信号的线路电缆连接的传输装置,它备有与上述线路电缆连接的线路接口装置,用使上述低次群信号多路化成高次群信号时的最小单位对通过上述支路线路传输的信号和通过上述线路电缆传输的信号进行交换连接的交换装置,和与上述支路线路连接并与自己连接的支路线路传输的信号的传输速度相应地设置的多个支路接口装置,而且这个支路接口装置备有当与具有上述最小单位的N倍(N为2以上的自然数)的传输速度的支路线路连接时,分离通过这个支路线路接收的信号,分别生成具有上述基本传输速度的N系统的信号,并将它们发送给上述交换装置的分离装置。
通过采用这样的装置,将来自支路侧的以不同传输速度输入的信号,以使这个传输速度统一到作为多路化的最小单位的基本传输速度的状态,引入传输装置内部。在SDH中,这个最小单位是STM-1。即,例如将从支路侧导入的具有STM-4,STM-16,STM-64传输速度的STM信号分别分离成4系统,16系统,64系统的STM-1信号。
所以,在装置内部的交换装置中,与支路侧传输路径接口的种类无关,并与支路接口基板的调换和增设等无关,总是能给出STM-1等级的信号。因此,因为交换装置也可以不分离多路信号,所以能够避免负荷的集中在一端并且能够避免装置内部处理的烦杂化。


图1是表示与本发明的实施形态有关的传输系统构成的系统图。
图2是表示与本发明的第1实施形态有关的传输系统N1~Nn构成的方框图。
图3是表示从图2的LS I/F架3-1~3-k到时隙交换装置2-0,2-1的部分的构成图。
图4是表示图3的单元A构成的方框图。
图5是表示图3的单元B构成的方框图。
图6是表示图3的单元C构成的方框图。
图7是表示图3的单元D构成的方框图。
图8是表示在本发明的第1实施形态中STM-1基板A1~A8的构成的概念图。
图9是表示在本发明的第1实施形态中STM-4基板B1,B2的主要部分构成的方框图。
图10是表示在本发明的第1实施形态中STM-16基板C1~C3的主要部分构成的方框图。
图11是表示在本发明的第1实施形态中STM-64基板D1~D3的主要部分构成的方框图。
图12是表示与本发明的第2实施形态有关的传输装置N1~Nn的主要部分构成的方框图。
图13是表示与本发明的第2实施形态有关的传输装置N1~Nn的主要部分构成的更加具体的方框图。
图14是表示图13的比特相位比较器17的构成例的图。
图15是表示图13的比特相位比较器17的别的构成例的图。
图16是用于说明在本发明的第2实施形态中的作用的图。
图17是用于说明在本发明的第2实施形态中的作用的图。
具体实施例方式
下面,我们参照诸图详细说明本发明的实施形态。
(第1实施形态)图1是表示与本发明的实施形态有关的传输系统的系统构成图。这个系统备有通过线路电缆OF链路状地连接的n个传输装置N1~Nn。线路电缆OF的传输容量为SDH中所谓的STM-64(同步传输模块-等级64)。
线路电缆OF备有现用系统传输路径SL和备用系统传输路径PL,各传输路径SL,PL都备有顺时钟(CW)线路和逆时钟(CCW)线路。
传输装置N1~Nn从对通过线路电缆OF传输的STM-64信号进行时分多路的时隙中吊牌(drop)预定的时隙。将这个被吊牌的时隙通过支路传输路径LL作为低次群信号发送给支路侧的交换机,终端局装置等的低次群装置(没有附加标号)。
又,传输装置N1~Nn将从低次群装置通过支路传输路径LL发送的STM-1,STM-4,STM-16,STM-64等的低次群信号多路化到STM-64信号的预定时隙。将这个经过多路化的信号向其它的传输装置发送出去。这样,就设定了在传输装置N1~Nn之间预定传输容量的通信路径(Path)。
又,图1的系统备有多个监视控制装置M1~Mn。监视控制装置M1~Mn通过LAN(局域网)分别与传输装置N1~Nn连接。监视控制装置M1~Mn根据来自传输装置N1~Nn的各被通知的通知信息设定在网络中的通信路径,对警报进行监视。监视控制装置M1~Mn的这种功能例如能够实现将专用的应用软件加载在广泛使用的工作站上。
又,图1的系统备有多个向网络供给工作时钟的时钟供给装置(数字时钟供给装置DCS)300。传输装置N1~Nn可以得到来自某个时钟供给装置300的工作时钟,并与这个工作时钟同步地工作。
图2是表示与本发明的第1实施形态有关的传输系统N1~Nn构成的图。在图2中,标号1-0表示与现用系统传输路径SL连接的现用系统线路接口装置(HS I/F)。标号1-1表示与备用系统传输路径PL连接的备用系统线路接口装置。
将通过现用系统线路接口装置1-0和备用系统线路接口装置1-1引入装置内部的STM-64信号给予时隙交换装置(TSA)2-0和时隙交换装置2-1。时隙交换装置2-0,2-1从被时分多路成这个STM-64信号的时隙中吊牌预定的时隙。将这个被吊牌的时隙,通过支路接口(LS I/F)架3-1~3-k作为低次群信号从支路传输路径LL发送出去。相反地,将来自支路传输路径LL的通过LS I/F架3-1~3-k导入装置内部的低次群信号给予时隙交换装置2-0,2-1,加到STM-64帧的预定时隙中,通过线路电缆OF发送给其它的传输装置。
这里,使时隙交换装置2-0和时隙交换装置2-1成对地双重化。使时隙交换装置2-0作为系统的通常中的现用系统进行工作。在这个时隙交换装置2-0发生障碍的情形中,使时隙交换装置2-1代替时隙交换装置2-0进行工作。这样,就能够实现装置内的冗余处理。
此外,通常使时隙交换装置2-1与部分时间通信量(P/T)的传输有关地进行工作。所谓部分时间通信量指的是载有与通过现用系统传输路径SL流动的业务通信量不同的信息的信号。在通常的情形中,将部分时间通信量作为比业务通信量的优先级低的通信量进行处理。
此外,图2的传输装置N1~Nn备有控制装置5,存储各种控制程序等的存储装置6,作为与监视控制装置M1~Mn的接口的管理网接口(I/F)7和向装置内的各部件供给工作时钟的定时产生装置18。
图3是表示从图2的LS I/F架3-1~3-k到时隙交换装置2-0,2-1的部分的构成图。图3表示传输装置实际装有11个架的状态,因此令LS I/F架的标号为3-1~3-11。LS I/F架3-1~3-11与连接的支路传输路径LL的传输容量相应地准备了许多种类。这里设置了单元A,单元B,单元C和单元D这样4类单元。
单元A与STM-1信号连接。单元B与STM-4信号连接。单元C与STM-16信号连接。单元D与STM-64信号连接。而且,与单元A~D连接的信号的传输容量的合计最大为STM-64(约10Gbps)的2倍,即约与20Gbps相当。
这里,与单元A~D连接的信号的传输容量的合计最大为STM-64的2倍是由于如图1所示STM-64与各传输系统N1~Nn的两侧连接。顺便地,将从各传输系统N1~Nn看的顺时钟转动方向称为EAST(东)侧,反时钟转动方向称为WEST(西)侧。
此外在图3中,设置5个单元A,3个单元B,2个单元C,和1个单元D,与单元A~单元D连接的信号的传输容量的合计为STM-64×2。可是各单元的数目和与各单元连接的信号的传输容量的合计不限于此。例如设置4个单元A全体的传输容量与STM-4相当也是可以的,代替它也可以设置1个单元B。重要的是,在不超出STM-64×2的范围内,与系统设计时的要求相对应可以任意地改变各单元数目和支路侧全体中的传输容量。
图4是表示单元A,即LS I/F架3-2,3-3,3-4,3-7,3-11构成的方框图。单元A备有用于连接来自支路侧的现用系统(SRV)的STM-1信号的现用系统STM-1基板(STM-1(SRV))A1~A4,用于连接来自支路侧的备用系统(PRT)和部分时间系统(P/T)的STM-1信号的备用系统STM-1基板(STM-1(PRT))A5~A8,现用系统切换装置(SRV)A9和备用系统切换装置(PRT)A10。
现用系统STM-1基板A1~A4,备用系统STM-1基板A5~A8,现用系统切换装置A9和备用系统切换装置A10,无论哪个都作为可插拔IS I/F架3-2,3-3,3-4,3-7,3-11的基板加以实现的。通过将这些基板换成不同传输容量的基板,增设或撤去这些基板,可以变更应该收容在支路侧的传输容量。
各基板A1~A8将从支路侧导入的STM-1信号分别输入到现用系统切换装置(SRV)A9和备用系统切换装置(PRT)A10。现用系统切换装置(SRV)A9选择地切换来自现用系统STM-1基板A1~A4或备用系统STM-1基板A5~A8的STM-1信号,并输入到时隙交换装置2-0。备用系统切换装置(PRT)A10选择地切换来自现用系统STM-1基板A1~A4或备用系统STM-1基板A5~A8的STM-1信号,并输入到时隙交换装置2-1。
图5是表示单元B,即LS I/F架3-1,3-6,3-8构成的方框图。单元B备有用于连接来自支路侧的现用系统STM-4信号的现用系统STM-4基板(STM-4(SRV))B1,用于连接来自支路侧的备用系统和部分时间系统的STM-4信号的备用系统STM-4基板(STM-4(PRT))B2,现用系统切换装置(SRV)B3和备用系统切换装置(PRT)B4。
现用系统STM-4基板B1,备用系统STM-4基板B2,现用系统切换装置B3和备用系统切换装置B4,无论哪个都是作为可插拔LS I/F架3-1,3-6,3-8的基板加以实现的。通过将这些基板换成不同传输容量的基板,增设或撤去这些基板,可以变更应该收容在支路侧的传输容量。
各基板B1,B2将从支路侧导入的STM-4信号分离成4系统的STM-1信号后,将各个STM-1信号输入到现用系统切换装置(SRV)B3和备用系统切换装置(PRT)B4。现用系统切换装置(SRV)B3选择地切换来自现用系统STM-4基板B1或备用系统STM-4基板B2的各4系统的STM-1信号,并输入到时隙交换装置2-0。备用系统切换装置(PRT)B4选择地切换来自现用系统STM-4基板B1或备用系统STM-4基板B2的各4系统的STM-1信号,并输入到时隙交换装置2-1。
图6是表示单元C,即LS I/F架3-5,3-10构成的方框图。单元C备有用于连接来自支路侧的现用系统的STM-16信号的现用系统STM-16基板(STM-16(SRV))C1,用于连接来自支路侧的备用系统的STM-16信号的备用系统STM-16基板(STM-16(PRT))C2,用于连接来自支路侧的部分时间系统的STM-16信号的部分时间系统STM-16基板(STM-16(P/T))C3,现用系统切换装置(SRV)C4和备用系统切换装置(PRT)C5。
现用系统STM-16基板C1,备用系统STM-16基板C2,现用系统切换装置C3和备用系统切换装置C4,部分时间系统切换装置C5,无论哪个都是作为可插拔LS I/F架3-5,3-10的基板加以实现的。通过将这些基板换成不同传输容量的基板,增设或撤去这些基板,可以变更应该收容在支路侧的传输容量。
各基板C1~C3将从支路侧导入的STM-16信号分离成16系统的STM-1信号后,将各个STM-1信号输入到现用系统切换装置(SRV)C4和备用系统切换装置(PRT)C5。现用系统切换装置(SRV)C4选择地切换来自现用系统STM-16基板C1或备用系统STM-16基板C2的各16系统的STM-1信号,并输入到时隙交换装置2-0。备用系统切换装置(PRT)C5选择地切换来自现用系统STM-16基板C1或备用系统STM-16基板C2或部分时间系统STM-16基板C3的各16系统的STM-1信号,并输入到时隙交换装置2-1。
图7是表示单元D,即LS I/F架3-9构成的方框图。单元D备有用于连接来自支路侧的现用系统的STM-64信号的现用系统STM-64基板(STM-64(SRV))D1,用于连接来自支路侧的备用系统的STM-64信号的备用系统STM-64基板(STM-64(PRT))D2,用于连接来自支路侧的部分时间系统STM-64信号的部分时间系统STM-64基板(STM-64(P/T))D3,现用系统切换装置(SRV)D4和备用系统切换装置(PRT)D5。
现用系统STM-64基板D1,备用系统STM-64基板D2,现用系统切换装置D3,备用系统切换装置D4,部分时间系统切换装置D5,无论哪个都是作为可插拔LS I/F架3-9的基板加以实现的。通过将这些基板换成不同传输容量的基板,增设或撤去这些基板,可以变更应该收容在支路侧的传输容量。
各基板D1~D3将从支路侧导入的STM-64信号分离成64系统的STM-1信号后,将各个STM-1信号输入到现用系统切换装置(SRV)D4和备用系统切换装置(PRT)D5。现用系统切换装置(SRV)D4选择地切换来自现用系统STM-64基板D1或备用系统STM-64基板D2的各64系统的STM-1信号,并输入到时隙交换装置2-0。备用系统切换装置(PRT)D5选择地切换来自现用系统STM-64基板D1或备用系统STM-64基板D2或部分时间系统STM-64基板D3的各64系统的STM-1信号,并输入到时隙交换装置2-1。
此外,在以上的说明中我们描述了信号从支路侧向装置内部的流动,但是从装置内部向支路侧流动的信号是沿着与上述相反的路径进行的。
其次,我们说明在本实施形态中的STM-1基板A1~A8,STM-4基板B1,B2,STM-16基板C1~C3,STM-64基板D1~D3。这里,对现用系统,备用系统,部分时间系统不加区别地总称为STM-1基板,……,STM-64基板。我们参照图8的概念图说明STM-1基板A1~A8。如图8所示,夹着STM-1基板A1~A8,在支路传输路径LL和装置内部之间不改变信号的多路性。
与此相对地,本实施形态的STM-4基板B1,B2如图9所示备有多路/分离装置14,通过多路/分离装置14将来自支路传输路径LL的STM-4信号分离成4系统的STM-1信号,并以这个状态引入到传输装置内部。又STM-4基板B1,B2通过对来自装置内部的4系统的STM-1信号进行多路化形成STM-4信号,并将该信号发送给支路传输路径LL。
同样地,本实施形态的STM-16基板C1~C3如图10所示备有多路/分离装置15。而且,STM-16基板C1~C3通过多路/分离装置15将来自支路传输路径LL的STM-16信号分离成16系统的STM-1信号,并以这个状态引入到传输装置内部。又STM-16基板C1~C3通过对来自装置内部的16系统的STM-1信号进行多路化形成STM-16信号,并将该信号发送给支路传输路径LL。
同样地,本实施形态的STM-64基板D1~D3如图11所示备有多路/分离装置19。而且,STM-64基板D1~D3通过多路/分离装置19将来自支路传输路径LL的STM-64信号分离成64系统的STM-1信号,并以这个状态引入到传输装置内部。又STM-64基板D1~D3通过对来自装置内部的64系统的STM-1信号进行多路化形成STM-64信号,并将该信号发送给支路传输路径LL。
这样在本实施形态中,在STM-4基板B1,B2,STM-16基板C1~C3,STM-64基板D1~D3上分别设置多路/分离装置14,15,19,通过多路/分离装置14,15,19,在将来自支路传输路径LL的STM-4信号,STM-16信号,STM-64信号引入无论哪个装置内部前对它们进行分离,生成与多路化等级相应个数的STM-1信号。而且,将STM-1基板A1~A8和切换装置A9,A10的接口,STM-4基板B1,B2和切换装置B3,B4的接口,STM-16基板C1~C3和切换装置C4~C5的接口,STM-64基板D1~D3和切换装置D4~D5的接口,全部统一到是SDH中的基本传输速度的STM-1上。又,将切换装置A9,A10,切换装置B3,B4,切换装置C4~C5,切换装置D4~D5和时隙交换装置2-0,2-1的接口全部统一到是SDH中的基本传输速度的STM-1上。
因为这样地做了,所以通过交换和增设STM-1基板A1~A8,STM-4基板B1,B2,STM-16基板C1~C3,STM-64基板D1~D3,即便变更应该收容在支路侧的传输速度,时隙交换装置2-0,2-1也不会意识到它,而总是可以以STM-1等级处理信号。
所以,不会使时隙交换装置2-0,2-1有过大的处理负担,能够在支路侧收容不同传输速度的接口。因此不会引起在传输装置中内部处理的烦杂化,并可以收容种种不同传输速度的接口。
又,如果根据本实施形态,则因为通过在支路侧的基板上设置多路/分离装置与收容的不同速度对应,所以不需要特别开发用于收容不同速度的传输装置和架等。从而,能够不引起成本增加地灵活应对将来的通信需求。
进一步,如果根据本实施形态的传输装置,因为统一了从支路侧的基板到时隙交换装置2-0,2-1的接口速度,所以可以使得当交换,增设,撤去基板等时的设定操作变得简便。因此,可以使手工操作变得简便,可以减轻与交换,增设,撤去基板有关的工作。
此外,本发明并不限定在这个第1实施形态上。
例如,在这个实施形态中将STM-1作为基本传输速度,但是在日本国内规定了由TTC(电信电话技术委员会)进行标准化的STM-0(相当STM-1的1/3的传输速度52Mbps),也可以将它作为基本传输速度。
又与在上述实施形态中揭示的构成有关的思想也同样能够适用于SONET。顺便地说,SONET的基本传输速度是与STM-1的1/3的传输速度相当的OC-1。
(第2实施形态)其次,我们说明本发明的第2实施形态。此外,在下面的图中,在图1~图11共通的部分上附加相同的标号,这里我们只说明不同的部分。
在已有的传输装置中,交换或增设支路侧的接口基板时,在每次进行这个交换或增设时,需要与基板的传输速度相对应地再设定或变更传输装置一侧的工作条件。因为在已有的传输装置中必须手工地设定传输装置的工作条件,所以存在操作上很费工夫非常烦杂的问题。
又,在SDH/SONET传输装置中,重要的是使输入到时隙交换装置的信号的相位相互一致。在已有的装置中,可以在时隙交换装置的信号的输入侧设置可变延迟器,分别调整各可变延迟器的延迟量,使各个输入信号的相位一致。
可是,当增加安装在支路侧的基板的数目,并且各基板的处理信号的传输速度不同时,需要不同数目的可变延迟器。从而,存在使装置电路构成复杂化那样的问题。又,在已有的装置中,必须手工地个别地设定各可变延迟器的相位变延量,也存在这种操作很费工夫很烦杂,增大运用者负担那样的问题。
进一步,因为每次进行支路接口基板的增设/交换时都需要这样的手工设定,所以越发增加了操作上的负担。由于担心因这些事情使运用上的负担变得非常大,我们希望有某些应对措施。
在本实施形态中,我们揭示了能够解决这种不合适情况的传输装置和支路接口基板。
图12表示与本实施形态有关的传输装置N1~Nn的主要部分构成。本实施形态的传输装置N1~Nn,作为与本发明有关的新的控制功能,在控制装置5上备有延迟比特数设定装置5a。这个延迟比特数设定装置5a是根据存储在存储装置6中的程序进行工作的软件等实现的。
图12的传输装置N1~Nn,在从LS I/F架3-1~3-k分别到时隙交换装置2-0和时隙交换装置2-1的信号路径的途中,备有相位比较装置100。又,图12的传输装置N1~Nn在LS I/F架3-1~3-k分别备有相位控制装置200。将来自定时产生装置18的帧脉冲FP0给予相位比较装置100和相位控制装置200。
定时产生装置18,根据由DCS给出的同步时钟,再生传输装置N1~Nn的工作时钟,将这个工作时钟供给传输装置N1~Nn的各部件。又,定时产生装置18产生有来自上述同步时钟的SDH格式的8kHz周期的基准帧脉冲FP0,将这个基准帧脉冲FP0分别供给LS I/F架3-1~3-k,比特相位比较器17,和时隙交换装置2-0,2-1。
图13是具体地表示图12的传输装置N1~Nn的方框图。图12的相位比较装置100,例如是作为图13的比特相位比较器17实现的。图12的相位控制装置200,例如是作为移位寄存器16实现的。此外,图13是与图2,图3的LS I/F架3-5对应地进行描述的图,但是其它的LS I/F架也具有相同的构成。
图13的LS I/F架3-5备有STM-16基板C1~C3,开关基板X和开关基板Y。使这些基板可插拔LS I/F架3-5那样地设置在LS I/F架3-5上。
分别地,开关基板X备有切换装置C4和移位寄存器16,开关基板Y备有切换装置C5和移位寄存器16。移位寄存器16和比特相位比较器17,无论哪个都设置在从切换装置C4,C5到时隙交换装置2-0,2-1的信号路径的途中。
移位寄存器16使通过切换装置C4或切换装置C5从支路传输路径LL给出的低次群信号(STM-1,STM-4,STM-16,STM-64)的相位,在导入时隙交换装置2-0,2-1前延迟一个比特单位。可以通过控制装置5的控制改变移位寄存器16的相位延迟量。
比特相位比较器17求得通过移位寄存器16给出的低次群信号和来自定时产生装置18的基准帧脉冲FP0之间的帧相位差,并将该结果通知控制装置5。
此外,当时隙交换装置2-0,2-1作为安装在传输装置N1~Nn上的基板实现时,比特相位比较器17也形成在与时隙交换装置2-0,2-1相同的基板上,更好的是来自基准帧脉冲FP0的分配面等。
在图14中,画出了比特相位比较器17的构成例。图14的比特相位比较器17备有两个数字计数器(CNT)171,172和减法器173。将低次群信号(这里为STM-1)输入到数字计数器171。将基准帧脉冲FP0输入到数字计数器172。又,将从定时产生装置18输出的时钟信号输入到无论哪个数字计数器171,172。
数字计数器171计数对应于STM-1帧的开始点的时钟信号。数字计数器172计数来自基准帧脉冲FP0的时钟信号。而且,将两个数字计数器171,172的计数值输入到减法器173,并将这两个计数值之差作为帧相位差通知控制装置5。
在图15中,画出了比特相位比较器17的别的构成例。图15的比特相位比较器17用一个数字计数器(CNT)174,将来自低次群信号(STM-1)的帧开始位置的时钟计数值锁存在基准帧脉冲FP0中,输出这个值作为帧相位差。
此外,为了使比特相位比较器17工作,需要检测低次群信号的帧开始位置。为了检测低次群信号的帧开始位置,可以定义STM帧格式的开始部分,读出用于帧同步的字节(A1,A2字节)的比特图案。
可是,在本实施形态中在控制装置5上备有延迟比特数设定装置5a。这个延迟比特数设定装置5a根据由各比特相位比较器17给出的帧相位差,使输入到时隙交换装置2-0,2-1的低次群信号的相位相互一致,并设定在移位寄存器16上的比特延迟量。
其次,我们参照图16,图17说明上述构成中的作用。图16是表示在时隙交换装置2-0,2-1中由LS I/F架3-1~3-k给出的低次群信号的相位相互不一致的状况图。
在图16中,对于基准帧脉冲FP0,低次群信号的相位偏差p比特,q比特,r比特。在这种情况下,时隙交换装置2-0,2-1需要实施为了使由LS I/F架3-1~3-k给出的低次群信号的相位一致的处理。于是使时隙交换装置2-0,2-1的处理负担和硬件规模增大。
因此在本实施形态中,如果对于基准帧脉冲FP0有p比特的相位差,则使这个STM-1信号进一步延迟p比特。同样地,如果有q比特,r比特的相位差,则分别延迟q比特,r比特。通过这样做,如图17所示的全部低次群信号的相位都与基准帧脉冲FP0相一致。
具体地如下实现这样的处理。现在假定STM-16(SRV)基板C1安装在图13的LS I/F架3-5中。这样做时,控制装置5检测出已经安装了这个基板。
而且,当将来自这个STM-16(SRV)基板C1的STM-16信号导入装置内部时,由比特相位比较器17算出与这个STM-16信号的基准帧脉冲FP0对应的相位差。从比特相位比较器17将这个算出的相位差通知控制装置5。
于是,延迟比特数设定装置5a根据上述算出的相位差在移位寄存器16上设定相位延迟量。这个相位延迟量只在安装基板时设定一次。此后,LSI/F架3-5按照上述设定的比特延迟量移动STM-16信号的帧相位,并将它发送给时隙交换装置2-0,2-1。
当安装或增设其它基板时也同样地分别在每个基板上设定比特延迟量。
这样在本实施形态中,分别在从LS I/F架3-1~3-k到时隙交换装置2-0,2-1的低次群信号的信号路径上设置比特相位比较器17,检测对应于各低次群信号的基准帧脉冲FP0的相位差。又在LS I/F架3-1~3-k上,分别设置以比特单位移动低次群信号相位的移位寄存器16,根据用后面的比特相位比较器17算出的相位差,延迟低次群信号。
即在本实施形态中,如上所述使在输入时隙交换装置2-0,2-1的阶段中的低次群信号相位相互一致。又,在安装和增设支路接口基板等时完成相位移动量的设定处理。
所以,与从LS I/F架3-1~3-k到时隙交换装置2-0,2-1的装置内部的布线长无关,可以使在输入时隙交换装置2-0,2-1的阶段中的低次群信号的比特相位一致。这样就不需要担心使到时隙交换装置2-0,2-1的布线长在LS I/F架3-1~3-k之间有一定的长度等的硬件构成。因此,能够在装置内自由地设置各架和基板等,从而能够得到很大的优点。
又,由于扩大装置规模,LS I/F架3-1~3-k的数目和支路接口基板的数目发生变化时也能够得到同样的优点。这主要是因为使在LS I/F架3-1~3-k一侧的低次群信号的相位一致。所以可以很大地增加制造,实施传输装置时的自由度。
又,即便在LS I/F架3-1~3-k中的收容速度相互不同,因为能够自动地使由各LS I/F架3-1~3-k输出的信号相位一致,所以能够容易地收容不同速度的接口。
又,因为自动地实行使低次群信号相位一致的处理,所以在每次变更支路侧的构成时没有必要手工地设定相位延迟量。因此,不会产生由于手工操作引起的烦杂化,可以收容各种不同传输速度的接口。
进一步在本实施形态中,在各LS I/F架3-1~3-k一侧设置移位寄存器16。因此能够减轻传输装置内部的,特别是与时隙交换装置2-0,2-1有关的部分的电路负担。因此可以实现传输装置的小型化,轻量化,降低成本等的种种优点。
又在本实施形态中,可以只在安装低速接口基板时设定这个相位延迟量一次。这是因为安装了低次群基板后,到时隙交换装置2-0,2-1的布线长不会发生动态地变动。因此,不需要通过监视多个低次群信号的相位,进行使移位寄存器16的相位移动量实时地变化的控制。所以能够没有浪费地实现控制装置5的处理能力。
此外,本发明不限定于这个第2实施形态。
例如在第2实施形态中,用比特相位比较器17,检测来自支路接口装置的低次群信号和来自定时产生装置18的基准帧脉冲FP0之间的相位差,但是代替它也可以用下面的方法。即,将由定时产生装置18分配的基准帧脉冲FP0从各LS I/F架3-1~3-k传输到它下游侧的比特相位比较器17。这时,从各LS I/F架3-1~3-k到达各个比特相位比较器17的基准帧脉冲FP0的相位能够反映出各布线长。即便算出这个脉冲和直接从定时产生装置18导入比特相位比较器17的基准帧脉冲FP0之间的相位差,也能够得到与上述相同的效果。
又,当然也可以将第2实施形态的构成适用于在本发明的第1实施形态中的构成。这时,也可以对每个分离后的STM-1信号设置移位寄存器16和比特相位比较器17。
又移位寄存器16和比特相位比较器17的位置不限于图13。例如也可以不将移位寄存器16设置在LS I/F架3-1~3-k一侧,而是设置在传输装置内部,例如直接在比特相位比较器17的前面。
又在上述第2实施形态中,使从各LS I/F架3-1~3-k发送到时隙交换装置2-0,2-1的低次群信号的帧开始位置与基准帧脉冲FP0一致。然而不限于此,也可以使基准帧脉冲FP0和各低次群信号之间保持一定值的比特间隔。重要的是,如果在将支路侧信号导入时隙交换装置2-0,2-1前的阶段中,使各支路侧信号的相位相互一致,就能够达到本发明的目的。
又,由于采用使移位寄存器16和比特相位比较器17模拟工作等的部件形式,就会产生将由布线长引起的相位延迟量变换成比特延迟量的需要。在这种情形中,也可以预先将用于使相位延迟量换算成比特单位的比特延迟量表6a存储在图12,图13的存储装置6中,用这个表通过软件方式控制延迟量。
此外,可以在不脱离本发明要旨的范围内实施种种变形。
根据以上说明的本发明,可以提供不会引起在传输装置中的内部处理的烦杂化和手工操作的烦杂化,可以收容有种种不同传输速度的接口的传输装置和支路接口基板。
从上述结果可见,本发明对于与海底光缆系统有关的技术领域,特别是与以SDH/SONET为标准进行处理的网络有关的技术领域是有效的。
权利要求
1.传输装置,用于将传输低次群信号的支路线路和传输将上述低次群信号多路化后得到的高次群信号的线路电缆连接起来,其特征在于具有与上述线路电缆连接的线路接口装置,以使上述低次群信号多路化成上述高次群信号时的最小单位,交换连接通过上述支路线路传输的信号和通过上述线路电缆传输的信号的交换装置,及和上述支路线路连接,并与通过和自己连接的支路线路传输的信号的传输速度相应地设置的多个支路接口装置,而且这个支路接口装置备有当与具有上述最小单位的N倍(N为2以上的自然数)的传输速度的支路线路连接时,分离通过这个支路线路接收的信号,产生分别具有上述基本传输速度的N系统的信号,并将它发送给上述交换装置的分离装置。
2.权利要求项1记载的传输装置,其特征在于具有设置在上述支路线路和上述交换装置之间,与该支路线路连接的支路接口架,和可插拔地设置在这个支路接口架上,与上述支路线路连接的支路接口基板,而且在上述支路接口基板上备有上述分离装置。
3.支路接口基板,它安装在使低次群信号多路化,生成高次群信号的传输装置中使用,其特征在于具有当具有使上述低次群信号多路化成高次群信号时的最小单位的N倍(N为2以上的自然数)的传输速度的支路线路与自己连接时,分离通过这个支路线路接收的信号,产生分别具有上述基本传输速度的N系统的信号的分离装置。
4.传输装置,它与同步多路传输系统中使用的多条支路线路,和使通过这些支路线路传输的信号多路化的线路电缆连接,其特征在于具有分别与上述多条支路线路连接的多个支路接口装置,交换连接通过上述支路线路传输的信号和通过上述线路电缆传输的信号的交换装置,为同步多路传输系统内使用的同步时钟,产生基准帧脉冲的定时产生装置,设置在将由上述多个支路接口装置接收的信号输入上述交换装置的各条信号路径中的,分别求得与由上述定时产生装置供给的上述基准帧脉冲对应的各接收信号的相位差的多个相位比较装置,和为了使由上述多个支路接口装置输入上述交换装置的上述信号的帧相位相互一致,根据设置在该接收信号的信号路径中的相位比较装置中求得的相位差,分别控制各接收信号相位的相位控制装置。
5.权利要求项4记载的传输装置,其特征在于具有分别取入由上述相位比较装置算出的相位差,根据这个取入的值,将位于取入目的地的相位比较装置上游侧的相位控制装置的相位控制量设定为备有该相位控制装置的支路接口装置的实装时的固定值的相位控制设定装置。
6.权利要求项4记载的传输装置,其特征在于上述相位比较装置备有给予上述接收信号,对从这个接收信号的帧开始位置开始的比特数进行计数的第1计数器,给予上述基准帧脉冲,对从这个上述基准帧脉冲的变化点开始的比特数进行计数的第2计数器,和通过使由上述第1和第2计数器计数得到的比特数相减,算出上述相位差的减法器。
7.权利要求项4记载的传输装置,它的特征是上述相位比较装置备有给予上述接收信号和上述基准帧脉冲,在该基准帧脉冲的变化点将从该接收信号的帧开始位置开始的比特数锁存起来,算出上述相位差的计数器。
8.支路接口基板,它是安装在将多条支路线路和使通过这些支路线路传输的信号多路化的线路电缆连接起来的传输装置中使用的支路接口基板,其特征在于具备为了使通过与自己连接的支路线路接收的信号的帧相位和其它的支路接口基板相互一致,根据设置在自己下游侧的信号路径上的相位比较装置中求得的相位差,对该接收信号的相位进行控制的相位控制装置。
全文摘要
在STM-4基板(B1,B2),STM-16基板(C1~C3),STM-64基板(D1~D3)上分别设置多路/分离装置(14,15,19),将来自支路传输路径(LL)的STM-4信号,STM-16信号,STM-64信号中的无论哪个都分离成STM-1信号。而且,将从上述各基板到时隙交换装置(2-0,2-1)的传输接口全部统一为在SDH中的基本传输速度的STM-1上。
文档编号H04J3/16GK1344450SQ00805251
公开日2002年4月10日 申请日期2000年12月20日 优先权日1999年12月20日
发明者岩堀仁, 大谷满, 北岛基孝 申请人:株式会社东芝
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1