收发器模块的制作方法

文档序号:7656869阅读:180来源:国知局
专利名称:收发器模块的制作方法
技术领域
本发明涉及通信用的收发器模块。
背景技术
构成LAN的设备中,有传输路径、插入个人计算机(下面称为“PC”)内的LAN板、连接到LAN板的连接电缆、连接传输路径和连接电缆的电缆连接装置(SEDES收发器)等。收发器是将从PC送来的信号变换为适合于传输媒体的信号、或进行其相反的处理的通信装置。
以往的收发器模块中,在接线板上安装有具有通信功能的收发器IC、配置在收发器IC外围并控制收发器IC的IC(下面叫作“外围IC”)、产生提供给外围IC的时钟的时钟发生电路。
关于连接运算装置和模拟电话网的通信适配器的技术记载在下面的专利文献1中。
专利文献1特表平9-506721但是,这种以往的收发器模块由于在接线板上安装的部件数多,存在着安装面积变大的问题。

发明内容
本发明为解决该问题而作出,目的是得到一种通过减少在接线板上安装的部件数来减少安装面积的收发器模块。
本发明的收发器模块包括接线板、收发器IC和外围IC。收发器IC安装在接线板上,根据第一时钟动作。外围IC安装在接线板上,连接到收发器IC,根据第二时钟动作。收发器IC内作入产生第一时钟的时钟发生电路和连接到时钟发生电路的分频电路。并且,时钟发生电路产生的第一时钟用分频电路分频,作为第二时钟提供给外围IC。


图1是表示本发明的实施例1的收发器模块的构成的框图;图2是表示本发明的实施例2的收发器模块的构成的框图;图3是表示本发明的实施例2的分频电路的构成的框图;图4是表示本发明的实施例3的收发器模块的构成的框图;
图5是表示本发明的实施例3的分频电路的构成的框图;图6是表示本发明的实施例4的收发器模块的构成的框图;图7是表示本发明的实施例4的收发器模块的变形例的框图。
具体实施例方式
实施例1图1是表示本发明的实施例1的收发器模块的构成的框图。接线板100上安装具有通信功能的收发器IC1a、MCU或ASIC等外围IC4和连接到外围IC4的外围IC5。外围IC4负责中心控制,外围IC5起到辅助外围IC4的作用。收发器IC1a内除实现收发器IC1a的通信功能的规定电路(未示出)外,还作入环形振荡器等时钟发生电路2和连接到时钟发生电路2的分频电路3。
收发器IC1a上连接与外围IC4之间交换(transmit to/from)控制信号等的控制总线6、与上位层(控制多个收发器IC的控制器)之间交换通信数据的内部数据总线7、与上位层之间交换控制信号等的控制总线8和与LAN电缆等之间交换通信数据的外部数据总线9。控制总线6也连接到外围IC4上。
时钟发生电路2产生数百MHz左右的规定频率的时钟C1。收发器IC1a根据时钟C1动作。时钟发生电路2产生的时钟C1由分频电路3分频为数十MHz左右的频率,作为时钟C2提供给外围IC4。外围IC4根据时钟C2动作。
这样根据本实施例1的收发器模块,收发器IC1a内除收发器IC1a的动作中本来需要的时钟发生电路2外,还作入分频电路3。并且,时钟发生电路2产生的时钟C1由分频电路3分频,作为时钟C2提供给外围IC4。因此,不需要在接线板100上安装除作入到收发器IC1a内的时钟发生电路2之外的产生提供给外围IC4的时钟的时钟发生电路。其结果是与以往的收发器模块相比,可减少接线板100上安装的部件数,可实现安装面积的减少。
实施例2图2是表示本发明的实施例2的收发器模块的构成的框图。收发器IC1b内作入连接到分频电路3的存储器或寄存器等存储部10。本实施例2的收发器IC1b的其他构成与上述实施例1的收发器IC1a的构成相同。存储部10中存储设定分频电路3的分频值的值S1。分频电路3根据存储部10中存储的值S1使分频值变化,由此,时钟C2的频率是可变的。
图3是表示本发明的实施例2的分频电路3的构成的框图。多个触发器(FF)111~11n(n是2以上的自然数)串联连接,各FF111~11n的输出连接下级FF的输入,同时连接到选择电路12的输入。由此,从FF111~11n向选择电路12中输入各种频率的时钟C21~C2n。选择电路12根据存储部10中存储的值S1从多个时钟C21~C2n中选择一个时钟,作为时钟C2输出。
这样,根据本实施例2的收发器模块,时钟C2的频率为可变的。因此,即使在更换外围IC4时,通过改写存储在存储部10中的值S1,也可提供对应于更换后的外围IC4的动作频率的时钟C2。
实施例3图4是表示本发明的实施例3的收发器模块的构成的框图。收发器IC1c具有连接到分频电路3的端子13。本实施例3的收发器IC1c的其他构成与上述实施例1的收发器IC1a的构成相同。端子13通过推(pull up)或拉(pull down)进行终端处理。分频电路3根据表示端子13的状态的设定信号S2使分频值变化。即,分频电路3根据经端子13从收发器IC1c的外部输入的设定信号S2使分频值变化,由此,时钟C2的频率是可变的。
图5是表示本发明的实施例3的分频电路3的构成的框图。与上述实施例2同样,从FF111~11n向选择电路1 2中输入各种频率的时钟C21~C2n。选择电路12根据从端子13输入的信号S2从多个时钟C21~C2n中选择一个时钟,作为时钟C2输出。
这样,根据本实施例3的收发器模块,时钟C2的频率为可变的。因此,即使在更换外围IC4时,也可通过使从端子13输入的设定信号S2变化,提供对应于更换后的外围IC4的动作频率的时钟C2。
实施例4图6是表示本发明的实施例4的收发器模块的构成的框图。外围IC4除从外部(本实施例4中是收发器IC1d)接受时钟C2的供给的模式外,还具有使用具有电阻和电容的辅助电路(R/C电路)14来执行RC振荡模式的功能。R/C电路14经信号线15连接到外围IC4上。R/C电路14不安装在接线板100上,而是作入收发器IC1d内。设定为R/C振荡模式的情况下,外围IC4根据使用R/C电路14产生的时钟动作。本实施例4的收发器IC1d的其他构成与上述实施例1的收发器IC1a的构成相同。
图7是表示本实施例4的收发器模块的变形例的框图。在并非选择地使用从收发器IC1d接受时钟C2的供给的模式和RC振荡模式之一、而是仅使用RC振荡模式就可以的情况下,如图7所示,可省略图6的分频电路3。
这样,根据本实施例4的收发器模块,RC振荡模式的执行中需要的R/C电路14作入收发器IC1d内。因此,由于不需要在接线板100上安装R/C电路14,故可减少接线板100上安装的部件数,可实现安装面积的减少。
根据本发明的收发器模块,收发器IC内作入时钟发生电路和分频电路。并且,时钟发生电路产生的第一时钟用分频电路分频,作为第二时钟提供给外围IC。因此,不需要在接线板上安装除作入收发器IC内的时钟发生电路之外的产生提供给外围IC的时钟的时钟发生电路。其结果是可减少接线板上安装的部件数,可实现安装面积的减少。
权利要求
1.一种收发器模块,其特征在于,包括接线板;安装在所述接线板上,根据第一时钟动作的收发器IC;安装在所述接线板上,连接到所述收发器IC,根据第二时钟动作的外围IC,所述收发器IC内作入产生所述第一时钟的时钟发生电路和连接到所述时钟发生电路的分频电路,所述时钟发生电路产生的所述第一时钟由所述分频电路分频,作为所述第二时钟提供给所述外围IC。
2.根据权利要求1所述的收发器模块,其特征在于所述分频电路的分频值是可变的。
3.根据权利要求2所述的收发器模块,其特征在于所述收发器IC内还作入连接到所述分频电路的存储部,所述分频电路根据所述存储部中存储的值使所述分频值改变。
4.根据权利要求2所述的收发器模块,其特征在于所述收发器IC具有规定端子,所述分频电路根据经所述规定端子从所述收发器IC的外部输入的设定信号使所述分频值改变。
5.根据权利要求1到4之一所述的收发器模块,其特征在于所述外围IC具有使用连接到所述外围IC的外部的辅助电路执行规定的振荡模式的功能,所述辅助电路作入所述收发器IC内。
全文摘要
得到一种通过减少在接线板上安装的部件数来减少安装面积的收发器模块。在接线板100上安装收发器IC1a和外围IC4,5。收发器IC1a内作入环形振荡器等时钟发生电路2和连接到时钟发生电路2的分频电路3。时钟发生电路2产生数百MHz左右的规定频率的时钟C1。收发器IC1a根据时钟C1动作。时钟发生电路2产生的时钟C1由分频电路3分频为数十MHz左右的频率,作为时钟C2提供给外围IC4。外围IC4根据时钟C2动作。
文档编号H04B1/40GK1494225SQ0314369
公开日2004年5月5日 申请日期2003年7月30日 优先权日2002年10月30日
发明者森胁升平 申请人:三菱电机株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1