图像读取装置及控制芯片的制作方法

文档序号:7591533阅读:130来源:国知局
专利名称:图像读取装置及控制芯片的制作方法
技术领域
本发明涉及包含图像传感器芯片的图像读取装置,以及在图像读取装置中用于控制图像传感器芯片的控制芯片。
背景技术
作为图像读取装置,存在使用了多个CCD图像传感器芯片的装置。在这种图像读取装置中,通常由与传感器芯片不同的多个控制芯片来驱动控制多个CCD图像传感器芯片。另一方面,在这种图像读取装置中,有下列要求的情况很多,即,能方便地根据用途等改变读取图像的分辨率,而其硬件结构不做大的改变。
因此,作为现有的图像读取装置,通过与上述控制芯片不同的控制器生成对应于规定分辨率的复位信号,并使该复位信号输入到多个CCD图像传感器芯片中。更具体的,CCD图像传感器芯片反复执行由多个光电二极管受光而存储的电荷的输出和存储电荷的复位。虽然通过CCD图像传感器芯片接收复位信号来进行上述电荷存储的复位,但是目前,该复位信号是由与控制芯片不同的控制器来生成。上述控制器可以生成对应于多种分辨率周期的复位信号,并通过改变该复位信号的周期,来改变分辨率。
但是,在上述现有技术中,由于一方面由控制芯片进行CCD图像传感器芯片的驱动控制,另一方面由与上述控制芯片不同的控制器进行复位信号的生成,所以存在CCD图像传感器芯片的驱动和复位信号定时产生偏差的情况。尤其,图像读取处理越高速越容易产生这种定时偏差。由此,不会得到合适的图像信号,会引起读取图像的画质降低。

发明内容
本发明是鉴于上述情况做出的,它将提供可减小输入到图像传感器芯片的复位信号的定时产生偏差的危险,并可进行适当的分辨率改变的图像读取装置和控制芯片作为课题。
为解决上述问题,本发明使用下述技术手段。
由本发明的第一方面所提供的图像读取装置,包括多个图像传感器芯片,具有多个光电变换元件,并通过多个光电变换元件受光而反复执行存储电荷的输出和存储电荷的复位;和多个控制芯片,驱动控制上述多个图像传感器芯片。上述图像读取装置的特征在于,上述各控制芯片具有分辨率数据输入端子和复位信号生成单元,可在对应于将分辨率数据输入到该分辨率数据输入端子上的周期中生成进行上述复位用的复位信号。
根据该结构,若将分辨率数据输入到控制芯片的分辨率数据输入端子,则通过控制芯片的复位信号生成单元生成具有对应于该数据周期的复位信号。若将该复位信号输入到图像传感器芯片,则可得到对应于上述分辨率数据分辨率的图像信号。因此,还通过改变输入到控制芯片的分辨率数据的内容,可简单且适当地改变读取图像的分辨率。另一方面,控制芯片并行于生成图像传感器芯片的驱动控制用其他信号进行上述复位信号的生成处理。另外,可使用例如图像传感器芯片的驱动控制用的其他信号或使用作为上述其他信号生成基准的时钟信号而生成上述复位信号。因此,可以简单地使上述复位信号与图像传感器芯片的驱动控制用的其他信号准确同步。结果,即使在高速进行图像读取处理的情况下,不会在复位信号的定时产生时发生偏差,且可提高读取图像的质量。
在本发明的优选实施方式中,构成为在上述各控制芯片的规定端子被设定为预定布线状态时,禁止规定分辨率的图像读取处理。作为禁止图像读取处理的分辨率,可以选择下列任意一个,即,多种分辨率中的最高分辨率、最低分辨率以及在它们之间的等级范围内的分辨率。根据上述结构,由于可以禁止规定分辨率的图像读取处理,而不是在各控制芯片本身的硬件结构上进行修改,所以即使在制作分辨率不同的多种图像读取装置的情况下,作为控制芯片也可使用结构相同的装置。
在本发明的优选实施方式中,作为上述分辨率数据输入端子有第一端子和第二端子,并构成为可将所述各控制芯片设定为切换到第一模式和第二模式,其中第一模式能够将分辨率数据并行输入到上述第一和第二端子;第二模式能够将分辨率数据串行输入到上述第二端子。根据该结构,即使对控制芯片进行的分辨率数据输入是并行输入和串行输入的其中一种,也可以适当进行处理并很方便。
在本发明的优选实施方式中,上述各控制芯片具有模式设定用端子,且构成为根据对于该模式设定用端子的布线连接的有无或布线方法而可以选择上述第一和第二模式的其中之一。根据该结构,在被设定为上述第一模式和第二模式的其中之一的情况下,也可容易进行该设定。
在本发明的优选实施方式中,构成为在设定上述第二模式,同时上述第一端子被设定为预定布线状态时,禁止规定分辨率的图像读取处理。根据该结构,通过有效利用上述第一端子,可以禁止规定分辨率的图像读取处理。因此,没有必要在控制芯片上设置禁止规定分辨率的图像读取处理用的专用端子。
在本发明的优选实施方式中,上述各图像传感器芯片将光电二极管作为上述光电变换元件,且为包括行存储器和模拟移位寄存器的CCD图像传感器芯片,上述各控制芯片构成为从上述多个光电变换元件向上述行存储器和上述模拟移位寄存器依次传送电荷的同时,可生成用于从上述模拟移位寄存器进行信号输出的多个信号,且将从上述模拟移位寄存器输出的信号输入到上述各控制芯片中。
在本发明的优选实施方式中,上述各控制芯片构成为包括放大器,放大从上述各图像传感器芯片输出的信号,且通过彼此公共的电力提供单元将基准电压并行施加到这些放大器。根据该结构,可以对各放大器施加电压值相同或大致相同的基准电压,并对减小各放大器的偏移电压很有利。
由本发明的第二方面提供的控制芯片,用于驱动控制图像传感器芯片,其特征在于,包括分辨率数据输入端子,和复位信号生成单元,在对应于将分辨率数据输入到该分辨率数据输入端子上的周期中用于对上述图像传感器芯片进行电荷存储复位的复位信号。
本发明的控制芯片,可以构成为包括在被设定为预定布线状态时,可禁止规定分辨率的图像读取处理的端子。
根据本发明的控制芯片,可期待得到与根据本发明的图像读取装置所述相同的效果。


图1是表示根据本发明的图像读取装置一例的平面图。
图2是表示图1所示的图像读取装置的主要部分的平面说明图。
图3是表示CCD图像传感器芯片和控制芯片的一例的说明图。
图4是表示分辨率为1200dpi情况下的规定信号波形的一例的时序图。
图5是表示分辨率为600dpi情况下的规定信号波形的一例的时序图。
图6是表示分辨率为300dpi情况下的规定信号波形的一例的时序图。
图7是表示分辨率为200dpi情况下的规定信号波形的一例的时序图。
图8是表示根据本发明的图像读取装置的另一例的平面图。
图9是图8所示的图像读取装置的主要部分的平面说明图。
具体实施例方式
下面,参照附图具体说明本发明的优选实施方式。
图1是表示根据本发明的图像读取装置的主要部分的一例。本实施方式的图像读取装置A1构成为包括基板1;装载在该基板1上的多个CCD图像传感器芯片2(下面,简称为“CCD芯片2”);和多个控制芯片3。CCD芯片2和控制芯片3的数目相同(例如各为6个),一个控制芯片3进行一个CCD芯片2的驱动控制。如后所述,该图像读取装置A1可以分为1200[dpi](47.244点/mm)、600[dpi](23.622点/mm)、300[dpi](11.811点/mm)和200[dpi](7.874点/mm)共计有4种分辨率可以切换。
多个CCD芯片2在基板1的长边方向上呈列状排列,在该排列方向上多个CCD芯片2和控制芯片3每两个构成一组,并划分为第1到第3块B1~B3。这样,若将多个CCD芯片2划分为多个块,则可通过同时进行多个块的图像读取处理,而缩短一行图像读取处理所需的时间。
在基板1上设置多个端子T1~T7。具体的,端子T1用于连接控制芯片3的驱动用电源,该端子T1被施加例如5V的电压VDD1。构成为将提供给该端子T1的电力分别提供给多个控制芯片3,并对各个控制芯片3施加电压VDD1。端子T2用于连接CCD芯片2的驱动用电源,并向该端子T2施加例如12V的电压VDD2。端子T3(T3a~T3c)用于输出图像信号Vout1~Vout3,并经射极输出器50连接到各个第1到第3的块B1~B3的各自的第2控制芯片3b,3d,3f。构成为从端子T3输出的图像信号Vout1~Vout3输入到设置在基板1外部的控制器(图示略)。该控制器包括例如图像信号的处理功能、各种信号的生成功能和运算处理功能等,并进行图像读取装置A1整体动作的控制。
端子T4用于时钟输入,并将输入到该端子T4的时钟信号输入到各控制芯片3。端子T5用于从上述控制器接收为波形起始成形触发的起始脉冲ST,并将由该端子T5接收的起始脉冲ST输入到控制芯片3a,3c,3e。端子T6用于从上述控制器接收分辨率数据CS,并将由该端子T6接收的分辨率数据CS输入到控制芯片3a,3c,3e。端子T7是接地用的端子。
作为CCD芯片2,可以使用现有技术中已知的CCD图像传感器芯片。如图3所示,CCD芯片2具有按列状排列的1728个光电二极管20、模拟移位寄存器21、第一搬送门22、行存储器23、第二搬送门24和放大器25。
多个控制芯片3因第1到第3的块B1~B3中的开头和第二个的其中一个控制芯片而使端子的布线连接方法其中一部分不相同。但是,控制芯片本身的硬件结构相同。控制芯片3是在内部嵌入了后述的各种电路的IC芯片,包括电源端子T11、接地端子T12、时钟输入端子T13、测试用端子T14、起始脉冲输入端子T15、起始脉冲输出端子T16、模式设定用端子T17、第一和第二分辨率数据输入端子T18a,T18b、分辨率数据输出端子T19、CCD输入端子T20、图像信号输出端子T21、第一和第二移位寄存器·时钟输出端子T22a,T22b、第一和第二搬送门脉冲输出端子T23a,T23b、复位脉冲输出端子T24和钳位脉冲输出端子T25。
电源端子T11用于输入控制芯片3的驱动所需电力,并经基板1上的端子T1向该电源端子T11施加电源电压VDD1。将接地端子T12与基板1上的接地端子T7相连。时钟输入端子T13用于输入例如1MHz~10MHz的时钟信号CLK,并与基板1上的端子T4相连。以该时钟信号CLK为基准,生成后述的移位寄存器·时钟信号等各种定时脉冲信号。测试用端子T14用于控制芯片3的测试,在测试终止后的通常使用时为导通状态。
起始脉冲输入端子T15用于从基板1上的端子T5输入起始脉冲ST。如已说明过的,起始脉冲ST为波形产生定时基准脉冲,并输入到复位电位30中。除了该复位电路30之外,组合逻辑电路31和信号生成电路32的部分以起始脉冲ST为基准生成后述各种信号。起始脉冲输出端子T16用于向下一级控制芯片输出起始脉冲ST。
第一和第二分辨率数据输入端子T18a,T18b用于输入指定分辨率的分辨率数据CS。模式设定用端子T17用于对第一和第二分辨率数据输入端子T18a,T18b进行数据输入模式的选择设定。更具体的,作为上述数据输入模式,存在第一模式,可将分辨率数据CS脉冲并行输入到第一和第二分辨率数据输入端子T18a,T18b;和第二模式,可将分辨率数据串行输入到第二分辨率数据输入端子T18b。并且,模式设定用端子T17在接地的情况下被设定为上述第一模式,另一方面在设定为导通的情况下被设定为上述第二模式。
在上述第一模式中,将共计2比特的分辨率数据1比特接1比特地并行输入到第一和第二分辨率数据输入端子T18a,T18b中。根据2比特的信号,可以区分4种分辨率,例如[H][H]指示1200[dpi]、[H][L]指示600[dpi]、[L][H]指示300[dpi]、[L][L]指示200[dpi]。如表1所示。
表1


在上述第二模式中,第二分辨率数据输入端子T18b具有作为输入指示分辨率的2比特串行数据用端子的功能。第一分辨率数据输入端子T18a具有作为决定是否允许在4种分辨率中的最高分辨率1200[dpi]下读出图像用的端子的功能。若更详细地说明这点,首先,如表2所示,串行输入到第二分辨率数据输入端子T18b的分辨率数据内容为例如[H][H]指示1200[dpi]、[H][L]指示600[dpi]、[L][H]指示300[dpi]、[L][L]指示200[dpi]。
表2


但是,允许在1200[dpi]的分辨率下读出图像限于通过第一分辨率数据输入端子T18a接地而设为[L]的情况,在被设定为导通的情况下,禁止在上述分辨率下读出图像。在本实施方式中,第一分辨率数据输入端子T18a接地,在上述分辨率下被允许读出图像。
另外,在本实施方式中,控制芯片3a~3f的其中之一也将该模式设定用端子T17设定为导通状态,并设定上述第二模式。另外,模式设定用端子T17在控制芯片3内部拉开(pull up),在将该端子T17接地时,会使得在控制芯片3的内部向接地端子T12恒定流过一定电流。
将译码器34连接到第一和第二分辨率数据输入端子T18a,T18b中,并通过该译码器34解码上述分辨率数据CS,且将该解码后的数据输入到信号生成电路32中。另外,构成为还将上述解码后的数据输入到并/串变换器35,并作为串行的分辨率数据CS从分辨率数据输出端子T19输出到下一级芯片3中。
第一和第二移位寄存器·时钟输出端子T22a,T22b分别对CCD芯片2输出CCD寄存器搬送用脉冲信号Φ1,Φ2。第一搬送门脉冲输出端子T23a输出用于将CCD芯片2内的行存储器23内的电荷传送到CCD模拟移位寄存器21的定时脉冲信号ΦTG1。第二搬送门脉冲输出端子T23b输出将存储在CCD芯片2的光电二极管20中的电荷传送到行存储器23的定时脉冲信号ΦTG2。钳位脉冲输出端子T25用于输出钳位从CCD芯片2的CCD模拟移位寄存器21输出的信号的定时脉冲信号ΦCLB,在钳位期间,该脉冲信号ΦCLB为低电平。复位脉冲输出端子T24输出用于复位CCD芯片2的各像素信号的复位信号ΦR,在复位期间,该复位信号ΦR为高电平。复位信号ΦR例如由信号生成电路32生成,并从驱动电路33输出。因此,这些电路相当于本发明中所说的复位信号生成单元的一例。
信号生成电路32具有通过分频特定周期的信号而生成周期不同的多种复位信号ΦR的功能。更具体的,信号生成电路32可根据分别输入到第一和第二分辨率数据输入端子T18a,T18b或其中之一的2比特的分辨率数据CS的内容,生成具有可输出1200,600,300,200[dpi]中其中一种分辨率的图像信号周期的复位信号ΦR。
CCD输入端子T20用于输入来自CCD芯片2的输出信号(图像信号)SCCD,并经耦合电容40与CCD芯片2相连。由钳位电路36钳位输入到该CCD输入端子T20的信号SCCD,并通过具有缓冲功能的放大器37放大。虽然对该放大器37施加规定的基准电压,但是也可构成为对控制芯片3a~3f的各自放大器37施加相同或大致相同的电压。这是通过对各个控制芯片3a~3f并行施加提供给基板1上的端子T1的电压VDD1而实现。若采用这种结构,则可降低各个控制芯片3a~3f的放大器37的偏移电压。其后,将由放大器37放大后的信号输入到开关电路38,且通过该开关电路38将仅为有效规定期间的图像信号作为图像信号Vout,从图像信号输出端子T21输出到基板1上的端子T3。
如图2所示,在控制芯片3b中,由控制芯片3a进行对起始脉冲输入端子T15和第二分辨率数据输入端子T18a输入起始脉冲ST和分辨率数据CS。另外,由控制芯片3a进行对CCD芯片2b输出定时脉冲信号ΦTG2。因此,将控制芯片3b的第二搬送门脉冲输出端子T23b设定为导通。虽然控制芯片3b在上述方面与控制芯片3a不同,但是除此之外的结构与控制芯片3a相同。与控制芯片3a同样地设定图1所示的第二和第三块B2、B3开头的控制芯片3c、3e,另外,与控制芯片3b同样地设定第二控制芯片3d、3f。
下面,说明上述结构的图像读取装置A1的作用。
首先,为了容易理解,仅说明第一块B1的动作。若将起始脉冲ST输入到控制芯片3a的起始脉冲输入端子T15,则复位电路30,逻辑电路31和信号生成电路32等动作,并在接收该起始脉冲ST时,生成为波形产生定时基准的各种脉冲信号Φ1,Φ2,ΦTG1,ΦTG2,ΦCLB。另一方面,对第二分辨率数据输入端子T18b输入指定分辨率的分辨率数据CS来作为2比特的串行数据,并据此使信号生成电路32生成对应于其分辨率周期的复位信号ΦR。与上述各种脉冲信号相同,将该复位信号ΦR输入到CCD芯片2。
图4~图7表示时钟信号CLK,CCD寄存器传送用脉冲信号Φ1、Φ2、复位信号ΦR和从CCD芯片2输出的信号SCCD的具体例子。图4是分辨率数据CS的内容为1200[dpi]的情况,在CCD芯片2中,当复位信号ΦR为开时,复位因光电二极管20受光而存储的电荷,且当该复位信号ΦR为关时,重新开始电荷的存储。CCD芯片2中,重复该动作,直到复位存储的电荷通过放大器25放大之后作为信号SCCD输出。
图4中,复位信号ΦR在与信号CLK,Φ1,Φ2相同的周期中为开(高电平)。因此,这时,可分别输出在CCD芯片2的所有光电二极管20中存储的电荷。即,可分别输出1728个像素的图像信号,由此,可得到1200[dpi]的读取图像。另外,在控制芯片3中,在由钳位电路36钳位后通过放大器37放大,之后,通过开关电路38取得有效信号。图4所示的信号SCCD中,存储在复位前的一定期间T1的电荷对应于从控制芯片3输出的读取图像的信号(相当于由假想线所围的阴影部分的电荷,图5~图7中也相同)。
图5是分辨率数据CS的内容为600[dpi]的情况。这时,复位信号ΦR的周期是图4所示的1200[dpi]情况的2倍。因此,存储在复位前的一定期间T2的电荷相当于2个像素,通过将其集中为一个输出而成为600[dpi]的图像信号。图6和图7是分辨率数据CS的内容为300[dpi]和200[dpi]的情况。该情况相当于复位信号ΦR的周期为1200[dpi]的四倍或六倍。由此,存储在复位前的一定期间T3、T4的电荷相当于四个像素或六个像素,并将这些像素集中为一个后输出。
在从CCD芯片2a中输出SCCD后,从起始脉冲输出端子T16向控制芯片3b输出起始脉冲ST。另外,将分辨率数据CS从控制芯片3a的分辨率数据输出端子T19串行输出到控制芯片3b的第二分辨率数据输入端子T18b。因此,接着控制芯片3a控制芯片3b也执行与上述相同的处理,接着CCD芯片2a还将规定分辨率的信号SCCD从CCD芯片2b适当输出到控制芯片3b。在第二块B2,B3中也并行于第一块B1的处理进行与上述相同的处理,结果,可以合适进行一行的图像读取处理。
如上所述,在该图像读取装置A1中,通过将分辨率数据输入到控制芯片3,在该控制芯片3内部生成对应于该分辨率数据周期的复位信号ΦR。另一方面,各控制芯片3不仅生成复位信号ΦR,还根据时钟信号CLK生成用于驱动CCD芯片2的各种脉冲信号。因此,可以高精度且容易地进行复位信号ΦR与各种脉冲信号的同步配合,并可适当避免在高速读取时复位信号ΦR产生定时不准。结果,可以防止高速读取时的画质劣化。另外,由于将CCD芯片2的驱动所需各种信号生成集中到控制芯片3,所以仅通过该部分而使图像读取装置A1的整体结构变得合理,并对实现图像读取装置A1的制造成本的降低很有效。
在本实施方式中,由于控制芯片3的第一分辨率数据输入端子T18a接地,所以可以允许在1200[dpi]分辨率下的图像读取处理。与此相反,与本实施方式不同,若将第一分辨率数据输入端子T18a设定为导通,则控制芯片3不执行1200[dpi]分辨率下的图像读取所需的处理。因此,可以容易地进行将图像读取装置A1调整为600,300,200[dpi]3种分辨率的变更。与例如600[dpi]的情况相比,在将读取图像的分辨率设定为1200[dpi]的情况下,虽然一个像素的信号电平降低,读取图像容易变暗,但若如上所述禁止在1200[dpi]下进行图像读取处理,则可以不得到这种暗的读取图像。当然,在本发明中,在禁止在多种分辨率中的一种分辨率下进行图像处理的情况下,与上述相情况相反,通过使分辨率最低的图像处理变为不可能,就不太会降低图像的鲜明度。
图8和图9表示根据本发明的图像读取装置的另一例。在这些图中,对与上述实施方式相同或类似的元件赋予同一附图标记。
本实施方式的图像读取装置A2构成为包括与上述实施方式的情况下相同结构的CCD芯片2和控制芯片3。但是,如图8所示,也可构成为一个接一个地依次驱动多个CCD芯片2(2a~2f),而不将多个CCD芯片2和控制芯片3分割为多个块。
更具体的,在该图像读取装置A2中,除去最后一级的控制芯片3f,多个控制芯片3a~3e分别在终止对应CCD芯片2的控制阶段对下一级控制芯片输出起始脉冲ST。由此,控制芯片3a~3f一个接一个地依次驱动CCD芯片2a~2f,而在基板1上的端子T3 上得到一行的连续图像数据。控制芯片3a~3e将分辨率数据CS输出到下一级控制芯片中,各控制芯片3生成对应于所指定的分辨率周期的复位信号ΦR,并输出到CCD芯片2上。
在基板1上设置两个端子T6a、T6b来作为分辨率数据输入用的端子,从控制器(图示略)将一比特接一比特的分辨率数据CS1、CS2并行输入到这些端子中。如图9所示,可以将输入到端子T6a、T6b的分辨率数据CS1、CS2并行输入到控制芯片3a的第一和第二分辨率数据输入端子T18a、T18b。与上述实施方式不同,接地控制芯片3a的模式设定用端子T17。由此,控制芯片3a被设定为前述的第一模式,第一和第二分辨率数据输入端子T18a、T18b具有适当作为并行分辨率数据CS1、CS2的输入端子的功能。
对于控制芯片3b~3f,将模式设定用端子T17设定为导通。因此,这些控制芯片3b~3f被设定为上述的第二模式,且第二分辨率数据输入端子T18b从前一级的控制芯片接收串行的分辨率数据CS。控制芯片3b~3f的第一分辨率数据输入端子T18a接地,就变为允许在1200[dpi]的分辨率下进行图像读取处理。但是,当然也可以将其取代,而通过将第一分辨率数据输入端子T18a设定为导通,来设定为禁止在1200[dpi]的分辨率下进行图像读取处理的状态。
在本实施方式的图像读取装置A2中,在开头控制芯片3a接收并行的分辨率数据CS1、CS2方面与上述实施方式的图像读取装置A1虽然不同,但是在各控制芯片3的复位信号ΦR的生成处理方面与上述实施方式相同。因此,在该图像读取装置A2中,可以适当进行在4种分辨率中,在所指定的分辨率下进行图像的读取处理,并可得到与上述实施方式相同的效果。
本发明并不限于上述实施方式。根据本发明的图像读取装置和控制芯片的具体结构可自由进行各种设计变更。
在本发明中,并不限定可改变的分辨率数目和其具体值。由于并不限定由2比特数据表示4种分辨率,所以在将分辨率变为比此更大的多等级的情况下,也可与此对应将分辨率数据设为多比特。作为多个图像传感器芯片的驱动方式当然可以是下列方式的其中之一,即,可以是如图1~图3所示的实施方式所示,在分割为多个块后进行驱动的方式;和如图8和图9所示的实施方式所示,不分割地进行驱动的方式。在分割为多个块的情况下,并不限定块的数目。
在根据本发明的图像读取装置中,作为图像传感器芯片,可以使用结构与上述实施方式的CCD芯片2(CCD图像传感器芯片)不同的图像传感器芯片。
权利要求
1.一种图像读取装置,包括多个图像传感器芯片,具有多个光电变换元件,且可反复执行由所述多个光电变换元件受光而存储的电荷的输出和存储电荷的复位;和多个控制芯片,驱动控制所述多个图像传感器芯片,其特征在于,所述各控制芯片具有分辨率数据输入端子;和复位信号生成单元,它可在对应于将分辨率数据输入到该分辨率数据输入端子的周期中生成用于进行所述复位的复位信号。
2.根据权利要求1所述的图像读取装置,其特征在于,构成为所述各控制芯片的规定端子被设定为预定布线状态时,禁止规定分辨率的图像读取处理。
3.根据权利要求1或2所述的图像读取装置,其特征在于,作为所述分辨率数据输入端子有第一端子和第二端子,构成为可将所述各控制芯片设定为切换到第一模式和第二模式,其中第一模式能够将分辨率数据并行输入到所述第一和第二端子;第二模式能够将分辨率数据串行输入到所述第二端子。
4.根据权利要求3所述的图像读取装置,其特征在于,所述各控制芯片具有模式设定用端子,且构成为根据对于该模式设定用端子的布线连接的有无或布线方法而可以选择所述第一和第二模式的其中之一。
5.根据权利要求3或4所述的图像读取装置,其特征在于,构成为在设定所述第二模式的同时,所述第一端子被设定为预定布线状态时,禁止规定分辨率的图像读取处理。
6.根据权利要求1~5的其中之一所述的图像读取装置,其特征在于,所述各图像传感器芯片将光电二极管作为所述光电变换元件,且为包括行存储器和模拟移位寄存器的CCD图像传感器芯片,所述各控制芯片构成为从所述多个光电变换元件向所述行存储器和所述模拟移位寄存器依次传送电荷的同时,可生成用于从所述模拟移位寄存器输出信号的多个信号,且将从所述模拟移位寄存器输出的信号输入到所述各控制芯片中。
7.根据权利要求1~6的其中之一所述的图像读取装置,其特征在于,所述各控制芯片构成为包括放大器,放大从所述各图像传感器芯片输出的信号,且通过彼此公共的电力提供单元并行将基准电压施加到这些放大器。
8.一种控制芯片,用于驱动控制图像传感器芯片,其特征在于,包括分辨率数据输入端子;和复位信号生成单元,在对应于输入到该分辨率数据输入端子上的分辨率数据的周期中生成用于对所述图像传感器芯片进行电荷存储复位的复位信号。
9.根据权利要求8所述的控制芯片,其特征在于,包括在被设定为预定布线状态时,可禁止规定分辨率的图像读取处理的端子。
全文摘要
本发明的目的是提供一种图像读取装置,它可减小输入到图像传感器芯片的复位信号的定时产生偏差的危险,且可进行适当的分辨率改变。图像读取装置A1包括多个图像传感器芯片2,可反复执行由光电变换元件20受光而存储的电荷的输出和存储电荷的复位;和多个控制芯片3,进行这些芯片的驱动控制,各控制芯片3具有分辨率数据输入端子T18a、T18b;和复位信号生成单元32,可在对应于输入到该分辨率数据输入端子T18a、T18b的分辨率数据CS的周期中生成用于进行上述复位的复位信号φR。
文档编号H04N5/372GK1540973SQ200410033749
公开日2004年10月27日 申请日期2004年4月9日 优先权日2003年4月10日
发明者泽田秀喜 申请人:罗姆股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1