一种零中频发信机相位校准的方法及装置的制作方法

文档序号:7667239阅读:158来源:国知局
专利名称:一种零中频发信机相位校准的方法及装置的制作方法
技术领域
本发明涉及无线通信领域,尤其涉及一种零中频发信机相位校准的方法 及装置。
背景技术
零中频(直接上变频)就是把基带信号直接调制到射频载波上的一种调 制方式。这种调制方式,不需要中频放大、滤波和变频部分,且放宽了对射 频部分滤波器的性能要求,甚至不需加声表面滤波器,从而极大地减小了发信
机的体积(实践表明,零中频发信机的PCB (印刷电路板)布局只有普通发 信机的六分之一)、重量、功耗和成本。但这项技术也存在很多缺点,如对 正交调制信号和正交本振信号的相位和幅度不平衡以及直流偏移失真非常 敏感等,并因此可导致严重的边带和本振泄漏,导致EVM (误差向量幅度) 等指标恶化。零中频是一项新技术,当前对于解决该技术中零中频边带和本 振泄漏的缺点, 一般都是通过调整IQ信号的直流偏置、增益、相位来实现。 对于IQ信号进行直流偏置和增益调整一般比较容易实现,对IQ信号进行相 位调整,当前并没有好的解决方法。
综上所述,当前需要一种零中频发信机相位校准的技术方案。

发明内容
本发明所要解决的技术问题是提供一种零中频发信机相位校准的方法 及装置,采用数字处理器对数字IQ信号进行延时调整,达到调整相位的目 的,能有效的抑止边带,提高射频信号的EVM指标。
为了解决上述问题,本发明提供了 一种零中频发信机相位校准的方法,
包括,在IQ数字信号进入数模转化单元之前,通过数字处理系统对IQ数字信号进行延时调整,完成对IQ信号相位的调整。
进一步地,上述方法还可包括,所述数字处理系统包括写控制单元、双 口随机存取存储单元、读控制单元。
进一步地,上述方法还可包括,所述写控制单元循环的将IQ数字信号 写入所述双口随机存取存储单元中,读控制单元在写控制单元当前所在地址 后的相位调整参数个地址后,读取写入所述双口随机存取存储单元的IQ数 字信号,并将成为正交的IQ数字信号输出,完成IQ信号相位的调整。
本发明还提供了 一种零中频发信机相位校准的装置,
包括数字处理系统,用于对进入数模转化单元之前的IQ数字信号进行 延时调整,完成对IQ信号相位的调整。
进一步地,上述装置还可包括,所述数字处理系统包括写控制单元、双 口随才几存取存储单元、读控制单元。
进一步地,上述装置还可包括,所述写控制单元,用于循环的将所述IQ 数字信号写入所述双口随机存取存储单元;
所述读控制单元,用于在所述写控制单元当前所在地址后的相位调整参 数个地址后,读取写入所述双口随机存取存储单元的IQ数字信号,并将成 为正交的IQ数字信号输出,完成IQ信号相位的调整。
与现有技术相比,应用本发明,在发射通道DAC之前数字部分,对数 字IQ信号进行延时调整,使得到达IQ调制器的模拟I和Q信号,相位相差 90度,达到优化EVM的目的,有效的抑止边带,达到提高射频信号EVM 和ORINGIN OFFSET (原点偏移量)等射频指标的目的,并且实现方便。


图1是零中频发信机的结构图2是本发明具体实施方式
中中频发信机相位校准的装置的结构图3是本发明具体实施方式
中数字处理系统的结构示意图4是本发明具体实例中数字处理系统实现IQ相位校准的原理框图。
具体实施例方式
下面结合附图和具体实施方式
对本发明作进一步说明。
如图1所示,零中频发信机由以下几部分构成101基带调制器、102 基带校准器、103数模转化器DAC、 104本振振荡器、105IQ调制器。其中 IOI基带调制器对数字信号进行基带调制,产生I和Q数字信号,102基带 校准器对数字的I和Q信号进行偏置、增益、相位的校准,103数模转化器 DAC对经过校准的IQ数字信号进行数模转化,产生模拟的I和Q信号,105IQ 调制器采用104本振振荡器提供的时钟对103数模转化器DAC输出的模拟 IQ信号进行调制,输出射频信号。
本发明的主要构思是在分析零中频发信机本振泄漏和边带产生的原理 上提出的,其关键是发挥数字处理系统对时序逻辑和信号处理的强大优势, 在数模转化器之前,通过数字处理系统对数字信号延时调整,达到对进入IQ 调制器的模拟IQ信号相位的调整,使得进入IQ调制器的模拟IQ信号相位 相差90度,提高发信机射频指标的目的。
本发明具体实施方式
中 一种零中频发信机相位校准的方法,包括,
在IQ数字信号进入数模转化单元之前,通过数字处理系统对IQ数字信 号进行延时调整,完成对IQ信号相位的调整。
在IQ数字信号进入数才莫转化单元之前,通过数字处理系统对IQ数字信 号进行延时调整,完成对进入IQ调制器的模拟IQ信号相位的调整。
其中数字处理系统实现IQ相位校准器主要包括以下几部分写控制单 元、双口 RAM (随机存取存储器)单元、读控制单元;数字I信号或者数 字Q信号经过写控制单元、双口 RAM单元、读控制单元后,成为正交的IQ 数字信号。
写控制单元循环的将IQ数字信号写入所述双口 RAM单元中,读控制 单元在写控制单元当前所在地址后的DELAY个地址后,读取写入所述双口 RAM单元的IQ数字信号,并将成为正交的IQ数字信号输出,完成IQ信号 相位的调整。如图2所示,本发明具体实施方式
中一种零中频发信机相位校准的装 置,包括数字处理系统,用于对进入数模转化单元之前的IQ数字信号进行 延时调整,完成对IQ信号相位的调整。
如图3所示,所述数字处理系统包括写控制单元、双口RAM单元、读 控制单元。
所述写控制单元,用于循环的将所述IQ数字信号写入所述双口单元;
所述读控制单元,用于在所述写控制单元当前所在地址后的DELAY个 地址后,读取写入所述双口 RAM单元的IQ数字信号,并将成为正交的IQ 数字信号输出,完成IQ信号相位的调整。
下面结合具体实例对本发明作进一步说明。
图4是数字处理系统实现IQ相位校准的原理框图,数字I信号或者数 字Q信号经过201写控制器、202双口RAM存储器、203读控制器后,成 为正交的IQ数字信号。
201写控制器循环的将来自101基带调制器的数字IQ信号写入202双 口 RAM存储器中,203读控制器在201写控制器当前所在地址后DELAY 个地址后将数字IQ信号读取出来,送入103DAC数模转化器,达到调整相 位的目的。
由于个体差异,每个单板的相位调整参数(DELAY)是不一样的。
实际应用中,单板调试时,从小到大,顺序的改变DELAY等参数,然 后将能使得单板输出信号各项指标最优的DELAY等参数存入单板上的 ROM中。发信机实际工作时,数字处理系统将存入ROM中的DELAY参数 取出,配置到基带校准器中去,达到提高射频指标的目的。
以上所述,仅为本发明较佳的具体实施方式
,但本发明的保护范围并不 局限于此,任何熟悉该技术的人在本发明所揭露的技术范围内,可轻易想到 的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范 围应该以权利要求的保护范围为准。
权利要求
1、一种零中频发信机相位校准的方法,其特征在于,包括,在IQ数字信号进入数模转化单元之前,通过数字处理系统对IQ数字信号进行延时调整,完成对IQ信号相位的调整。
2、 如权利要求l所述的方法,其特征在于,所述数字处理系统包括写控制单元、双口随机存取存储单元、读控制单元。
3、 如权利要求2所述的方法,其特征在于,所述写控制单元循环的将IQ数字信号写入所述双口随机存取存储单元 中,读控制单元在写控制单元当前所在地址后的相位调整参数个地址后,读 取写入所述双口随机存取存储单元的IQ数字信号,并将成为正交的IQ数字 信号输出,完成IQ信号相位的调整。
4、 一种零中频发信机相位校准的装置,其特征在于,包括数字处理系统,用于对进入数模转化单元之前的IQ数字信号进行 延时调整,完成对IQ信号相位的调整。
5、 如权利要求4所述的装置,其特征在于,所述数字处理系统包括写控制单元、双口随机存取存储单元、读控制单元。
6、 如权利要求5所述的装置,其特征在于,所述写控制单元,用于循环的将所述IQ数字信号写入所述双口随机存 取存储单元;所述读控制单元,用于在所述写控制单元当前所在地址后的相位调整参 数个地址后,读取写入所述双口随机存取存储单元的IQ数字信号,并将成 为正交的IQ数字信号输出,完成IQ信号相位的调整。
全文摘要
本发明公开了一种零中频发信机相位校准的方法及装置,包括,在IQ数字信号进入数模转化单元之前,通过数字处理系统对IQ数字信号进行延时调整,完成对IQ信号相位的调整。应用本发明,在发射通道DAC之前数字部分,对数字IQ信号进行延时调整,使得到达IQ调制器的模拟I和Q信号,相位相差90度,达到优化EVM的目的,有效的抑止边带,达到提高射频信号EVM和ORINGIN OFFSET等射频指标的目的,并且实现方便。
文档编号H04B1/707GK101447804SQ20071019379
公开日2009年6月3日 申请日期2007年11月27日 优先权日2007年11月27日
发明者雷 彭, 李旭明, 闫鹏周 申请人:中兴通讯股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1