多路e1误码测试仪及多路e1误码测试方法

文档序号:7946447阅读:450来源:国知局
专利名称:多路e1误码测试仪及多路e1误码测试方法
技术领域
本发明涉及E1误码测试技术,尤其涉及一种多路E1误码测试仪及多路 El误码测试方法。
背景技术
El误码测试仪的原理是El误码测试仪自身产生伪随机序列信号,然后 发送到待测的El设备,待测El设备对该伪随机序列信号进行处理与逆处理 后,把E1信号发给El误码测试仪,最后由El误码测试仪比较自身产生的伪 随机序列信号与从E1设备接收回来的El信号是否一致,然后将测试结果上 报用户。
传统的El误码测试仪,其结构如图1所示,包括依次电连接的El信号 接口、 TVS管、变压器芯片、El接口芯片、FPGA和监控模块,所述监控模 块还分别与液晶面板、按键面板相连接,实现可视化和人机操作。其中,El 误码测试仪自身产生的伪随机序列信号具体是由FPGA产生,为数字器件 (FPGA即为数字器件的一种)能识别的高低电平信号,须由El接口芯片转 换为HDB3码格式信号后再下发到待测El设备;待测El设备上发的El信号 为HDB3码格式,其须由El接口芯片转换为数字器件能识别的高低电平信号 后再上发给FPGA。
所述El信号接口 一般采用BNC (基本网络卡)接口 , EI设备与El误码 测试仪之间通过BNC接口进行信号的传输,而且,只能进行单路的信号传输, 即E1误码测试仪向E1设备下发信号时,只能采用图1中所示的TX信号, 而El设备向El误码测试仪上发信号时,只能釆用图1中所示的RX信号。
上述传统的El误码测试仪用于误码测试时,主要存在以下缺陷
1、 单台El误码测试仪只能检测1路E1信号的误码,当用户需要测试多 台El设备或者测试单台El设备的多路E1信号误码时,就需要逐次测试每路 El信号,或者配备相应数量的El误码测试仪来逐路测试,设备成本高;
2、 用多台El误码测试仪进行多鴻4吴码测试时,测试人员需要逐台操:作
5El误码测试仪,同时需逐次设置E1误码测试仪的测试参数,如测试时间、启
动测试等,测试结束后,测试人员需要通过测试仪的液晶面板,逐台手工收集 误码测试数据或者打印测试报表,根据收集到的误码测试数据,输入电脑进行 汇总分析或者制作统计报表,无法满足用户根据需求来定制功能,比如定制打
印报表格式等,缺乏扩展性;而且,测试效率低,人力资源的开销大;
3、 由于传统的El误码测试仪只提供了外接的按键供用户进行操作,而 El误码测试仪本身只能提供有限的几个按键,从而降低了测试仪的可操作性; 同时每台测试仪都必须配置液晶面板,这样就大大提高了设备的制造成本;
4、 由于不能通过以太网口接入局域网,从而不能实现集中管理;需要测 试人员对每台设备进行手工控制测试,增加测试对记录人员的依赖性;
5、 传统的测试方法需要测试人员从逐台设备收集记录测试数据,然后输 入电脑进行统计分析,也降低了测试数据的可靠性,而且增加统计分析的工作 量。

发明内容
本发明目的在于克服上述现有技术的缺点和不足,提供一种多路El误码 测试仪,本发明多路E1误码测试仪可同时测试多路E1信号的误码。 本发明的另一目的在于才是供一种多路E1误码测试方法。 本发明的目的通过下述技术方案实现多路E1误码测试仪,包括 多个El信号接口 ,每个El信号接口分别经用于信号削峰的TVS管与变 压器芯片电连接;
变压器芯片,用于对芯片两端信号进行隔离,以免从变压器芯片其中一端 接口过来的干扰影响另 一端的后级电路;
El接口芯片,用于HDB3码格式信号与误码检测模块能识别的高低电平 信号之间的相互转换,并在El设备上发El信号时检测LOS (无信号)事件;
误码检测模块,产生伪随机序列信号并下发到El设备,对El接口芯片 传来的El信号进行误码检测,并记录误码数(errors )、总传输比特数和告警 事件,告警事件包括LOS (无信号)、LOF (信号帧失步)以及AIS (全'T, 告警)等事件;
本地调测(CIT, craft interface terminal)模块,用于读取误码检测模块所 记录的误码数、总传输比特数以及告警事件,统计告警事件,根据误码^t和总传输比特数计算相关的误码测试数据,该相关的误码测试数据包括误码秒(ES, error seconds )、严重误码秒(SES, severely errored second)和不可用秒(UAS, unavailable second)等;根据监控信息进行操作及监控;
本地调测(CIT, craft interface terminal)冲妄口 ,与外部PC相连,用于4妄 收外部PC传来的监控信息,并上报本地调测模块传来的误码测试数据和告警 事件,该误码测试数据包括误码检测模块所记录的误码数。
所述E1信号接口为BNC4矣口或RJ45^妄口。
所述E1信号接口优选为8个,每个E1信号接口同时与2个(El信号接 口为BNC接口时)或4个(El信号接口为RJ45接口时)TVS管连接,然后, 每个TVS管分别与变压器芯片电连接。
所述误码检测模块采用FPGA等数字器件。
所述本地调测模块设置有FPGA模块,用于读取误码检测模块所记录的 误码数、总传输比特数以及告警事件,统计告警事件,才艮据误码数和总传输比 特数计算相关的误码测试数据,该相关的误码测试数据包括误码秒(ES, error seconds )、严重"i吴石马秒、(SES, severely errored second)和不可用秒、(UAS, unavailable second)等,以及根据监控信息进行操作及监控;控制模块,用于 进行数据分发;日志模块,用于保存误码测试数据以及告警事件;本地调测 (CIT, craft interface terminal)子模块,用于实现本地调测接口和控制模块之 间的通信;所述FPGA模块与控制模块相连接后,分别与日志模块、本地调测 子模块相连接。
所述日志模块采用铁电存储器(fram)。
优选的,所述外部PC设置有用于接收用户输入的监控信息的超级终端, 用户通过超级终端输入监控信息给误码测试仪,实现本地操作及监控。
本发明多路E1误码测试仪还可以通过联网方式实现对多路El误码测试 仪的集中管理,优选的技术方案是所述多路E1误码测试仪还设置有以太网 口,所述本地调测模块相应还设置有用于数据包的接收、解析以及封装发送的 数据包处理模块,本地调测模块的控制模块依次与数据包处理模块、以太网口 相连接后,再通过以太网与用于对多路E1误码测试仪进行集中管理的上位才几 相连接,将误码测试数据和告警事件上传到上位才几。
所述数据包处理模块优选为用于SNMP (简单网管协议)包的接收、解析 以及封装发送的SNMP模块。所述上位机可以设置有用户控制模块,用于显示多路El误码测试仪上传 的误码测试数据和告警事件,和接收用户输入的监控信息并传输给相应的多路 El误码测试仪,实现远程操作、监控以及集中管理。
所述上位机可以设置有用于对误码测试数据和告警事件进行统计分析的 统计分析模块。
所述上位机还可以设置有用于定制打印测试报表的打印定制模块,打印定 制模块可以根据用户的定制,打印具体的误码测试数据、告警事件。
多路El误码测试仪的El误码测试方法,具体步骤如下
a. 误码检测模块产生伪随机序列信号并依次经E1接口芯片、变压器芯片、 TVS管和El信号接口下发到各E1设备;
b. 各El设备对伪随机序列信号进行处理和逆处理后,分别上发El信号 到E1信号接口;
c. TVS管对各路E1信号进行削峰后经变压器芯片传送到El接口芯片;
d. El接口芯片将变压器芯片传来的El信号转换成误码检测模块能识别的 高低电平表示的E1信号,并^r测LOS事件;
e. 误码检测模块对El接口芯片传来的的各路El信号进行帧同步、误码 检测,并记录误码数(errors )、总传输比特数和告警事件,告警事件包括LOS
(无信号)、LOF (信号帧失步)以及AIS (全'T,告警)等事件;
f. 本地调测模块读取误码检测模块所记录的误码数、总传输比特数以及告 警事件,统计告警事件,根据误码数和总传输比特数计算相关的误码测试数据, 并将误码测试数据和告警事件发送给本地调测接口进行上才艮,该误码测试数据 包括误码检测模块所记录的误码数。
上述E1误码测试方法中,用户可以通过外部PC输入监控信息,并通过 本地调测接口输入到本地调测模块,本地调测模块根据用户输入的监控信息进 行本地操作及监控,并将结果经本地调测接口输出到外部PC。优选的,用户 通过设置于外部PC的超级终端输入监控信息。
上述El误码测试方法中,步骤f所述本地调测模块读取误码检测模块所 记录的误码数、总传输比特数以及告警事件,统计告警事件,根据误码数计算 相关的误码测试数据,并将误码测试数据和告警事件发送给本地调测接口进行
8上报,其具体操作如下
f.l。本地调测模块中的FPGA模块轮询误码检测模块所记录的误码数、总 传输比特数以及告警事件;
f.2.当误码检测模块有新的误码数、总传输比特数或告警事件产生时,本 地调测模块中的FPGA模块进行读取,统计告警事件,根据误码数和总传输比 特数计算相关的误码测试数据,将新的误码测试数据、告警事件发送到控制模 块,控制模块将误码测试数据和告警事件分别发送到本地调测子模块、日志才莫 块;其中本地调测子模块将接收到的数据通过本地调测接口输出到外部PC进 行显示,日志模块则将误码测试数据和告警事件进行保存。
当本发明多路El误码测试仪设置有以太网口 ,所述本地调测才莫块i殳置有 数据包处理模块,所述控制模块依次与数据包处理模块、以太网口相连接后, 通过以太网与上位机相连接时,步骤f,2.所述的控制模块还同时将误码测试数 据和告警事件发送到数据包处理模块进行网络数据包的封装,然后将网络数据 包经以太网口通过以太网发送到上位机。上位机可以通过其设置的打印定制模 块,根据用户的定制,打印具体的误码测试数据、告警事件;也可以通过其设 置的统计分析模块,对误码测试数据和告警事件进行统计分析。
当所述数据包处理模块为SNMP模块时,SNMP模块将误码测试数据和 告警事件封装成SNMP (筒单网管协议)包。
上述El误码测试方法中,本地调测模块还可以根据用户输入的监控信息 进行操作及监控,具体可以为外部PC本地操作及监控方法或联网远程才喿作及 监控方法。
其中,外部PC本地操作及监控方法具体如下本地调测模块中的本地调 测子模块监控所述本地调测接口 ,当接收到用户通过外部PC输入的监控信息 时,本地调测子模块将该监控信息转换为系统消息结构的监控信息并发送到控 制模块,控制模块将系统消息结构的监控信息转发到FPGA模块,FPGA模块 根据该系统消息结构的监控信息对误码检测模块进行读写操作后将结果返回 到控制模块,控制模块再将结果经本地调测子模块进行结构转换后,经本地调 测接口输出到外部PC进行显示。
联网远程操作及监控方法具体如下数据包处理模块监控以太网口,当接 收到用户通过上位机输入的网络数据包时,数据包处理模块解析该网络数据包并转换为系统的消息结构的监控信息并发送到控制模块,控制模块将系统消息
结构的监控信息转发到FPGA模块,FPGA模块根据该系统消息结构的监控信 息对误码检测模块进行读写操作后将结果返回到控制模块,控制模块再将结果 经数据包处理模块封装成网络数据包,然后经以太网口通过以太网输出到上位 机。
本发明相对于现有技术具有如下的优点及效果
(1) 本发明多路El误码测试仪设置有多个El信号接口 ,可以同时接入 多路E1信号,同时进行多路E1信号的误码测试,大大P争低了设备成本,有 利于推广和应用;
(2) 用户可以通过外部PC输入监控信息,由多路E1误码测试仪的本地 调测模块根据该监控信息进行本地操作及监控,相比于现有误码测试仪需要手 工操作及监控来说,提高了设备的可操作性;同时,外部PC也可以显示操作 及监控的结果,集操作、监控和测试显示于一体,大大提高了测试效率,节省 了人力资源的开销;
(3 )本发明多路El误码测试仪可以通过设置以太网接口 ,通过以太网连 接到上位机,实现了联网操作和监控,同时,也实现了联网远程显示误码测试 数据和告警事件;同时,1台上位机可以经以太网同时与多台多路E1误码测 试仪进行联网,实现了对多台多路E1误码测试仪的集中管理,也大大提高了 测试效率,节省了人力资源的开销,降低了设备成本,有利于推广和应用;
(4 )本发明多路El误码测试仪采用轮询机制读取误码测试数据和告警事 件,智能性强;
(5 )本发明多路El误码测试仪采用外部PC或上位机来收集误码测试数 据和告警事件,相比于现有技术中采用手工收集方式,降低了测试过程对测试 记录人员的依赖性;
(6)本发明上位机可以通过其设置的打印定制模块,才艮据用户的定制, 打印具体的误码测试数据、告警事件;也可以通过其设置的统计分析才莫块对误 码测试数据和告警事件进行统计分析,扩展性好,提供了测试效率,节省了人 力资源的开销。
(6)本发明多路E1误码测试仪的El信号接口可以采用RJ45接口,达 到双线传输差分信号RX 、 TX,增强信号抗干扰能力。


图1为传统的El误码测试4义结构图2为实施例多路El误码测试仪的结构图3为实施例多路E1误码测试仪的误码测试方法流程示意图。
具体实施例方式
下面结合实施例及附图,对本发明作进一步地详细说明,但本发明的实施 方式不限于此。 实施例1
多路E1误码测试仪,如图2所示,包括
多个El信号接口 ,每个El信号接口分别经用于信号削峰的TVS管与变 压器芯片电连接;
变压器芯片,用于对芯片两端信号进行隔离,以免从变压器芯片其中一端 接口过来的干扰影响另一端的后级电路;
El接口芯片,用于HDB3码格式信号与误码检测模块能识别的高低电平 信号之间的相互转换,具体表现为HDB3码的"+l"对应于数字信号"10", 对应于"01", "0"对应与"00";并在El设备上发El信号时检测LOS
事件;
误码检测模块,产生伪随机序列信号并下发到El设备,对El接口芯片 传来的El信号进行误码检测,并记录误码数(errors)、总传输比特数和告警 事件,告警事件包括LOS (无信号)、LOF (信号帧失步)以及AIS (全'T, 告警)等事件;
本地调测(CIT, craft interface terminal)模块,用于读取误码检测模块所 记录的误码数、总传输比特数以及告警事件,统计告警事件,根据误码数和总 传输比特数计算相关的误码测试数据,该相关的误码测试数据包括误码秒(ES, error seconds )、严重误码秒(SES, severely errored second)和不可用秒(UAS, unavailable second)等;根据监控信息进行操作及监控;
本地调测(CIT, craft interface terminal) 4妄口 ,与外部PC相连,用于才矣 收外部PC传来的监控信息,并上报本地调测模块传来的误码测试数据和告警事件,该误码测试数据包括误码检测模块所记录的误码数。
所述E1信号接口为BNC接口或RJ45接口。当接口为BNC接口时,如 图2所示,只有单线传递信号RX 、 TX,当接口为RJ45接口时,采用双线传 输差分信号RX+、 RX-,以及差分信号TX+、 TX-。
本实施例中,所述E1信号接口优选为8个,每个E1信号接口同时与2 个(E1信号接口为BNC接口时)或4个(E1信号接口为RJ45接口时)TVS 管连接,然后,每个TVS管分别与变压器芯片电连接。
本实施例中,所述误码;险测才莫块采用FPGA。
所述本地调测模块设置有FPGA模块,用于读取FPGA所记录的误码数、 总传输比特数以及告警事件,统计告警事件,根据误码数和总传输比特数计算 相关的误码测试数据,该相关的误码测试数据包括误码秒(ES, error seconds )、 严重误码秒(SES, severely errored second)和不可用秒(UAS, unavailable second)等;控制模块,用于进行数据分发;日志模块,用于保存误码测试数 据以及告警事件;本地调测子模块,用于实现本地调测接口和控制模块之间的 通信;所述FPGA模块与控制模块相连接后,分别与日志模块、本地调测子模 块相连才妄。
所述日志模块采用铁电存储器(fram)。
优选的,所述外部PC设置有用于接收用户输入监控信息的超级终端,用 户通过超级终端输入监控信息给误码测试仪,实现本地操作及监控。
本发明多路E1误码测试仪还可以通过联网方式实现对多路El误码测试 仪的集中管理,优选的技术方案是所述多路El误码测试仪设置有以太网口, 所述本地调测模块相应设置有用于数据包的接收、解析以及封装发送的数据包 处理模块,本地调测模块的控制模块依次与数据包处理模块、以太网口相连接 后,再通过以太网与用于对多路El误码测试仪进行集中管理的上位机相连接, 将误码测试数据和告警事件上传到上位^L。
所述数据包处理模块为用于SNMP(简单网管协议)包的接收、解析以及 封装发送的SNMP模块。
所述上位机可以设置有用户控制模块,用于显示多路E1误码测试4义的上 报的误码测试数据和告警事件,和接收用户输入的监控信息并传输给相应的多 路E1误码测试仪,实现远程操作、监控以及集中管理。
所述上位机可以设置有用于对误码测试数据和告警事件进行统计分析的
12统计分析^莫块。
所述上位机可以设置有用于定制打印测试报表的打印定制模块,打印定制 模块可以根据用户的定制,打印具体的误码测试数据、告警事件。
上述多路E1误码测试4义的El误码测试方法,如图3所示,具体步骤如

a. FPGA产生伪随机序列信号并依次经E1接口芯片、变压器芯片、TVS 管和El信号接口下发到各El设备;
b. 各El设备对伪随机序列信号进行处理和逆处理后,分别上发El信号 到El信号接口;
c. TVS管对各路El信号进行削峰后经变压器芯片传送到El接口芯片;
d. El接口芯片将变压器芯片传来的El信号转换成FPGA能识别的高低电 平表示的E1信号,并检测LOS事件;
e. FPGA对El接口芯片传来的的各路El信号进行帧同步、误码检测,并 记录误码数(errors )、总传输比特数和告警事件,告警事件包括LOS(无信号)、 LOF (信号帧失步)以及AIS (全'T,告警)等事件;
f. 本地调测模块读取FPGA所记录的误码数、总传输比特数以及告警事 件,统计告警事件,根据误码数和总传输比特数计算相关的误码测试数据,并 将误码测试数据和告警事件发送给本地调测接口进行上报,该误码测试数据包 括误码检测模块所记录的误码数。
上述El误码测试方法中,用户可以通过外部PC输入监控信息,并通过 本地调测接口输入到本地调测模块,本地调测模块根据用户输入的监控信息进 行本地4喿作及监控,并将结果经本地调测接口输出到外部PC。优选的,用户 通过设置于外部PC的超级终端输入监控信息。
上述El误码测试方法中,步骤f所述本地调测才莫块读取FPGA所记录的 误码数、总传输比特数以及告警事件,统计告警事件,根据误码数和总传输比 特数计算相关的误码测试数据,并将误码测试数据和告警事件发送给本地调测 口进行上报,其具体操作如下
f丄本地调测模块中的FPGA模块轮询FPGA所记录的误码数、总传输比 特数以及告警事件,FPGA的数据在每次被读取后,都将该数据置零;f.2.当FPGA有新的误码数或告警事件产生时,本地调测模块中的FPGA 模块进行读取,统计告警事件,根据误码数和总传输比特数计算相关的误码测 试数据,将新的误码测试数据、告警事件发送到控制模块,控制模块将误码测 试数据和告警事件分别发送到本地调测子模块、日志模块;其中本地调测子模 块将接收到的数据通过本地调测接口输出到外部PC进行显示,日志模块则将 误码测试数据和告警事件进行保存。
步骤f.2.所述的控制模块还同时将误码测试数据和告警事件发送到凄t据包 处理模块进行网络数据包的封装,然后将网络数据包经以太网口通过以太网发 送到上位机。上位机可以通过其设置的打印定制模块,根据用户的定制,打印 具体的误码测试数据、告警事件;也可以通过其设置的统计分析模块,对误码 测试数据和告警事件进行统计分析。
当所述数据包处理模块为SNMP模块时,SNMP模块将误码测试数据或 告警事件封装成SNMP (简单网管协议)包。
上述E1误码测试方法中,本地调测模块还可以根据用户输入的监控信息 进行操作及监控,具体可以为外部PC本地操作及监控方法或联网远程操作及 监控方法。
其中,外部PC本地操作及监控方法具体如下本地调测模块中的本地调 测子模块监控所述本地调测接口 ,当接收到用户通过外部PC输入的监控信息 时,本地调测模块将该监控信息转换为系统消息结构的监控信息并发送到控制 模块,控制模块将系统消息结构的监控信息转发到FPGA模块,FPGA模块根 据该系统消息结构的监控信息对FPGA进行读写操作后将结果返回到控制模 块,控制模块再将结果经本地调测模块进行结构转换后,经本地调测接口输出 到外部PC进行显示。
联网远程操作及监控方法具体如下数据包处理才莫块监控所述以太网口 , 当接收到用户通过上位机输入的网络数据包时,数据包处理模块解析该网络数 据包并转换为系统的消息结构的监控信息并发送到控制模块,控制模块将系统 消息结构的监控信息转发到FPGA模块,FPGA模块根据该系统消息结构的监 控信息对FPGA进行读写操作后将结果返回到控制模块,控制模块再将结果经 数据包处理模块封装成网络数据包,然后经以太网口通过以太网输出到上位 机。上述实施例为本发明较佳的实施方式,但本发明的实施方式并不受所述实 施例的限制,其他的任何未背离本发明的精神实质与原理下所作的改变、 <奮饰、 替代、组合、简化,均应为等效的置换方式,都包含在本发明的保护范围之内。
权利要求
1、多路E1误码测试仪,其特征在于,包括多个E1信号接口,每个E1信号接口分别经用于信号削峰的TVS管与变压器芯片电连接;变压器芯片,用于对芯片两端信号进行隔离;E1接口芯片,用于HDB3码格式信号与误码检测模块能识别的高低电平信号之间的相互转换,并在E1设备上发E1信号时检测LOS事件;误码检测模块,产生伪随机序列信号并下发到E1设备,对各E1接口芯片传来的E1信号进行误码检测,并记录误码数、总传输比特数和告警事件;本地调测模块,用于读取误码检测模块所记录的误码数、总传输比特数以及告警事件,统计告警事件,根据误码数和总传输比特数计算相关的误码测试数据;根据监控信息进行操作及监控;本地调测接口,与外部PC相连,用于接收外部PC传来的监控信息,并上报本地调测模块传来的误码测试数据和告警事件,该误码测试数据包括误码检测模块所记录的误码数。
2、 根据权利要求1所述的多路E1误码测试仪,其特征在于所述El孑言 号才妄口为BNC接口或RJ45 4妄口 。
3、 根据权利要求1或2所述的多路E1误码测试Z(义,其特征在于所迷"i吴 码检测模块采用FPGA;所述本地调测模块设置有FPGA模块,用于读取误 码检测模块所记录的误码数、总传输比特数以及告警事件,统计告警事件,根 据误码数和总传输比特数计算相关的误码测试数据;控制模块,用于进行数据 分发;日志模块,用于保存误码测试数据以及告警事件;本地调测接口子4莫块, 用于实现本地调测接口和控制模块之间的通信;所述FPGA模块与控制模块相 连接后,分别与日志模块、本地调测子模块相连接。
4、 根据权利要求3所述的多路El误码测试仪,其特征在于所述多路 El误码测试仪还设置有以太网口,所述本地调测模块还设置有用于数据包的 接收、解析以及封装发送的数据包处理模块,本地调测模块的控制模块依次与 数据包处理模块、以太网口相连接后,再通过以太网与用于对多路E1误码测 试仪进行集中管理的上位机相连接。
5、 根据权利要求4所述的多路El误码测试仪,其特征在于所述外部 PC设置有用于接收用户输入的超级终端;所述上位机设置有用户控制模块, 用于显示多路El误码测试仪的上报的误码测试数据和告警事件,和接收用户 输入的监控信息并传输给相应的多路El误码测试仪。
6、 根据权利要求4所述的多路E1误码测试仪,其特征在于所述上位机 设置有用于对误码测试数据和告警事件进行统计分析的统计分析才莫块,用于 定制打印测试报表的打印定制模块。
7、 多^各E1误码测试方法,其特征在于,包括以下步骤a. 误码检测模块产生伪随机序列信号并依次经E1接口芯片、变压器芯片、 TVS管和El信号接口下发到各El设备;b. 各El设备对伪随机序列信号进行处理和逆处理后,分别上发El信号 到El信号接口;c. TVS管对各路El信号进行削峰后经变压器芯片传送到El接口芯片;d. El接口芯片将变压器芯片传来的El信号转换成误码检测模块能识别的 高低电平表示的E1信号,并检测LOS事件;e. 误码检测模块对E1接口芯片传来的的各路E1信号进行帧同步、误码 检测,并记录误码数、总传输比特数和告警事件;f. 本地调测模块读取误码检测模块所记录的误码数、总传输比特数以及告 警事件,统计告警事件,根据误码个数和总传输比特数计算相关的误码测试数 据,并将误码测试数据和告警事件发送给本地调测接口进行上报,该误码测试 数据包括误码检测模块所记录的误码数。
8、 根据权利要求7所述的多路E1误码测试方法,其特征在于步骤f所 述相关的误码测试数据包括误码秒、严重误码秒和不可用秒;所述告警事件包 括LOS事件、LOF事件以及AIS事件。
9、 根据权利要求7所述的多路E1误码测试方法,其特征在于步骤f所 述本地调测模块读取误码检测模块所记录的误码数、总传输比特数以及告警事 件,统计告警事件,根据误码数计算相关的误码测试数据,并将误码测试数据 和告警事件发送给本地调测接口进行上报,其具体操作如下f.l.本地调测模块中的FPGA模块轮询误码检测模块所记录的误码数、总 传输比特数以及告警事件;f.2.当误码检测模块有新的误码数、总传输比特数或告警事件产生时,本地调测模块中的FPGA模块进行读取,统计告警事件,根据误码数和总传输比 特数计算相关的误码测试数据,将新的误码测试数据、告警事件发送到控制模 块,控制模块将误码测试数据和告警事件分别发送到本地调测子模块、日志模 块;其中本地调测子模块将接收到的数据通过本地调测接口输出到外部PC进 行显示,日志模块则将误码测试数据和告警事件进行保存。
10、根据权利要求7至9任一项所述的多路El误码测试方法,其特征在 于包括以下步骤本地调测模块根据用户输入的监控信息进行本地才喿作及监 控,具体可以为外部PC本地操作及监控方法或联网远程操作及监控方法外部PC本地操作及监控方法具体如下本地调测模块中的本地调测子模 块监控所述本地调测接口,当接收到用户通过外部PC输入的监控信息时,本 地调测模块将该监控信息转换为系统消息结构的监控信息并发送到控制模块, 控制模块将系统消息结构的监控信息转发到FPGA模块,FPGA模块根据该系 统消息结构的监控信息对误码检测模块进行读写操作后将结果返回到控制模 块,控制模块再将结果经本地调测模块进行结构转换后,经本地调测接口输出 到外部PC进行显示;联网远程操作及监控方法具体如下数据包处理模块监控所述以太网口 , 当接收到用户通过上位机输入的网络数据包时,数据包处理才莫块解析该网络数 据包并转换为系统的消息结构的监控信息并发送到控制模块,控制模块将系统 消息结构的监控信息转发到FPGA模块,FPGA模块根据该系统消息结构的监 控信息对误码检测模块进行读写操作后将结果返回到控制模块,控制^^莫块再将 结果经数据包处理模块封装成网络数据包,然后经以太网口通过以太网输出到 上位机。
全文摘要
本发明公开了一种多路E1误码测试仪及多路E1误码测试方法,产品结构包括多个E1信号接口、TVS管、变压器芯片、E1接口芯片、误码检测模块、本地调测模块和本地调测接口,所述本地调测接口与外部PC相连,用于接收外部传来的监控信息,并上报本地调测模块传来的误码测试数据和告警事件,该误码测试数据包括误码检测模块所记录的误码数。本发明多路E1误码测试仪还可以通过联网方式与上位机相连,由上位机进行集中管理。本发明能同时进行多路E1误码测试。
文档编号H04B17/00GK101640571SQ200910042270
公开日2010年2月3日 申请日期2009年8月28日 优先权日2009年8月28日
发明者武 叶, 勤 朱, 茅 毛 申请人:京信通信系统(中国)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1