处理数据的方法和装置的制作方法

文档序号:7707046阅读:117来源:国知局
专利名称:处理数据的方法和装置的制作方法
技术领域
本发明涉及通信领域,特别涉及一种处理数据的方法和装置。
背景技术
OFDM ( Orthogonal Frequency Division Multiplexing ,正交频分复用)是一 种多载波调制技术,由于其频谱利用率高、成本低等原因越来越受到关注和重 视。随着对通信数据化、宽带化和移动化的需求,OFDM技术在无线接入领域得 到越来越广泛的应用。
在实际应用中,OFDM技术中一个很重要的部分是子载波映射,即将用户发 送的数据子载波映射到RAM (Random Access Memory,随机存储器),其中,用 户发送的数据包括PDCCH (Physical Downlink Control Channel,物理下行控制信 道)数据和PHICH (Physical Hybrid-ARQ Indicator Channel,物理混合重传指示 信道)数据。当对用户数据进行子载波映射时,在RAM中,为PDCCH数据是以 8比特为单位分配存储单元,为PfflCH数据是以用户个数和8比特的乘积为单位 分配存储单元。当用户个数为两个或两个以上时,为PDCCH数据仍然是以用户 个数和8比特的乘积为单位分配存储单元,但对PDCCH数据进行子栽波映射时, 实际只占用分配的部分存储空间,这样会造成存储资源的浪费。

发明内容
本发明实施例提供了 一种处理数据的方法和装置。 一方面,本发明实施例提供了一种处理数据的方法,包括 在第 一随机存储器中获取物理混合重传指示信道PHICH数据的索引信息, 根据所述索引信息获取所述PHICH数据在第二随机存储器的存储地址;
根据所述PHICH数据在第二随机存储器的存储地址读取所述PHICH数据。
另一方面,本发明实施例提供了一种处理it据的装置,包括
获取模块,用于在第一随机存储器中获取物理混合重传指示信道PfflCH数据的索引信息,根据所述索引信息获取所述PHICH数据在第二随机存储器的存 储地址;
读取模块,用于才艮据所述PHICH数据在第二随机存储器的存储地址读取所 述PHICH数据。
在本发明实施例中,通过在第一随机存储器中获取物理混合重传指示信道 PHICH数据的索引信息;根据索引信息获取PHICH数据在第二随才踏储器的存 储地址;根据PHICH数据在第二随机存储器的存储地址读取PHICH数据,可 以减少占用的RAM资源,提高RAM资源的利用率。


为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施 例或现有技术描述中所需要使用的附图作一筒单的介绍,显而易见地,下面描 述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不 付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的处理数据的方法流程图2是本发明一个实施例提供的存储数据的示意图3是本发明另一个实施例提供的处理数据的装置的结构图。
具体实施例方式
为使本发明实施方式的目的、技术方案和优点更加清楚,下面将结合附图 对本发明实施方式作进一步地详细描述。显然,所描述的实施例仅仅是本发明 一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技 术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明 保护的范围。
本发明的一个实施例提供了一种处理数据的方法,如图1所示,包括 101:在第一随机存储器中获取PHICH数据的索引信息,根据该索引信息
获取该PHICH数据在第二随机存储器的存储地址。
具体地,可以在第一RAM中读取指示信息,根据该指示信息的内容确定为
PHICH数据指示信息后,获取和该PfflCH数据指示信息相关联的索引信息,根
据该索引信息获取PHICH数据在第二 RAM中存储地址。需要说明的是,在本实施例中,指示信息可以占用1比特,索引信息可以 占用8比特,但本发明保护范围并不限于该具体的比特数。
其中,可以根据用户个数、带宽和小区标识获取PHICH数据的指示信息和 索引信息在第一 RAM的存储地址,具体的获取过程可以参照现有的获取方案, 在此不再赘述。其中,该索引信息可以为地址查找序列,具体的存储格式可以 如图2所示。
其中,在对PDCCH数据进行TBCC ( Tail Biting Convolutional Code,咬尾 巻积编码)处理后,得到IQ数据,每个IQ数据可以用2比特表示。在将IQ数 据子载波映射到第一 RAM中时,可以按照8bit为单元为IQ数据分配存储空间。 同时,增加lbit存储空间存储用于区分是PDCCH数据还是PfflCH数据的索引 信息的标识,即每个存储单元可以存储9bit数据。
请参阅图2,本实施例指示信息l'bl表示与l'bl关联的8bit的存储空间存 储的是地址查找序列,该地址查找序列用于索引在第二 RAM中存储的PfflCH 数据。在存储地址O, 15, 40, 1, 16, 41分别写入从O开始的递增地址查找序 列,该地址查找序列用于索引在第二 RAM中存储的PfflCH数据。指示信息1' b0 表示与l'b0关联的存储空间存储的是PDCCH数据,l,b表示用1比特位宽存储 一个二进制数。
在本实施例中,参见图2,地址0对应的第一 RAM的存储单元的第1比特 存储的数据为l'bl,通过数据l'bl可以得知该存储单元的第2-9比特位存储的 数据8'h0可以索引在第二RAM中存储的PHICH数据,在本实施例中,假定数 据8'h0表示在第二RAM中地址0、 1、 2、 3存储PfflCH数据。地址15对应的 第一RAM存储单元的第1比特存储的数据为l'bl,通过数据l'bl可以得知该存 储单元的第2-9比特位存储的数据8'hl可以索引在第二 RAM中存储的PfflCH 数据,在本实施例中,假定数据8'hl表示在第二RAM中地址4、 5、 6、 7存储 PHICH数据;地址40对应的第一 RAM的存储单元的第1比特存储的数据为 l'bl ,通过数据l'bl可以得知该存储单元的第2-9比特位存储的数据8'h2可以索 引在第二 RAM中存储的PfflCH数据,在本实施例中,假定数据8'h2表示在第 二 RAM中地址8、 9、 10、 11存储PfflCH数据;地址1对应的第一 RAM存储 单元的第1比特存储的数据为l'bl,通过数据l'bl可以得知该存储单元的第2-9 比特位存储的数据8'h3可以索引在第二 RAM中存储的PHICH数据,在本实施例中,假定数据8'h3表示在第二 RAM中地址12、 13、 14、 15存储PHICH数 据;地址16对应的第一RAM的存储单元的第1比特存储的数据为l'bl,通过 数据l'bl可以得知该存储单元的第2-9比特位存储的数据8'h4可以索引在第二 RAM中存储的PHICH数据,在本实施例中,假定数据8'h4表示在第二 RAM中 地址16、 17、 18、 19存储PHICH数据;地址41对应的第一 RAM的存储单元 的第1比特存储的数据为l'bl,通过数据l'bl可以得知该存储单元的第2-9比 特位存储的数据8'h5可以索引在第二 RAM中存储的PHICH数据,在本实施例 中,假定数据8'h5表示在第二RAM中地址20、 21、 22、 23存储PHICH数据。 地址2对应的第一RAM的存储单元的第1比特存储的数据为l'bO,通过数据 l'bO可以得知该存储单元的第2-9比特位存储的数据8'hFF为PDCCH数据;地 址3对应的第一RAM的存储单元的第1比特存储的数据为l'bO,通过数据l'bO 可以得知该存储单元的第2-9比特位存储的数据8'hFE为PDCCH数据。其中, 8'h表示用8比特位宽存储一个十六进制数,l,b表示用1比特位宽存储一个二 进制数。
其中,接收用户发送的PHICH数据报文和PDCCH数据报文,从PfflCH数 据报文和/或PDCCH数据报文的报文头获取用户组数,对每组而言,用户个数 可以为一个、两个或更多个。为了描述方^f更,本实施例以用户组数为两组,每 个用户组中用户个凄t为两个为例进行说明,j旦并不以此为限。每组中两个用户 分别为第一用户和第二用户,假定第一用户的PHICH数据为X,第二用户的 PHICH数据为Y,其中,X、 Y可以是l'bO或l'bl。
对第一组用户的第 一个用户的PHICH数据X和第二个用户的PfflCH数据 Y进行3倍重复处理、BPSK (Binary Phase Shift Keying, 二进制相移键控)调 制、4倍扩频处理、求和处理和功控处理后,得到12个IQ数据,将这12个IQ 数据依次写入到第二RAM中地址0至11对应的存储单元,其中,每4个IQ数 据可以作为一组数据单元。对第二组用户的第一个用户的PHICH数据X和第二 个用户的PHICH数据Y进行3倍重复处理、BPSK调制、4倍扩频处理、求和 处理和功控处理后,得到12个IQ数据,将得到的12个IQ数据依次写入到笫 二 RAM中地址12至23对应的存储单元,其中,每4个IQ数据可以作为一组 数据单元。
在本实施例中,地址查找序列也可以是从其它值开始的递增序列,在实际应用中,只需要获知PHICH数据在第二 RAM中的存4诸地址的首地址和相应的 地址运算规则即可,即PHICH数据在第一 RAM的存储地址的首地址不一定从 0开始,只需要第一 RAM中存储的地址查找序列和第二 RAM中存储的PCICH 数据建立的关联关系即可。
102:根据该PHICH数据在第二随机存储器的存储地址从第二随机存储器 中读取该PHICH教:据。
具体地,参见图2,读取第一RAM,读取到地址0对应的存储单元的第1 比特存储的数据为l'bl,根据l'bl得知该存储单元第2-9比特位存储的是地址 查找序列,其值为0,根据该地址查找序列读取第二 RAM中地址0, 1, 2, 3 对应的IQ数据;读取到地址1对应的存储单元的第1比特存储的数据为l'bl, 根据l'bl得知该存储单元第2-9比特位存储的是地址查找序列,其值为1,根据 该地址查找序列读取第二RAM中地址4, 5, 6, 7对应的IQ数据;读取到地址 2对应的存储单元的第1比特储的数据为1'bO,根据l'bO得知该存储单元第2-9 比特位存储的是PDCCH数据,读取PDCCH数据为8'hFF,则调制成4个IQ数 据。读取其他PHICH数据和PDCCH数据可以参照上述方法,在此不再赘述。
需要说明的是,第一RAM和第二RAM可以集成在一个RAM中。
在本发明实施例中,通过在第一随机存储器中获取物理混合重传指示信道 PHICH数据的索引信息;根据索引信息获取PHICH数据在第二随机存储器的存 储地址;根据PHICH数据在第二随机存储器的存储地址读取PHICH数据,可 以减少占用的RAM资源,提高RAM资源的利用率。
本发明的另一个实施例提供了一种处理数据的装置,如图3所示,包括 获取模块201,用于在第一随机存储器中获取物理混合重传指示信道PHICH
数据的索引信息,根据索引信息获取PHICH数据在第二随机存储器的存储地址; 读取模块202,用于根据PHICH数据在第二随机存储器的存储地址读取
PHICH数据。
其中,获取模块201,具体可以包括确定单元,用于在第一随枳存储器中 读取指示信息,根据指示信息的内容确定指示信息为PHICH数据指示信息;以 及指示单元,用于获取和PHICH数据指示信息相关联的索引信息,并根据索引 信息获取PHICH数据在第二随机存储器的存储地址。此外,所述确定单元还用于在第一随机存储器中读取指示信息,根据指示
信息的内容确定指示信息为物理下行控制信道PDCCH数据指示信息;相应地, 读取模块202,还用于读取和PDCCH数据指示信息相关联的PDCCH数据。
其中,指示信息可以占用1比特,索引信息可以占用8比特,但本发明保 护范围并不限于该具体的比特数。
其中,索引信息可以为地址查找序列。
其中,第一随机存储器和第二随机存储器可以集成于一个随机存储器。 在本发明实施例中,通过在第一随机存储器中获取物理混合重传指示信道 PfflCH数据的索引信息;根据索引信息获取PHICH数据在第二随才踏储器的存 储地址;根据PfflCH数据在第二随机存储器的存储地址读取PHICH数据,可 以减少占用的RAM资源,才是高RAM资源的利用率。
可以通过程序来指令相关的硬件来完成,所述程序可以存储于一计算机可读取 存储介质中,所述存储介质为计算机的软盘、硬盘或光盘等。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的 精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的 保护范围之内。
权利要求
1、一种处理数据的方法,其特征在于,包括在第一随机存储器中获取物理混合重传指示信道PHICH数据的索引信息,根据所述索引信息获取所述PHICH数据在第二随机存储器的存储地址;根据所述PHICH数据在第二随机存储器的存储地址读取所述PHICH数据。
2、 如权利要求l所述的方法,其特征在于,所述在第一随机存储器中荻取 物理混合重传指示信道PHICH数据的索引信息,包括在所述第一随机存储器中读取指示信息,根据所述指示信息的内容确定所 述指示信息为PHICH数据指示信息后,获取和所述PfflCH数据指示信息相关 联的索引信息。
3、 如权利要求2所述的方法,其特征在于,所述指示信息占用l比特,所 述索引信息占用8比特。
4.如权利要求l-3任意一项所述的方法,其特征在于,所述索引信息为地址 查找序列。
5、 如权利要求4所述的方法,其特征在于,还包括在所述第一随机存储器中读取指示信息,根据所述指示信息的内容确定所 述指示信息为物理下行控制信道PDCCH数据指示信息,读取和所述PDCCH数 据指示信息相关联的PDCCH数据。
6、 一种处理数据的装置,其特征在于,包括获取模块,用于在第一随积存储器中获取物理混合重传指示信道PfflCH数 据的索引信息,根据所述索引信息获取所述PHICH数据在第二随机存储器的存 储地址;读取模块,用于根据所述PHICH数据在第二随^^储器的存储地址读取所 述PHICH数据。
7、如权利要求6所述的装置,其特征在于,所述获^4莫块包括 确定单元,用于在第一随机存储器中读取指示信息,根据所述指示信息的内容确定所述指示信息为PHICH数据指示信息;指示单元,用于获取和所述PHICH数据指示信息相关联的索引信息,以及根据所述索引信息获取所述PHICH数据在第二随机存储器的存储地址。
8、如权利要求6-7任意一项所述的装置,其特征在于,所述索引信息为地 址查找序列。
9、如权利要求7所述的装置,其特征在于,所述确定单元,还用于在所述第一随机存储器中读取指示信息,根据所述 指示信息的内容确定所述指示信息为物理下行控制信道PDCCH数据指示信息;所述读取模块,还用于读取和所述PDCCH数据指示信息相关联的PDCCH 数据。
10、如权利要求6所述的装置,其特征在于,所述第一随机存储器和第二 随机存储器集成于一个随机存储器。
全文摘要
本发明实施例公开了一种处理数据的方法和装置,属于通信领域。该方法包括在第一随机存储器中获取物理混合重传指示信道PHICH数据的索引信息;根据所述索引信息获取所述PHICH数据在第二随机存储器的存储地址;根据所述PHICH数据在第二随机存储器的存储地址读取所述PHICH数据。该装置包括获取模块和读取模块。本发明实施例所述技术方案,可以减少占用的RAM资源,提高RAM资源的利用率。
文档编号H04L1/18GK101527624SQ20091013392
公开日2009年9月9日 申请日期2009年4月10日 优先权日2009年4月10日
发明者娟 赵 申请人:华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1