直接系列扩频的码跟踪方法及装置的制作方法

文档序号:7714949阅读:173来源:国知局
专利名称:直接系列扩频的码跟踪方法及装置的制作方法
技术领域
本发明涉及通讯领域,更具体地说,涉及一种直接系列扩频系统的码跟踪方法及
装置。
背景技术
直接系列扩频(DS/SS)技术由于其抗干扰能力强、保密性好,便于接入和选址及 具有较高的频谱利用率等特点,在当今的无线通信系统中发挥着重要的作用。DS/SS系统被 广泛地应用于军事通信、民用通信、卫星通信、测量和遥控等领域。在DS/SS系统接收机的 诸多关键技术中,PN码序列的同步是扩频系统最为关键的技术之一,其好坏直接影响到系 统的容量及服务质量。DS/SS系统在接收端要完成的一项关键任务是实现本地产生的PN码 与接收信号中的PN码在结构、频率和相位上达到完全一致,否则就不能有效地解扩得到所 发送的信息。同步电路如果失效,将严重影响系统的误码性能,甚至导致整个系统瘫痪。通 常,DS/SS系统的PN码同步过程分两步进行首先是粗同步,进行码捕获,调节本地PN码的 频率和相位,使本地产生的PN码与接收到的PN码间定时误差小于一个或1/2的码片间隔; 然后进行码跟踪,自动调整本地码相位,进一步縮小定时误差,达到和保持本地码与接收PN 码频率和相位精确同步。码跟踪作为同步的微调过程,是决定最终能否达到同步解扩的关 键。因此,实现精确而稳定的码跟踪是保障高质量通信的关键。 一般而言,实现本地序列相 位对接收信号的扩频序列相位的跟踪的关键,在现有技术中采用正确地检测出接收序列和 本地序列的相位差(或时延差),再用相位误差控制信号去调节本地序列的相位。延迟锁 定环的鉴相特性是根据PN码的自相关特性实现的两个PN序列在时延上的差可通过相关 运算鉴别出来,即相关输出随时延差的绝对值减小而增大。传统码跟踪环如图l所示,采用 了两个独立的相关器,接收信号r(t)分成两路一路同准时PN码c(卜f)相关,其中f表示需 要跟踪的未知时延t的估计值;另一路同超前本地参考码c(/-f + A7;)与滞后本地参考码 c("f-A7;湘减的差分信号相关,T。表示PN码的码片宽度,A为超前/滞后间隔,可采用 0.5的取值。两路相关器输出结果经过带通滤波器(BPF)滤除噪声后相乘得到误差控制信 号。误差控制信号经环路滤波器后用于修正压控振荡器(VCO)的频率,进而调整PN码产生 器输出的本地解扩PN码的时延,从而形成一个反馈的闭合环路。 除高斯白噪声外,多径干扰也是DS/SS系统码跟踪误差的主要来源之一。多径效 应指的是由于接收机所处地理环境的复杂性,使得接收到的信号不仅有直射波的主径信 号,还有从不同建筑物和障碍物反射过来以及绕射过来的多条不同路径(path)的信号。这 些多径信号到达接收机的时间有先有后,而且它们到达时的信号强度以及到达时的载波相 位都是不一样的。在传统的码跟踪环路如时延锁定环里,由于各径信号之间残余的互相关, 即多径干扰,使得正常理想的S曲线上叠加了时变的多径干扰导致的多余分量,从而导致S 曲线的失真,锁定点也将偏离原点而产生跟踪时延偏差(bias),即在环路锁定的情况下依 然存在跟踪误差,从而导致跟踪性能的明显下降。码跟踪环的估计时延用于产生解扩的本 地码,由于接收机的信号功率与接收到的PN码和该本地PN码的相关系数平方成正比,如0. 11码片宽度的时延偏移会导致接收端解扩信号功率下降ldB,时延偏差和跟踪误差会严 重影响接收机的性能,影响正常的解扩。

发明内容
本发明要解决的技术问题在于,针对现有技术的上述由于多径干扰导致跟踪性能 下降的缺陷,提供一种即使存多径干扰其跟踪性能也较好的直接系列扩频的码跟踪方法及 装置。 本发明解决其技术问题所采用的技术方案是构造一种直接系列扩频的码跟踪方 法,包括如下步骤 A)本地伪噪声码产生器产生其延迟为预定时延及单位延迟时间的预定倍数加上 所述预定时延的多个延迟信号; B)接收到的信号与所述延迟信号运算得到多个误差信号;
C)合并上述各误差信号,得到环路误差信号; D)所述环路误差信号处理后控制本地振荡器,改变所述伪噪声码产生器产生的延 迟信号预定时延。 在本发明所述的码跟踪方法中,相邻两个延迟信号的延迟时间之差为一个单位延 迟时间。 在本发明所述的码跟踪方法中,所述延迟信号包括准时延迟信号和差分延迟信 号,所述准时延迟信号和差分延迟信号分别与所述接收到的信号运算得到准时乘法支路输 出信号和差分乘法支路信号。
在本发明所述的码跟踪方法中,所述步骤B)进一步包括如下步骤 Bl)接收到的信号与准时延迟信号相乘,并通过低通滤波,得到准时乘法支路输出
信号; B2)接收到的信号与其延时与步骤B1)中准时延迟信号延迟时间相同的差分延迟 信号相乘,并通过低通滤波,得到差分乘法支路输出信号; B3)将上述准时乘法支路信号与所述差分乘法支路信号相乘,得到误差信号。
在本发明所述的码跟踪方法中,所述步骤C)中合并所述误差信号是使所述各误 差信号相加。 本发明还涉及一种码跟踪装置,包括用于产生其延迟为预定时延及单位延迟时间 的预定倍数加上所述预定时延的多个延迟信号的伪噪声码产生器,还包括处理接收到的信 号及所延迟信号并产生多个误差信号的误差信号产生单元以及将所述各误差信号合并的 环路误差产生单元,所述环路误差产生单元输出环路误差信号通过环路滤波器后控制所述 本地振荡器,改变所述伪噪声码产生器输出延迟信号的预定延迟时间。 在本发明所述的码跟踪装置中,所述误差信号产生单元包括多个误差信号产生通 道,所述误差信号产生通道与所述伪噪声码产生器输出的、具有不同延迟时间的延迟信号 连接,所述相邻的误差信号产生通道与延迟时间相差一个单位延迟时间的延迟信号连接。
在本发明所述的码跟踪装置中,所述误差产生通道包括第一乘法器及连接作为所 述乘法器输入的准时误差信号支路和差分误差信号支路。 在本发明所述的码跟踪装置中,所述准时误差信号支路包括准时乘法器及作为所述准时乘法器输入的接收信号及所述伪噪声码产生器输出的准时延迟信号;所述差分误差 信号支路包括差分乘法器及作为所述差分乘法器输入的接收信号及所述伪噪声码产生器 输出的差分延迟信号;所述一个误差信号产生通道的准时延迟信号和差分延迟信号的延迟 时间相同。 在本发明所述的码跟踪装置中,还包括多个用于使通过的信号延迟一个单位时间 的单位时间延迟装置,所述单位时间延迟装置串接在所述伪噪声码产生器的准时延迟信号 及差分延迟信号的输出端与所述误差信号产生单元之间。 实施本发明的直接系列扩频的码跟踪方法及装置,具有以下有益效果由于采取 相关的多个延时信号而得到多个误差信号,再由多个误差信号得到环路误差信号而控制预 定延时,在多径衰落信道中,跟踪环路能够收集多条路径的能量,达到多径分集增益。


图1是传统码跟踪环的结构示意图; 图2是本发明直接系列扩频的码跟踪方法及装置实施例中方法流程图; 图3是所述实施例中装置的逻辑框图; 图4是所述实施例中误差信号产生通道结构示意图; 图5是所述实施例装置电路图; 图6是所述实施例中环路S曲线示意图; 图7是所述实施例中多径衰落信道下环路的S曲线; 图8是所述实施例中不同滚降系数a和不同多径数目M下的均方根跟踪误差示 意图; 图9是所述实施例中不同滚降系数a和不同多径数目M下的MTLL平均性能示意 图; 图10是本发明另一实施例电路图。
具体实施例方式
下面将结合附图对本发明实施例作进一步说明。 如图2所示,在本发明直接系列扩频的码跟踪方法及装置实施例中,其码跟踪方 法包括如下步骤 步骤Sll伪噪声码产生器产生多个其延迟时间与预定延迟时间及单位延迟时间 的预定倍数相关的延迟信号在本步骤中,本地(即该接收装置)的伪噪声码产生器产生多 个延迟信号,这些延迟信号分为两大类,每类均包括多个信号,在本实施例中,延迟信号分 为准时延迟信号和差分延迟信号两类。每类延迟信号包括M个(本实施例中,M二4)。第 m个准时延迟信号为《(纟-(m= 1,2,...,M)中,下标o代表准时信号,t表示需要跟踪 的未知时延,f表示其估计值f提第一个准时延迟信号,第二个准时延迟信号《(卜 比第一个准时延迟信号圮(/- )延迟一个单位时间,以此类推,《(/- ) (m= 1,2,... ,M)是 "(卜f)通过m-l个单位时间延迟装置而得,即<:'(/-f)比乂(卜f)延迟m-l个单位时间;差分 延迟信号《(纟-f) (m = 1,2,. . . ,M)中下标A代表差分信号,上标1代表第1差分信号,上 标111代表第111个差分延迟信号,类似地,第二个差分延迟信号《(/- )比第一个差分延迟信号
640-f)延迟一个单位时间,《(卜f) (m = 1,2, . . . , M)是4("f)通过m-l个单位时间延迟 装置而得,即《G - f)比^ (, - f )延迟m-1个单位时间。 步骤S12延迟信号中的准时延迟信号与接收信号运算,得到多个准时误差信号 在本步骤中,将上述步骤中得到的各准时延迟信号分别与该接收装置接收到的信号运算, 得到多个准时误差信号。当然,这些准时延迟信号与接收信号是在不同的单元中进行运算 的。且其输出也是分开的,及每个准时误差信号是独立的、不与其他准时误差信号连接的。 在本实施例中,上述运算是将上述各准时延迟信号分别与接收信号相乘,而得到多个准时 误差信号。 步骤S13延迟信号中的差分延迟信号与接收信号运算,得到多个差分误差信号 在本步骤中,将上述步骤中得到的各差分延迟信号分别与该接收装置接收到的信号运算, 得到多个差分误差信号。当然,这些差分延迟信号与接收信号的运算是在不同的单元中进 行运算的。且其输出也是分开的,及每个差分误差信号是独立的、不与其他差分误差信号连 接的。在本实施例中,上述运算是将上述各差分延迟信号分别与接收信号相乘,而得到多个 差分误差信号。 步骤S14由相应的差分误差信号与准时误差信号得到多个误差信号在本步骤 中,将在上面步骤中得到的相应的差分误差信号与准时误差信号相乘,而得到多个误差信 号,这里所讲的相应是指其编号一致,也就是产生该差分误差信号及准时误差信号的差分 延迟信号及准时延迟信号的延迟时间相同,例如,第1个准时延迟信号"G-f)与接收信号 形成的第1准时误差信号与第1差分延迟信号4(/- )与接收信号形成的第1差分误差信号 就是相应的,其相乘得到第1误差信号;第111个准时延迟信号《(/-0与接收信号形成的第 m准时误差信号与第m差分延迟信号《(r-f)与接收信号形成的第m差分误差信号就是相应 的,其相乘得到第m误差信号。 步骤S15由多个误差信号得到环路误差信号在本步骤中,将步骤S13、步骤S14 中得到的多个误差信号相加,得到环路误差信号。 步骤S16环路误差信号控制伪噪声码产生器,改变预定延迟时间在本步骤中,将 上述环路误差信号通过环路滤波器,使其控制本地振荡器的参数,从而使得本地的伪噪声 码产生器的预定延迟时间得到调整,并返回步骤Sll开始再次执行,因而使得该接收装置 能够稳定地以较高的质量跟踪接收到信号的延迟。 在本实施例中,还揭示了一种直接系列扩频的码跟踪装置,如图3、4所示,该装置 包括用于产生其延迟为预定时延及单位延迟时间的预定倍数加上所述预定时延的多个延 迟信号的伪噪声码产生器l,还包括处理接收到的信号及所延迟信号并产生多个误差信号 的误差信号产生单元5以及将所述各误差信号合并的环路误差产生单元6,所述环路误差 产生单元6输出环路误差信号通过环路滤波器3后控制所述本地振荡器3,改变所述伪噪 声码产生器1输出延迟信号的预定延迟时间。所述误差信号产生单元1包括多个误差信号 产生通道(参见图4),所述误差信号产生通道与所述伪噪声码产生器输出的、具有不同延 迟时间的延迟信号连接,所述相邻的误差信号产生通道与延迟时间 差一个单位延迟时间 的延迟信号连接。图4示出了一个误差产生通道的具体结构,在图4中,误差产生通道包括 第一乘法器53及连接作为所述乘法器53输入的准时误差信号支路51和差分误差信号支 路52。所述准时误差信号支路51包括准时乘法器及作为所述准时乘法器输入的接收信号及所述伪噪声码产生器输出的准时延迟信号;所述差分误差信号支路52包括差分乘法器 及作为所述差分乘法器输入的接收信号及所述伪噪声码产生器输出的差分延迟信号;所述 一个误差信号产生通道的准时延迟信号和差分延迟信号的延迟时间相同。在本实施例中, 还包括多个用于使通过的信号延迟一个单位时间的单位时间延迟装置4,所述单位时间延 迟装置4串接在所述伪噪声码产生器的准时延迟信号及差分延迟信号的输出端与所述误 差信号产生单元之间。伪噪声码产生器的准时延迟信号与差分延迟信号在由伪噪声码产生 器1输出时,具有预定时延的延迟时间,为第一准时延迟信号与第一差分延迟信号,在通过 一个单位时间延迟装置4后,其延迟时间变为一个单位时间加上一个预定时延,此时,该信 号成为第2准时延迟信号或差分延迟信号,以此类推。这些准时延迟信号或差分延迟信号 分别连接到上述不同的准时误差信号支路51和差分误差信号支路52上,与接收信号运算, 得到不同的误差信号。 按照上面描述的内容,码跟踪环对接收信号中的M条多径信号进行处理,M数目越 大,获得的多径分集增益越大,环路性能越好,但同时环路的复杂度会升高,因此M的选取 可以综合考虑性能和复杂度的折衷。如图10所示,接收信号001r(t)分别输送给M条准时 乘法器支路和M条差分乘法器支路。这里我们c(t-O用来表示延迟后的PN码,T。表示 PN码的码片宽度,t表示需要跟踪的未知时延,f表示其估计值J^(r-f)/7;代表归一化的 跟踪误差。在第1准时乘法器支路,接收信号001r (t)输入到002乘法器中,与008本地PN 码产生器产生的信号乂- O相乘,4(, - )的下标o代表准时信号,上标1代表第1准时乘法 器支路。02乘法器的乘积输出到015带通滤波器,经滤波产生信号y (t, l)。以此类推, 在第m准时乘法器支路中(m = 2,3, ... , M-l),接收信号r(t)输入到003乘法器中,与信 号《(卜f湘乘,乘积输出到016带通滤波器,经滤波产生信号y。m(t,《)。在第M准时乘法 器支路中,接收信号r(t)输入到004乘法器中,与信号《(/- 湘乘,乘积输出到017带通 滤波器,经滤波产生信号y。M(t,《)。同时,在第1差分乘法器支路,接收信号OOlr(t)输入 到005乘法器中,与008本地PN码产生器产生的信号4(卜f)相乘乂(卜f)的下标A代表 差分信号,上标1代表第1差分乘法器支路。005乘法器的乘积输出到018带通滤波器,经 滤波产生信号y/(t, l)。以此类推,在第m差分乘法器支路中(!11=2,3,...,1-1),接收 信号r (t)输入到006乘法器中,与信号《(f - f)相乘,乘积输出到019带通滤波器,经滤波 产生信号y/(t, l)。在第M差分乘法器支路中,接收信号r(t)输入到007乘法器中,与 信号^(/- )相乘,乘积输出到020带通滤波器,经滤波产生信号7/(仁l)。在乘法器021 中,第l准时乘法器支路得到的y (t,《)信号与第l差分乘法器支路得到的y/(t, l) 信号相乘,得到第l支路的误差控制信号e、t, l)。在乘法器022中,第m(m二2,3,..., M-l)准时乘法器支路得到的y。m(t,《)信号与第m差分乘法器支路得到的y/(t,《)信号 相乘,得到第m支路的误差控制信号em(t, l)。在乘法器023中,第M准时乘法器支路得到 的y/(t,《)信号与第M差分乘法器支路得到的y/(t,《)信号相乘,得到第M支路的误差 控制信号eM(t, l)。之后,所有支路的误差控制信号相加合成得到环路的总误差控制信号 e(t, l): 柳=2>"'(,,《)
8
e (t, I )经过025环路滤波器后驱动026VC0 (压控振荡器)或NC0 (数控振荡器), 进而调整008PN码产生器输出的本地PN码的时延f ,从而形成一个反馈的闭合环路。
其中,008本地PN码产生器产生的乂 - f)信号为4 (卜f) = - f)。对- f)信号 经过009延迟单元得到《(f -f) = ^0-f -7;) = -f -7;) - )经过m-1个延迟单元得 到第m支路准时乘法器的输入《(/-f)-c(卜f-m7;+7;);4(/-r')经过M-l个延迟单元得 到第m支路准时乘法器的输入^ (, -f) = c(/ _ f - + ; 008本地PN码产生器产生的 "卜f)信号为 ^ (/—= c(/ 一 f—) 一 —f+厶7;)+—f+rc+Ar'.) — c(/—f 一 rc. 一 )。 其中,a为超前/滞后间隔,可采用0.5的取值。^G-f)信号经过012延迟单元 得到《("f) = C(/-f — 7;—A7:.)-AO"/-i+△ ;■)-c(卜f — 27;,A7;);4(/-f)
经过m-1个延迟单元得到第m支路准时乘法器的输入 《o - = c(卜f 一《+ Arc) - c(卜f - mrc + rt. + △。
+ c(/ 一 fc — mrc + 2 ; + A;) - c(" — w7; — f)经过M-1个延迟单元得到第M支路准时乘法器的输入 《(r - = c(卜f - mtc + A7;) - c(r - f - tw;+rc + at;) + cO - fc — mtc + 2rc + at;) - 一 f—mt; - at; ) ° 图5是本实施例中该码跟踪装置的电路图,在图5中,各信号具体为
《0-f)-c" —f — 7;) 《(/一:f)^c(r一f一27;) 《(")="卜?-37;) 乂(/ 一 f) = c(y 一 f 一 △。 _一 f + △。 + c(卜f + ; + A。 一 c(/ 一 f — T一 A;) 《(卜f) = c(卜f 一 rc — at;)—c(,—f 一 A7;)+c(, - fc+厶7;)—c(/ — f—27;—at;)
4 (/—0 = c(/—f—27; — at; )—c(/—f—rc — at; )+c(/—fc—at; )——f 一 37;—at;)
《(/ 一 f) = c(,—f—37; 一 A7;) - c(卜i= - 27; — Ar.)+c(, - f', — 7; - a:t', ) - c(/ - f - 47; 一 A7;) 结合上面的描述,可以较易理解图5的原理,在此不再赘述。 采用本实施例中的结构的码跟踪装置的环路性能较好。其环路性能包括S曲线, 均方根跟踪误差,及平均失锁时间(mean-time-to-lose-lock MTLL)。其中,S曲线是误差 控制信号的静态响应以跟踪误差为变量的函数曲线,它提供了一种直观、快速检验环路性 能的简单方法,通过观察S曲线,我们能知道码跟踪环的跟踪范围,跟踪偏差,及其稳定性。 均方跟踪误差和平均失锁时间(MTLL,即跟踪环保持锁定的平均时间)则分别代表环路在 跟踪准确性和稳定性两方面的跟踪性能。在本实施例中,新型环路的S曲线是无偏差和奇 对称的。 频率选择性衰落信道通常可以用一个抽头间隔为T。的抽头延时线模型(t即ped delay line model,TDL)来表示,抽头系数可以表示为零均值的复数值平稳高斯随机过程。 通过TDL模型,广义平稳非相关散射(WSSUS)信道的低通等效时变冲激响应可以表示为
W) = Za〃,(0外-。 这里h。 ( t , t)代表时延t和t时刻的冲激响应, 一共有M条可分辨的路径,S (t) 为狄拉克函数,am(t)代表时变的复数抽头系数,其幅度符合瑞利分布特性,相位为均匀分 布。
定义下列与衰落信道有关的参数,其中*代表共轭
4 = !>m|2Re{a ,-,",:,+2} 误差控制信号e(t,的静态响应给出了环路的鉴定特性,或称为S曲线。经过
推导,可以得到环路的归一化S曲线为 Qs m = (Ao-2A,A》S丄(《)+ (A。-A,VA3) S2 (《) 其中, S丄m = Rc(《)[Rc(《-A)-Rc(《+A)]+Rc(《+1)RC("A)-RC(H)RC(《-A)
S2(《)=RC(H)RC("A)-RC("1)RC(《_A) R。(《)为PN码波形的升余弦脉冲波形。上式说明环路的鉴定特性由SJI)和 S2(l)两个函数组合而成。图6给出两函数在PN码升余弦脉冲形状的滚降系数取值为0. 22 时的曲线。可从图中看到,SJ《)和S2( l )都是奇对称且锁定在原点的,因此总的S曲线也 是零跟踪偏差和奇对称的。图7给出多径衰落信道下新环路的S曲线。仿真中的瑞利衰落 信道由五条功率相同的连续径(M = 4)组成,每条径都由一个独立的Jakes衰落模型产生, 最大的多普勒频移设为83Hz。可以看到我们新提出的环路具有奇对称无跟踪偏差的S曲 线,其锁定点一直地保持在零跟踪误差原点(O,O),S曲线的最小跟踪范围都达到了 [_T。/2, 1V2],且保证无跟踪偏差。 附图8和9显示了在不同滚降系数a和不同多径数目M下的均方根跟踪误差和 MTLL平均性能。其中Tb为数据的比特时间。如图所示,不同滚降系数a对应的性能非常 相近,a值较大时,性能会略好一点。新环路由于有效地抑制了多径干扰,其均方根跟踪误 差随信噪比的增加会持续下降逐渐趋近于零。新环路在多径数目为5但=4)的衰落信道 下的性能比在多径数目为2但=1)的衰落信道下的性能要好,这是因为新环路能有效地获 得多径分集增益,因而在多径丰富的情况下环路跟踪性能可以得到提高。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并 不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员 来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保 护范围。因此,本发明专利的保护范围应以所附权利要求为准。
权利要求
一种直接系列扩频的码跟踪方法,其特征在于,包括如下步骤A)本地伪噪声码产生器产生其延迟为预定时延及单位延迟时间的预定倍数加上所述预定时延的多个延迟信号;B)接收到的信号与所述延迟信号运算得到多个误差信号;C)合并上述各误差信号,得到环路误差信号;D)所述环路误差信号处理后控制本地振荡器,改变所述伪噪声码产生器产生的延迟信号预定时延。
2. 根据权利要求1所述的直接系列扩频的码跟踪方法,其特征在于,相邻两个延迟信 号的延迟时间之差为一个单位延迟时间。
3. 根据权利要求2所述的直接系列扩频的码跟踪方法,其特征在于,所述延迟信号包 括准时延迟信号和差分延迟信号,所述准时延迟信号和差分延迟信号分别与所述接收到的 信号运算得到准时乘法支路输出信号和差分乘法支路信号。
4. 根据权利要求3所述的直接系列扩频的码跟踪方法,其特征在于,所述步骤B)进一 步包括如下步骤Bl)接收到的信号与准时延迟信号相乘,并通过低通滤波,得到准时乘法支路输出信号;B2)接收到的信号与其延时与步骤B1)中准时延迟信号延迟时间相同的差分延迟信号 相乘,并通过低通滤波,得到差分乘法支路输出信号;B3)将上述准时乘法支路信号与所述差分乘法支路信号相乘,得到误差信号。
5. 根据权利要求4所述的直接系列扩频的码跟踪方法,其特征在于,所述步骤C)中合 并所述误差信号是使所述各误差信号相加。
6. —种直接系列扩频的码跟踪装置,其特征在于,包括用于产生其延迟为预定时延及 单位延迟时间的预定倍数加上所述预定时延的多个延迟信号的伪噪声码产生器,还包括处 理接收到的信号及所延迟信号并产生多个误差信号的误差信号产生单元以及将所述各误 差信号合并的环路误差产生单元,所述环路误差产生单元输出环路误差信号通过环路滤波 器后控制所述本地振荡器,改变所述伪噪声码产生器输出延迟信号的预定延迟时间。
7. 根据权利要求6所述的直接系列扩频的码跟踪装置,其特征在于,所述误差信号产 生单元包括多个误差信号产生通道,所述误差信号产生通道与所述伪噪声码产生器输出 的、具有不同延迟时间的延迟信号连接,所述相邻的误差信号产生通道与延迟时间相差一 个单位延迟时间的延迟信号连接。
8. 根据权利要求7所述的直接系列扩频的码跟踪装置,其特征在于,所述误差产生通 道包括第一乘法器及连接作为所述乘法器输入的准时误差信号支路和差分误差信号支路。
9. 根据权利要求8所述的直接系列扩频的码跟踪装置,其特征在于,所述准时误差信 号支路包括准时乘法器及作为所述准时乘法器输入的接收信号及所述伪噪声码产生器输 出的准时延迟信号;所述差分误差信号支路包括差分乘法器及作为所述差分乘法器输入的 接收信号及所述伪噪声码产生器输出的差分延迟信号;所述一个误差信号产生通道的准时 延迟信号和差分延迟信号的延迟时间相同。
10. 根据权利要求6-9任意一项所述的直接系列扩频的码跟踪装置,其特征在于,还包 括多个用于使通过的信号延迟一个单位时间的单位时间延迟装置,所述单位时间延迟装置串接在所述伪噪声码产生器的准时延迟信号及差分延迟信号的输出端与所述误差信号产 生单元之间。
全文摘要
本发明涉及一种直接系列扩频的码跟踪方法,包括如下步骤本地伪噪声码产生器产生其延迟为预定时延及单位延迟时间的预定倍数加上所述预定时延的多个延迟信号;接收到的信号与所述延迟信号运算得到多个误差信号;合并上述各误差信号,得到环路误差信号;所述环路误差信号处理后控制本地振荡器,改变所述伪噪声码产生器产生的延迟信号预定时延。本发明还涉及一种码跟踪装置。实施本发明的直接系列扩频的码跟踪方法及装置,具有以下有益效果由于采取相关的多个延时信号而得到多个误差信号,再由多个误差信号得到环路误差信号而控制预定延时,在多径衰落信道中,跟踪环路能够收集多条路径的能量,达到多径分集增益。
文档编号H04B1/707GK101753172SQ20091018868
公开日2010年6月23日 申请日期2009年12月8日 优先权日2009年12月8日
发明者吴雅婷, 朱跃生 申请人:北京大学深圳研究生院;吴雅婷;朱跃生
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1