一种应用于多路dvr中的视频级联系统及方法

文档序号:7805846阅读:252来源:国知局
专利名称:一种应用于多路dvr中的视频级联系统及方法
技术领域
本发明涉及视频监控领域,特别涉及一种应用于多路DVR中的视频级联系统及方法。
背景技术
PCI总线的时钟频率一般使用33MHz,在32bit系统中,理论极限速度可以达到 132MB/s(32 * 33M/8);但PCI无法一直维持在峰值传输的状态,一般只能保持在30 50% 的传输效率,即40MB/s 60MB/S的速度。如果需要更高的传输速度,可以使用66MHz的时钟频率,但随着频率的增加,对硬件设计的要求也会更高。在DVR设备中,特别是多路数多CPU系统的DVR,传统的数据传输是通过PCI实现的,以往图像分辨率为CIF时,由于图像的数据量比较小,预览和录像数据可以通过PCI进行传输,随着监控图像清晰度要求越来越高,达到Dl或者720P,乃至1080P时,PCI的带宽满足不了同时传输预览和录像数据,这时就需要找一种更合适的方法传输预览数据,PCI只传输录像数据,也就是编码后的数据。

发明内容
本发明的目的是提出一种应用于多路DVR中的视频级联系统及方法,以解决现有 DVR视频数据的传输方式主要是通过PCI来实现,无线满足多路数多CUP的DVR的传输要求的技术问题。本发明的技术方案如下
一种应用于多路DVR中的视频级联系统,包括若干个视频采集编码从属模块和一个视频采集编码主模块,所述若干个视频采集编码从属模块和一个视频采集编码主模块顺次相连;所述每一视频采集编码从属模块和视频采集编码主模块均连接有视频源模块;所述视频采集编码主模块与一显示设备连接。较佳地,所述若干个视频采集编码从属模块包括第一视频采集编码从属模块、第二视频采集编码从属模块、……、第N视频采集编码从属模块,所述第一视频采集编码从属模块、第二视频采集编码从属模块、……、第N视频采集编码从属模块顺次相连,且所述第 N视频采集编码从属模块与所述视频采集编码主模块相连。较佳地,所述若干个视频采集编码从属模块和一个视频采集编码主模块均采用主芯片Hi3520处理器系统;所述若干个视频采集编码从属模块和一个视频采集编码主模块通过BT. 1120协议顺次传输数据。较佳地,所述视频采集编码从属模块设置为级联模式;所述视频采集编码主模块设置为非级联模式。一种基于上述系统的方法,包括下列步骤51所述若干个视频采集编码从属模块和所述视频采集编码主模块分别从其对应的视频源模块获得对应的图像信息;
52第一视频采集编码从属模块把其获得的图像信息进行处理,并将该些信息经其输出口通过BT. 1120协议传输给第二视频采集编码从属模块;
53第二视频采集编码从属模块把其分别从视频源模块和第一视频采集编码从属模块获得的图像信息进行处理,并将该些信息经其输出口通过BT. 1120协议传输给第三视频采集编码从属模块;
54第三视频采集编码从属模块至第N视频采集编码从属模块如步骤S2和S3的方法顺次传输数据;
55第N视频采集编码从属模块汇集N个视频采集编码从属模块的图像信息,对其进行数据叠加后,经其输出口通过BT. 1120协议传输给视频采集编码主模块;
56视频采集编码主模块对获得的图像信息进行处理后,传输给显示设备。较佳地,步骤S6进一步包括
视频采集编码主模块将前面N个视频采集编码从属模块的图像信息叠加后的信息,与已存储在所述主模块内部的图像信息进行拼接处理后,传输给显示设备。较佳地,所述视频源模块向其对应的视频采集编码从属模块或视频采集编码主模块输入多路图像信息。较佳地,所述图像信息包括实时数据或解码数据。与现有技术相比,本发明的有益效果如下
现有DVR视频数据的传输方式主要是通过PCI来实现,PCI总线的时钟频率一般使用 33MHz,在32bit系统中,理论极限速度可以达到132MB/s (32 * 33M/8);但PCI无法一直维持在峰值传输的状态,一般只能保持在30 50 %的传输效率,即40MB/s 60MB/s的速度。如果需要更高的传输速度,可以使用66MHz的时钟频率,但随着频率的增加,对硬件设计的要求也会更高。就拿16路Dl的DVR来说,如果编码数据,解码数据和预览数据都从 PCI传输的话,PCI的带宽支持不了,因为1路Dl的原始数据就高达20MB/S。本发明采用视频级联的方式,缓解了多路数多CPU方案的DVR对PCI的依赖性,提升系统的可靠性和稳定性。本发明利用若干个视频采集编码从属模块和一个视频采集编码主模块的级联方式,采用预览数据通过各个模块内部的CPU的VI和VO 口级联的方式传输, 而PCI只传输编码数据,这样的话,PCI的压力就小了非常多,系统工作也能够更稳定。


图1为本发明具体实施例一种应用于多路DVR中的视频级联系统的结构示意图; 图2为本发明具体实施例一种应用于多路DVR中的视频级联方法的流程图。
具体实施例方式下方结合附图和具体实施例对本发明做进一步的描述。 实施例一种应用于多路DVR中的视频级联系统,包括若干个视频采集编码从属模块和一个视频采集编码主模块,所述若干个视频采集编码从属模块和一个视频采集编码主模块顺次相连;所述每一视频采集编码从属模块和视频采集编码主模块均连接有视频源模块;所述视频采集编码主模块与一显示设备连接。其中,所述若干个视频采集编码从属模块包括第一视频采集编码从属模块、第二视频采集编码从属模块、……、第N视频采集编码从属模块,所述第一视频采集编码从属模块、第二视频采集编码从属模块、……、第N视频采集编码从属模块顺次相连,且所述第N 视频采集编码从属模块与所述视频采集编码主模块相连。这里的N为大于等于1的整数。所述若干个视频采集编码从属模块和一个视频采集编码主模块均采用主芯片 Η 3520处理器系统;所述若干个视频采集编码从属模块和一个视频采集编码主模块通过 BT. 1120协议顺次传输数据。所述视频采集编码从属模块设置为级联模式;所述视频采集编码主模块设置为非级联模式。本发明采用的主芯片Hi3520处理器系统基于高性能的ARM1176和ARM^6双核处理器搭建,ARMll76CPU处理频率达到600MHz。ARMl 176为主控处理器,ARM^6为视音频业务控制处理器,双核架构将能够提供更加灵活和丰富的应用业务,更高性能的音视频业务。ARMl 176处理器作为整个系统的主控CPU,协同硬件加速器一起完成音视频编解码功能以及系统调度操作。处理器内嵌16KB指令cache和16KB数据cache,内嵌2KB 指令紧耦合存储器ITCM,工作频率可以达到600MHz。该处理器具有丰富的音视频接口,视频接口包括4个视频输入接口、2个数字视频输出接口、6个模拟视频输出通道。工作频率支持27/54/108 MHz,视频输入主要特点如下
支持 4 路 BT. 656 YCrCb 4:2:2 接口,8bit,27/54/108MHz 支持2路标准SMPTE296M、BT. 1120高清时序
支持Digital Camera 数字接口,支持的最大分辨率为1280*1024@30fps、 1600*1200@20fps、2048*1536@10fps这个特性也为实现视频级联提供了很好的基础。如图1,在本实施例中,所述视频级联系统,包括第一视频采集编码从属模块1、第二视频采集编码从属模块2、第三视频采集编码从属模块3以及视频采集编码主模块4。第一视频采集编码从属模块1、第二视频采集编码从属模块2、第三视频采集编码从属模块3 顺次相连,且第三视频采集编码从属模块3与视频采集编码主模块4相连。所述各个模块均设置有输入口 VI和输出口 V0。这里的视频采集编码从属模块有三个,仅为举例,本发明不对其数目作出限定。在实施例中,视频源模块为4路的监控摄像机。第一视频采集编码从属模块1、第二视频采集编码从属模块2、第三视频采集编码从属模块3以及视频采集编码主模块4分别与第一摄像机11、第二摄像机21、第三摄像机31以及第四摄像机41连接。这里的所有摄像机均为4路,这里仅为举例,具体实施时,本发明不对摄像机的输出路数作出限定。视频采集编码主模块4与一显示设备5连接。如图2,基于上述系统的视频级联方法,包括下列步骤
Sl 所述三个视频采集编码从属模块和视频采集编码主模块分别从其对应的监控摄像机获得对应的图像信息。S2 第一视频采集编码从属模块把其获得的图像信息进行处理,并将该些信息经其输出口通过BT. 1120协议传输给第二视频采集编码从属模块。本实施例中,第一视频采集编码从属模块1将输入口 VI采集的实时数据或解码数据,直接送给本模块的输出口 VO输出。S3:第二视频采集编码从属模块把其分别从视频源模块和第一视频采集编码从属模块获得的图像信息进行处理,并将该些信息经其输出口通过BT. 1120协议传输给第三视频采集编码从属模块。本实施例中,第一视频采集编码从属模块1的输出口 VO通过BT. 1120协议,将数据传递给第二视频采集编码从属模块2的VI,VI将数据采集到片内缓存。S4 第三视频采集编码从属模块至第N视频采集编码从属模块如步骤S2和S3的方法顺次传输数据。本实施例中,第二视频采集编码从属模块2的VO通过BT. 1120协议,将数据传递给第三视频采集编码从属模块3的VI,VI将数据采集到片内缓存。S5:第N视频采集编码从属模块汇集N个视频采集编码从属模块的图像信息,对其进行数据叠加后,经其输出口通过BT. 1120协议传输给视频采集编码主模块。本实施例中,第三视频采集编码从属模块3的VO将本片的其他VI通道采集的实时数据或解码数据与片内缓存中的数据叠加后,再通过BT. 1120协议传递给视频采集编码主模块VI。S6 视频采集编码主模块对获得的图像信息进行处理后,传输给显示设备。该步骤进一步包括
视频采集编码主模块将前面N个视频采集编码从属模块的图像信息叠加后的信息,与已存储在所述主模块内部的图像信息进行拼接处理后,传输给显示设备5。本实施例中,视频采集编码主模块VI将合成画面采集到内存。此时对视频采集编码主模块而言合成画面仅是一路高清视频,与其他VI通道采集的数据类似。主片应用程序将本片的其他VI通道采集的实时数据或解码数据,与第二视频采集编码从属模块2传过来的合成画面再次拼接后,送给视频采集编码主模块VO输出并显示在终端设备上。其中,所述视频源模块向其对应的视频采集编码从属模块或视频采集编码主模块输入多路图像信息。所述图像信息包括实时数据或解码数据。Η 3520的视频级联配置流程中主要有以下四个重要配置项配置级联主从模式 (视频采集编码主模块4除外)、配置画面布局、配置级联绑定的通道、配置级联使能。在配置过程中,需要注意以下几点
第一,Η 3520的视频级联功能只能在高清通道(HD)上进行。第二,多片视频级联时,主片和从片采用不同的模式 主片采用非级联模式。从片采用级联模式,级联模式可分为主模式和从模式。例如,图1的四片级联应用中,视频采集编码主模块4采用非级联模式,第一视频采集编码从属模块1、第二视频采集编码从属模块2、第三视频采集编码从属模块3都采用CN 102547238 A
级联模式。第一视频采集编码从属模块1的VO设备是BT. 1120时序产生的源头,需要配置成级联主模式;第二视频采集编码从属模块2的VO设备继承第一视频采集编码从属模块 1的时序信号,第三视频采集编码从属模块3的VO设备继承第二视频采集编码从属模块2 的时序信号,因此只需要配置成级联从模式。 本发明优选实施例只是用于帮助阐述本发明。优选实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施方式
。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明。本发明仅受权利要求书及其全部范围和等效物的限制。
权利要求
1.一种应用于多路DVR中的视频级联系统,其特征在于,包括若干个视频采集编码从属模块和一个视频采集编码主模块,所述若干个视频采集编码从属模块和一个视频采集编码主模块顺次相连;所述每一视频采集编码从属模块和视频采集编码主模块均连接有视频源模块;所述视频采集编码主模块与一显示设备连接。
2.根据权利要求1所述的系统,其特征在于,所述若干个视频采集编码从属模块包括 第一视频采集编码从属模块、第二视频采集编码从属模块、……、第N视频采集编码从属模块,所述第一视频采集编码从属模块、第二视频采集编码从属模块、……、第N视频采集编码从属模块顺次相连,且所述第N视频采集编码从属模块与所述视频采集编码主模块相连。
3.根据权利要求2所述的系统,其特征在于,所述若干个视频采集编码从属模块和一个视频采集编码主模块均采用主芯片Hi3520处理器系统;所述若干个视频采集编码从属模块和一个视频采集编码主模块通过BT. 1120协议顺次传输数据。
4.根据权利要求3所述的系统,其特征在于,所述视频采集编码从属模块设置为级联模式;所述视频采集编码主模块设置为非级联模式。
5.一种基于所述权利要求1至4任一项所述系统的方法,其特征在于,包括下列步骤51所述若干个视频采集编码从属模块和所述视频采集编码主模块分别从其对应的视频源模块获得对应的图像信息;52第一视频采集编码从属模块把其获得的图像信息进行处理,并将该些信息经其输出口通过BT. 1120协议传输给第二视频采集编码从属模块;S3:第二视频采集编码从属模块把其分别从视频源模块和第一视频采集编码从属模块获得的图像信息进行处理,并将该些信息经其输出口通过BT. 1120协议传输给第三视频采集编码从属模块;S4 第三视频采集编码从属模块至第N视频采集编码从属模块如步骤S2和S3的方法顺次传输数据;S5:第N视频采集编码从属模块汇集N个视频采集编码从属模块的图像信息,对其进行数据叠加后,经其输出口通过BT. 1120协议传输给视频采集编码主模块;S6 视频采集编码主模块对获得的图像信息进行处理后,传输给显示设备。
6.根据权利要求5所述的方法,其特征在于,步骤S6进一步包括视频采集编码主模块将前面N个视频采集编码从属模块的图像信息叠加后的信息,与已存储在所述主模块内部的图像信息进行拼接处理后,传输给显示设备。
7.根据权利要求5所述的方法,其特征在于,所述视频源模块向其对应的视频采集编码从属模块或视频采集编码主模块输入多路图像信息。
8.根据权利要求5所述的方法,其特征在于,所述图像信息包括实时数据或解码数据。
全文摘要
本发明公开了一种应用于多路DVR中的视频级联系统及方法,其中所述系统包括若干个视频采集编码从属模块和一个视频采集编码主模块,所述若干个视频采集编码从属模块和一个视频采集编码主模块顺次相连;所述每一视频采集编码从属模块和视频采集编码主模块均连接有视频源模块;所述视频采集编码主模块与一显示设备连接。所述若干个视频采集编码从属模块和一个视频采集编码主模块均采用主芯片Hi3520处理器系统;所述若干个视频采集编码从属模块和一个视频采集编码主模块通过BT.1120协议顺次传输数据。与现有技术相比,本发明采用视频级联的方式,缓解了多路数多CPU方案的DVR对PCI的依赖性,提升系统的可靠性和稳定性。
文档编号H04N7/18GK102547238SQ201110450759
公开日2012年7月4日 申请日期2011年12月29日 优先权日2011年12月29日
发明者吴奎 申请人:上海威乾视频技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1