并行I/O总线接收器接口及用于校准其接收器的方法与流程

文档序号:12040831阅读:来源:国知局
并行I/O总线接收器接口及用于校准其接收器的方法与流程

技术特征:
1.一种并行I/O总线接收器接口,包括:输入交换网络,其被配置为接收N个并行数据信号并沿着相应路径将所述N个并行数据信号耦合到N+1个并行配置的位接收器器件的对应接收器器件RX,并被配置为将一个所接收的数据信号耦合到两个相邻位接收器;校准逻辑器件,其用于校准所述两个相邻位接收器之一;限定逻辑器件,其用于限定在由所述校准逻辑器件执行的校准过程中做出的数据决策;以及输出交换网络,其被配置为将正在被校准的位接收器的输出路由到所述校准逻辑块,并同时路由所述N+1个并行配置的接收器的其余N个位接收器的输出以作为N位宽度并行数据信号输出,其中所述其余N个位接收器的一个输出端的输出被同时路由到所述限定逻辑块。2.根据权利要求1所述的并行I/O总线接收器接口,还包括:输入端,其用于从发送器接收用于对数据接收器操作计时的转发的时钟信号。3.根据权利要求1所述的并行I/O总线接收器接口,还包括用于在每个相应路径上将所述N个数据信号驱动到所述输入交换网络的放大器电路、缓冲器电路或均衡器电路中的一个或多个。4.根据权利要求2所述的并行I/O总线接收器接口,还包括用于在每个相应路径上将所述N个数据信号驱动到所述输入交换网络的放大器电路、缓冲器电路或均衡器电路中的一个或多个。5.根据权利要求1所述的并行I/O总线接收器接口,其中所述输入交换网络包括:与所述N+1个并行配置的位接收器器件通信的N+1个并行配置的多路复用器MUX器件,其中将每个MUX的输入端耦合到N个并行数据信号中的一个或多个。6.根据权利要求5所述的并行I/O总线接收器接口,其中所述校准逻辑器件发出控制信号以配置所述输入交换网络的所述N+1个并行配置的 多路复用器MUX器件中的每个MUX器件,以便将所接收的N个并行数据信号传送到相应的位接收器器件,所述并行配置的MUX器件中的两个MUX器件被配置为将所接收的单个数据信号路由到所述两个相邻位接收器器件。7.根据权利要求1所述的并行I/O总线接收器接口,其中所述校准逻辑器件发出控制信号以便配置所述N+1个并行配置的位接收器器件中的N个位接收器器件,以接收和处理所接收的相应位数据信号以作为所述N位宽度并行数据信号输出。8.根据权利要求1所述的并行I/O总线接收器接口,其中所述校准逻辑器件发出控制信号以便配置所述输出交换网络,以提供所述N位宽度并行数据信号输出。9.根据权利要求1所述的并行I/O总线接收器接口,其中所述校准逻辑器件发出控制信号以便执行所述N+1个并行配置的位接收器器件中的每个位接收器器件的定期重新校准。10.一种用于校准并行I/O总线接收器接口的接收器的方法,所述方法包括:配置输入交换网络以便接收N个并行数据信号并沿着相应路径将所述N个并行数据信号耦合到N+1个并行配置的位接收器器件的对应接收器器件RX,其中所述交换网络被配置为将一个所接收的数据信号耦合到两个相邻位接收器;使用校准逻辑器件校准所述两个相邻位接收器之一;使用限定逻辑器件限定在由所述校准逻辑器件执行的校准过程中做出的数据决策;以及配置输出交换网络以便将正在被校准的位接收器的输出路由到所述校准逻辑块,并同时路由所述N+1个并行配置的接收器的其余N个位接收器的输出以作为N位宽度并行数据信号输出,其中所述其余N个位接收器的一个输出端的输出被同时路由到所述限定逻辑块。11.根据权利要求10所述的用于校准接收器的方法,还包括:从发送 器接收用于对所述接口处的接收器操作计时的转发的时钟信号。12.根据权利要求10所述的用于校准接收器的方法,还包括:提供用于在每个相应路径上将所接收的N个数据信号驱动到所述输入交换网络的放大器电路、缓冲器电路或均衡器电路中的一个或多个。13.根据权利要求11所述的用于校准接收器的方法,还包括:提供用于在每个相应路径上将所接收的N个数据信号驱动到所述输入交换网络的放大器电路、缓冲器电路或均衡器电路中的一个或多个。14.根据权利要求10所述的用于校准接收器的方法,其中所述输入交换网络包括:与所述N+1个并行配置的位接收器器件通信的N+1个并行配置的多路复用器MUX器件,其中将每个MUX的输入端耦合到所述N个并行数据信号中的一个或多个。15.根据权利要求14所述的用于校准接收器的方法,还包括:由所述校准逻辑器件发出控制信号以执行所述N+1个并行配置的位接收器器件中的每个位接收器器件的定期重新校准。16.根据权利要求15所述的用于校准接收器的方法,其中所发出的用于执行定期重新校准的控制信号进一步包括:用于配置所述输入交换网络的所述N+1个并行配置的多路复用器MUX器件中的每个MUX器件,以将所接收的N个并行数据信号传送到相应的N个位接收器器件,从而提供所述N位宽度并行数据信号输出的控制信号,所述并行配置的MUX器件中的两个MUX器件被配置为在每个周期中将所接收的单个数据信号路由到两个不同的相邻位接收器器件。17.根据权利要求15所述的用于校准接收器的方法,其中所发出的用于执行定期重新校准的控制信号进一步包括:用于配置所述N+1个并行配置的位接收器器件中的N个位接收器器件,以接收和处理所接收的相应位数据信号以作为所述N位宽度并行数据信号输出的控制信号。18.根据权利要求15所述的用于校准接收器的方法,其中所发出的用于执行定期重新校准的控制信号进一步包括:用于配置所述输出交换网络以耦合相应的N个位接收器器件输出端,从而提供所述N位宽度并行数据 信号输出的控制信号。19.根据权利要求15所述的用于校准接收器的方法,还包括:配置所述输入和输出交换网络以便:在从1到N+1的第一方向遍历所述N+1个位接收器,以对接收N个数据信号的所述N+1个接收器执行所述校准,以便在同时提供所述N位宽度并行数据信号输出的期间,允许定期重新校准每个接收器。20.根据权利要求19所述的用于校准接收器的方法,还包括:配置所述输入和输出交换网络以便:在从N+1到1的第二方向遍历所述N+1个位接收器,以对接收N个数据信号的所述N+1个接收器执行所述校准,以便在同时提供所述N位宽度并行数据信号输出的期间,允许定期重新校准每个接收器。21.根据权利要求19所述的用于校准接收器的方法,包括配置所述交换网络以返回从N+1到1来遍历接收器,以便以所述第一方向执行N+1个位接收器的下一次校准。
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1