基于五项最简混沌系统的无平衡点四维超混沌系统及模拟电路的制作方法

文档序号:7812901阅读:317来源:国知局
基于五项最简混沌系统的无平衡点四维超混沌系统及模拟电路的制作方法
【专利摘要】本发明提供一种基于五项最简三维混沌系统的无平衡点四维超混沌系统及模拟电路,利用运算放大器U1、运算放大器U2及电阻和电容构成反相加法器和反相积分器,利用乘法器U3和U4实现乘法运算,利用8V直流电源实现常数输入,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和U4采用AD633JN,所述运算放大器U1连接运算放大器U2、乘法器U3,所述运算放大器U2连接乘法器U4、直流电源和运算放大器U1,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2,所述8V直流电源连接运算放大器U2,本发明在五项最简三维混沌系统的基础上,提出了一个无平衡点的四维超混沌系统,并用模拟电路进行了实现,为混沌系统应用于通信等工程领域提供了一种新的方法和思路。
【专利说明】基于五项最简混沌系统的无平衡点四维超混沌系统及模拟电路

【技术领域】
[0001]本发明涉及一个混沌系统及模拟电路,特别涉及一个基于五项最简混沌系统的无平衡点四维超混沌系统及模拟电路。

【背景技术】
[0002]目前,己有的超混沌系统一般是在具有三个平衡点的三维混沌系统的基础上,增加一维,形成具有至少有一个平衡点的四维超混沌系统,无平衡点的四维超混沌系统还没有被提出,本发明在五项最简三维混沌系统的基础上,提出了一个无平衡点的四维超混沌系统,并用模拟电路进行了实现,为混沌系统应用于通信等工程领域提供了一种新的方法和思路。


【发明内容】

[0003]本发明要解决的技术问题是提供一种基于五项最简混沌系统的无平衡点超混沌系统及模拟电路,本发明采用如下技术手段实现发明目的:
[0004]1、基于五项最简系统的无平衡点四维超混沌系统,其特征是在于,包括以下步骤:
[0005](I)五项最简三维混沌混沌系统i为:

【权利要求】
1.基于五项最简系统的无平衡点四维超混沌系统,其特征是在于,包括以下步骤: (1)五项最简三维混沌混沌系统i为:
(2)在三维混沛系统i的基础上,增加一个微分方程dw/dt= -kx,并把w反馈到系统i的第一和第二个方程上,获得混沌系统ii
(3)根据无平衡点超混沌系统ii构造模拟电路系统,利用运算放大器U1、运算放大器U2及电阻和电容构成反相加法器和反相积分器,利用乘法器U3和U4实现乘法运算,利用8V直流电源实现常数输入,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3 和 U4 采用 AD633JN ; 所述运算放大器UI连接运算放大器U2、乘法器U3,所述运算放大器U2连接乘法器U4、直流电源和运算放大器Ul,所述乘法器U3连接运算放大器Ul,所述乘法器U4连接运算放大器U2,所述8V直流电源连接运算放大器U2 ; 所述运算放大器Ul的第I引脚通过电阻R7与第2引脚相接,通过电阻R9与第6引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电容C2与第7引脚相接,第7引脚接输出y,通过电阻Rl与第13引脚相接,接乘法器U4的第I和第3引脚,第8引脚输出X,通过电容Cl与第9引脚相接,通过电阻R4与第9引脚相接,通过电阻R14与U2的第6引脚相接,接乘法器U3的第I引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R5与第9引脚相接; 所述运算放大器U2的第1、2引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电容C4与第7引脚相接,第7引脚输出W,通过电阻R6与Ul的第2引脚相接,通过电阻R3与Ul的第13引脚相接,第8引脚接输出z,接乘法器U3的第3引脚,第9引脚通过电容C3与第8引脚相接,通过电阻R12接8V直流电源后接地,第13引脚通过电阻Rll与第14引脚相接,第14引脚通过电阻R13与第9引脚相接; 所述乘法器U3的第I引脚接Ul的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,H 7引脚通过电阻R8接Ul第6引脚,第8引脚接VCC ; 所述乘法器U4的第1、3引脚接Ul的第7引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻RlO接U2第13引脚,第8引脚接VCC。
2.基于五项最简系统的无平衡点四维超混沌系统的模拟电路,其特征是在于,由运算放大器U1、运算放大器U2和乘法器U3、乘法器U4及8V直流电源组成,所述运算放大器Ul连接运算放大器U2、乘法器U3,所述运算放大器U2连接乘法器U4、直流电源和运算放大器Ul,所述乘法器U3连接运算放大器Ul,所述乘法器U4连接运算放大器U2,所述8V直流电源连接运算放大器U2,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3和U4 采用 AD633JN ; 所述运算放大器Ul的第I引脚通过电阻R7与第2引脚相接,通过电阻R9与第6引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电容C2与第7引脚相接,第7引脚接输出y,通过电阻Rl与第13引脚相接,接乘法器U4的第I和第3引脚,第8引脚输出X,通过电容Cl与第9引脚相接,通过电阻R4与第9引脚相接,通过电阻R14与U2的第6引脚相接,接乘法器U3的第I引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R5与第9引脚相接; 所述运算放大器U2的第1、2引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚通过电容C4与第7引脚相接,第7引脚输出W,通过电阻R6与Ul的第2引脚相接,通过电阻R3与Ul的第13引脚相接,第8引脚接输出z,接乘法器U3的第3引脚,第9引脚通过电容C3与第8引脚相接,通过电阻R12接8V直流电源后接地,第13引脚通过电阻Rll与第14引脚相接,第14引脚通过电阻R13与第9引脚相接; 所述乘法器U3的第I引脚接Ul的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE, H 7引脚通过电阻R8接Ul第6引脚,第8引脚接VCC ; 所述乘法器U4的第1、3引脚接Ul的第7引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻RlO接U2第13引脚,第8引脚接VCC。
【文档编号】H04L9/00GK104202140SQ201410436304
【公开日】2014年12月10日 申请日期:2014年8月31日 优先权日:2014年8月31日
【发明者】王春梅 申请人:王春梅
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1