基于混合型分数阶积分电路模块的0.7阶含x方Qi混沌系统电路实现的制作方法

文档序号:7819271阅读:262来源:国知局
基于混合型分数阶积分电路模块的0.7阶含x方Qi混沌系统电路实现的制作方法
【专利摘要】本发明提供一种基于混合型分数阶积分电路模块的0.7阶含x方Qi混沌系统电路,混合型分数阶积分电路模块由六部分组成,每部分电阻由四个电阻和一个电位器串联组成,每部分电容由四个电容并联组成,第一部分为电阻和电容的并联,以后部分中的电阻都是与前面部分的整体电路串联,然后与该部分电容并联组成通用分数阶积分模块电路。本发明采用混合型结构,设计制作了PCB电路,0.7阶分数阶积分电路由六分组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。
【专利说明】基于混合型分数阶积分电路模块的0. 7阶含X方Q i混沌系 统电路实现

【技术领域】
[0001] 本发明涉及一种通用分数阶积分电路模块及其〇. 7阶混沌系统电路实现,特别涉 及一个基于混合型分数阶积分电路模块的〇. 7阶含X方Qi混沌系统及模拟电路实现。

【背景技术】
[0002] 因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用 电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包 板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等 问题,本发明为克服这个问题,采用混合型结构,设计制作了 PCB电路,电路由六部分组成, 每部分电阻由四个电阻和一个电位器串联组成,每部分电容由四个电容并联组成,第一部 分为电阻和电容的并联,以后部分中的电阻都是与前面部分的整体电路串联,然后与该部 分电容并联组成通用分数阶积分模块电路,〇. 7阶分数阶积分电路由六部分组成,采用这种 方法的实现〇. 7阶分数阶混沌系统电路,可靠性高,不易出错。


【发明内容】

[0003] 本发明要解决的技术问题是提供一种基于混合型分数阶积分电路模块的0. 7阶 含X方Qi混沌系统及模拟电路实现,本发明采用如下技术手段实现发明目的:
[0004] 1、一种混合型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成 第一部分,第一部分与电阻Ry串联后再与电容Cy并联,形成第二部分,前两部分与电阻Rz 串联后再与电容Cz并联,形成第三部分,前三部分与电阻Rw串联后再与电容Cw并联,形成 第四部分,前四部分与电阻Ru串联后再与电容Cu并联,形成第五部分,前五部分与电阻Rv 串联后再与电容Cv并联,形成第六部分,输出引脚A接第一部分,输出引脚B接第六部分。
[0005] 2、根据权利要求1所述一种混合型分数阶积分电路模块,其特征在于:所述电阻 Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cxi、Cx2、Cx3、 Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy 由电容〇71、〇72、〇73、〇74,并联组成;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5 串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和 电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成;所述 电阻Ru由电位器Rul和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cul、Cu2、 &13、(:114并联组成 ;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5串联组成,所述电 容〇由电容01、02、03、04并联组成。
[0006] 3、根据权利要求1所述一种混合型分数阶积分电路模块,所述0. 7阶积分电路模 块,其特征在于:所述电阻Rx = 14. 81M,所述电位器Rxl = 0K,所述电阻Rx2 = 10M、Rx3 =4· 7M、Rx4 = 100K、Rx5 = 10K,所述电容 Cx = 2. 488uF,所述电容 Cxi = 2. 2uF、Cx2 = 220nF、Cx3 = 68nF、Cx4悬空;所述电阻Ry = 7.844M,所述电位器Ryl = 4K,所述电阻Ry2 =7· 5M、Ry3 = 220K、Ry4 = 100K、Ry5 = 20K,所述电容 Cy = 0· 916uF,所述电容 Cyl = 680nF、Cy2 = 220nF、Cy3 = 10nF、Cy4 = 6. 8nF ;所述电阻 Rz = 1. 939M,所述电位器 Rzl = L 9K和所述电阻Rz2 = 1. 5M、Rz3 = 430K、Rz4 = 5. 1K、Rz5 = 2K,所述电容Cz = 0· 4571uF, 所述电容 Czl = 220nF、Cz2 = 220nF、Cz3 = 10nF、Cz4 = 6. 8nF ;所述电阻 Rw = 0· 4253M, 所述电位器 Rwl = 3· 3K 和所述电阻 Rw2 = 200K、Rw3 = 200K、Rw4 = 20K、Rw5 = 2K,所述 电容 Cw = 0· 2392uF,所述电容 Cwl = 220nF、Cw2 = 10nF、Cw3 = 6. 8nF、Cw4 = 2. 2nF ;所 述电阻Ru = 93. 33K,所述电位器Rul = 1. 33K和所述电阻Ru2 = 51K、Ru3 = 20K、Ru4 = 20K、Ru5 = 2K,所述电容 Cu = 140. 8nF,所述电容 Cul = 100nF、Cu2 = 33nF、Cu3 = 6. 8nF、 Cu4 = InF ;所述电阻Rv = 21. 49K,所述电位器Rvl = 0· 5K和所述电阻Rv2 = 20K、Rv3 = 1K、Rv4 = 0K、Rv5 = 0K,所述电容 Cv = 106. 8nF,所述电容 Cvl = 100nF、Cv2 = 6. 8nF、Cv3 悬空、Cv4悬空;
[0007] 4、基于混合型分数阶积分电路模块的0. 7阶含x方的Qi混沌系统电路,其特征在 于:
[0008] ⑴Qi混沌系统i为: ^ = a{y-x) + yz
[0009] < --cx-y-xz i a = 35, ? = 8/3, c = 80 dt - ^x2-bz dt
[0010] (2)〇. 7阶含x方的Qi混沌系统ii为: \dax ,、 -=a\ v-x) + yz df da y
[0011] 、一^ = V -Λ7 ii ? = 35. 0 = 8/3, t =80 a = 01 dt" " daz 2 , -~x -bz dta
[0012] (3)根据0. 7阶含x方的Qi混沌系统ii构造模拟电路,利用运算放大器Ul、运算 放大器U2及电阻和0. 7阶积分电路模块U6、0. 7阶积分电路模块U7、0. 7阶积分电路模块 U8构成反相加法器和反相0. 7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法 运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3、乘法器U4和乘法 器 U5 采用 AD633JN ;
[0013] 所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0. 7阶 积分电路模块U6、0. 7阶积分电路模块U7,所述运算放大器U2连接乘法器U3、乘法器U4和 〇. 7阶积分电路模块U8,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器 U1,所述乘法器U5连接运算放大器U2 ;
[0014] 所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过 电阻R7与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6 引脚接混合型分数阶积分电路U7的A引脚,第7引脚接输出y,通过电阻R2与第13引脚 相接,通过电阻R8与第6引脚相接,接混合型分数阶积分电路U7的B引脚,接乘法器U3的 第1引脚,第8引脚接输出X,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接, 接乘法器U4的第1引脚,接乘法器U5的第1、3引脚,接混合型分数阶积分电路U6的B引 脚,第9引脚接混合型分数阶积分电路U6的A引脚,第13引脚通过电阻R3与第14引脚相 接,第14引脚通过电阻R5与第9引脚相接;
[0015] 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接 VCC,第11引脚接VEE,第8引脚输出Z,通过电阻R14与第9引脚相接,接乘法器U3的第3 引脚,接乘法器U4的第3引脚,接接混合型分数阶积分电路U8的B引脚,第9引脚接混合 型分数阶积分电路U8的A引脚,第13引脚通过电阻R12接第14引脚,第14引脚通过电阻 R13接第9引脚;
[0016] 所述乘法器U3的第1引脚接U1的第7脚,第3引脚接U2的第8引脚,第2、4、6 引脚均接地,第5引脚接VEE,第7引脚通过电阻R1接U1第13引脚,第8引脚接VCC ;
[0017] 所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U2的第8脚,第2、4、6引 脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U1第6引脚,第8引脚接VCC ;
[0018] 所述乘法器U5的第1引脚接U1的第8脚,第3引脚接U1的第7引脚,第2、4、6 引脚均接地,第5引脚接VEE,第7引脚通过电阻R11接U2第13引脚,第8引脚接VCC;
[0019] 所述0. 7阶积分电路模块U6的A引脚接运算放大器U1的第9引脚,B引脚接接 运算放大器U1的第8引脚;
[0020] 所述0. 7阶积分电路模块U7的A引脚接运算放大器U1的第6引脚,B引脚接接 运算放大器U1的第7引脚;
[0021] 所述0. 7阶积分电路模块U8的A引脚接运算放大器U2的第9引脚,B引脚接接 运算放大器U2的第8引脚。
[0022] 本发明的有益效果是:采用混合型结构,设计制作了 PCB电路,电路由六部分组 成,每部分电阻由四个电阻和一个电位器串联组成,每部分电容由四个电容并联组成,第一 部分为电阻和电容的并联,以后部分中的电阻都是与前面部分的整体电路串联,然后与该 部分电容并联组成通用分数阶积分模块电路,〇. 7阶分数阶积分电路由六部分组成,采用这 种方法的实现〇. 7阶分数阶混沌系统电路,可靠性高,不易出错。

【专利附图】

【附图说明】
[0023] 图1为本发明的链式分数阶积分电路模块内部结构示意图(a)、内部实际连接图 (b)和0. 7阶积分电路模块图(c)。
[0024] 图2为本发明优选实施例的电路连接结构示意图。
[0025] 图3和图4为本发明的电路实际连接图。

【具体实施方式】
[0026] 下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
[0027] 1、一种混合型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成 第一部分,第一部分与电阻Ry串联后再与电容Cy并联,形成第二部分,前两部分与电阻Rz 串联后再与电容Cz并联,形成第三部分,前三部分与电阻Rw串联后再与电容Cw并联,形成 第四部分,前四部分与电阻Ru串联后再与电容Cu并联,形成第五部分,前五部分与电阻Rv 串联后再与电容Cv并联,形成第六部分,输出引脚A接第一部分,输出引脚B接第六部分。
[0028] 2、根据权利要求1所述一种混合型分数阶积分电路模块,其特征在于:所述电阻 Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cxi、Cx2、Cx3、 Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy 由电容〇71、〇72、〇73、〇74,并联组成;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5 串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和 电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成;所述 电阻Ru由电位器Rul和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cul、Cu2、 &13、(:114并联组成 ;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5串联组成,所述电 容〇由电容01、02、03、04并联组成。
[0029] 3、根据权利要求1所述一种混合型分数阶积分电路模块,所述0. 7阶积分电路模 块,其特征在于:所述电阻Rx = 14. 81M,所述电位器Rxl = 0K,所述电阻Rx2 = 10M、Rx3 =4· 7M、Rx4 = 100K、Rx5 = 10K,所述电容 Cx = 2. 488uF,所述电容 Cxi = 2. 2uF、Cx2 = 220nF、Cx3 = 68nF、Cx4悬空;所述电阻Ry = 7· 844M,所述电位器Ryl = 4K,所述电阻Ry2 =7· 5M、Ry3 = 220K、Ry4 = 100K、Ry5 = 20K,所述电容 Cy = 0· 916uF,所述电容 Cyl = 680nF、Cy2 = 220nF、Cy3 = 10nF、Cy4 = 6. 8nF ;所述电阻 Rz = 1. 939M,所述电位器 Rzl = L 9K和所述电阻Rz2 = 1. 5M、Rz3 = 430K、Rz4 = 5. 1K、Rz5 = 2K,所述电容Cz = 0· 4571uF, 所述电容 Czl = 220nF、Cz2 = 220nF、Cz3 = 10nF、Cz4 = 6. 8nF ;所述电阻 Rw = 0· 4253M, 所述电位器 Rwl = 3· 3K 和所述电阻 Rw2 = 200K、Rw3 = 200K、Rw4 = 20K、Rw5 = 2K,所述 电容 Cw = 0· 2392uF,所述电容 Cwl = 220nF、Cw2 = 10nF、Cw3 = 6. 8nF、Cw4 = 2. 2nF ;所 述电阻Ru = 93. 33K,所述电位器Rul = 1. 33K和所述电阻Ru2 = 51K、Ru3 = 20K、Ru4 = 20K、Ru5 = 2K,所述电容 Cu = 140. 8nF,所述电容 Cul = 100nF、Cu2 = 33nF、Cu3 = 6. 8nF、 Cu4 = InF ;所述电阻Rv = 21. 49K,所述电位器Rvl = 0· 5K和所述电阻Rv2 = 20K、Rv3 = 1K、Rv4 = 0K、Rv5 = 0K,所述电容 Cv = 106. 8nF,所述电容 Cvl = 100nF、Cv2 = 6. 8nF、Cv3 悬空、Cv4悬空;
[0030] 4、基于混合型分数阶积分电路模块的0. 7阶含x方的Qi混沌系统电路,其特征在 于:
[0031] ⑴Qi混沌系统i为: A , 、 -- = a(y-x) + yz dt
[0032] - ^--cx- v-xz i a = 35. /) = 8/3. c = 80 dt ' dz 9 7 -=x" -bz dt
[0033] ⑵0. 7阶含x方的Qi混沌系统ii为: \dax (、 -=α( v-x) + yz df ' ja
[0034] \ -cx-y-xz ii a = 35. /? = 8/ 3. c = 80, a = 01 df d-^=^-bz df
[0035] (3)根据0. 7阶含x方的Qi混沌系统ii构造模拟电路,利用运算放大器Ul、运算 放大器U2及电阻和0. 7阶积分电路模块U6、0. 7阶积分电路模块U7、0. 7阶积分电路模块 U8构成反相加法器和反相0. 7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法 运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3、乘法器U4和乘法 器 U5 采用 AD633JN ;
[0036] 所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0. 7阶 积分电路模块U6、0. 7阶积分电路模块U7,所述运算放大器U2连接乘法器U3、乘法器U4和 〇. 7阶积分电路模块U8,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器 U1,所述乘法器U5连接运算放大器U2 ;
[0037] 所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过 电阻R7与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6 引脚接混合型分数阶积分电路U7的A引脚,第7引脚接输出y,通过电阻R2与第13引脚 相接,通过电阻R8与第6引脚相接,接混合型分数阶积分电路U7的B引脚,接乘法器U3的 第1引脚,第8引脚接输出X,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接, 接乘法器U4的第1引脚,接乘法器U5的第1、3引脚,接混合型分数阶积分电路U6的B引 脚,第9引脚接混合型分数阶积分电路U6的A引脚,第13引脚通过电阻R3与第14引脚相 接,第14引脚通过电阻R5与第9引脚相接;
[0038] 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接 VCC,第11引脚接VEE,第8引脚输出Z,通过电阻R14与第9引脚相接,接乘法器U3的第3 引脚,接乘法器U4的第3引脚,接接混合型分数阶积分电路U8的B引脚,第9引脚接混合 型分数阶积分电路U8的A引脚,第13引脚通过电阻R12接第14引脚,第14引脚通过电阻 R13接第9引脚;
[0039] 所述乘法器U3的第1引脚接U1的第7脚,第3引脚接U2的第8引脚,第2、4、6 引脚均接地,第5引脚接VEE,第7引脚通过电阻R1接U1第13引脚,第8引脚接VCC ;
[0040] 所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U2的第8脚,第2、4、6引 脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U1第6引脚,第8引脚接VCC ;
[0041] 所述乘法器U5的第1引脚接U1的第8脚,第3引脚接U1的第7引脚,第2、4、6 引脚均接地,第5引脚接VEE,第7引脚通过电阻R11接U2第13引脚,第8引脚接VCC;
[0042] 所述0. 7阶积分电路模块U6的A引脚接运算放大器U1的第9引脚,B引脚接接 运算放大器U1的第8引脚;
[0043] 所述0. 7阶积分电路模块U7的A引脚接运算放大器U1的第6引脚,B引脚接接 运算放大器U1的第7引脚;
[0044] 所述0. 7阶积分电路模块U8的A引脚接运算放大器U2的第9引脚,B引脚接接 运算放大器U2的第8引脚。
[0045] 电路中电阻 R3 = R5 = R7 = R8 = R12 = R13 = lOkQ,R1 = RIO = Rll = ΙΙ?Ω, R2 = R4 = 2. 857kQ , R6 = 1. 25kQ , R8 = lOOkQ , R14 = 35. 71kQ。
[0046] 当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本【技术领域】的 普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保 护范围。
【权利要求】
1. 一种混合型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一 部分,第一部分与电阻Ry串联后再与电容Cy并联,形成第二部分,前两部分与电阻Rz串联 后再与电容Cz并联,形成第三部分,前三部分与电阻Rw串联后再与电容Cw并联,形成第四 部分,前四部分与电阻Ru串联后再与电容Cu并联,形成第五部分,前五部分与电阻Rv串联 后再与电容Cv并联,形成第六部分,输出引脚A接第一部分,输出引脚B接第六部分。
2. 根据权利要求1所述一种混合型分数阶积分电路模块,其特征在于:所述电阻Rx由 电位器1^1和电阻1^2、1^3、1^4、1^5串联组成,所述电容〇1由电容〇11、〇12、〇13、〇14并 联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电 容〇71、〇72、〇73、〇74,并联组成;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5串联 组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻 Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容〇¥1、〇¥2、〇¥3、〇¥4并联组成 ;所述电阻尺11 由电位器此1和电阻1?112、1?113、1?114、1?115串联组成,所述电容(:11由电容(:111、(:112、(:113、(:114 并联组成;所述电阻Rv由电位器Rvl和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由 电容Cvl、Cv2、Cv3、Cv4并联组成。
3. 根据权利要求1所述一种混合型分数阶积分电路模块,所述0. 7阶积分电路模块,其 特征在于:所述电阻Rx = 14. 81M,所述电位器Rxl = 0K,所述电阻Rx2 = 10M、Rx3 = 4. 7M、 Rx4 = 100K、Rx5 = 10K,所述电容 Cx = 2. 488uF,所述电容 Cxi = 2. 2uF、Cx2 = 220nF、Cx3 =68nF、Cx4悬空;所述电阻Ry = 7· 844M,所述电位器Ryl = 4K,所述电阻Ry2 = 7· 5M、 Ry3 = 220K、Ry4 = 100K、Ry5 = 20Κ,所述电容 Cy = 0.916uF,所述电容 Cyl = 680nF、Cy2 =220nF、Cy3 = 10nF、Cy4 = 6. 8nF ;所述电阻 Rz = 1. 939M,所述电位器 Rzl = 1. 9K 和所 述电阻 Rz2 = 1.5M、Rz3 = 430K、Rz4 = 5. 1K、Rz5 = 2K,所述电容 Cz = 0.4571uF,所述电 容 Czl = 220nF、Cz2 = 220nF、Cz3 = 10nF、Cz4 = 6.8nF;所述电阻 Rw = 0.4253M,所述电 位器 Rwl = 3· 3K 和所述电阻 Rw2 = 200K、Rw3 = 200K、Rw4 = 20K、Rw5 = 2K,所述电容 Cw =0· 2392uF,所述电容 Cwl = 220nF、Cw2 = 10nF、Cw3 = 6. 8nF、Cw4 = 2. 2nF ;所述电阻 Ru =93. 33K,所述电位器 Rul = 1. 33K 和所述电阻 Ru2 = 51K、Ru3 = 20K、Ru4 = 20K、Ru5 = 2K,所述电容 Cu = 140.8nF,所述电容 Cul = 100nF、Cu2 = 33nF、Cu3 = 6.8nF、Cu4 = InF; 所述电阻Rv = 21. 49K,所述电位器Rvl = 0· 5K和所述电阻Rv2 = 20K、Rv3 = IK、Rv4 = 0K、Rv5 = 0K,所述电容 Cv = 106.8nF,所述电容 Cvl = 100nF、Cv2 = 6.8nF、Cv3 悬空、04 悬空。
4. 基于混合型分数阶积分电路模块的0. 7阶含x方的Qi混沌系统电路,其特征在于: (1) Qi混沌系统i为:
(2) 0. 7阶含X方的Qi混沌系统ii为:
(3)根据0. 7阶含x方的Qi混沌系统ii构造模拟电路,利用运算放大器U1、运算放大 器U2及电阻和0. 7阶积分电路模块U6、0. 7阶积分电路模块U7、0. 7阶积分电路模块U8构 成反相加法器和反相〇. 7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算, 所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3、乘法器U4和乘法器U5 采用 AD633JN ; 所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0. 7阶积分 电路模块U6、0. 7阶积分电路模块U7,所述运算放大器U2连接乘法器U3、乘法器U4和0. 7 阶积分电路模块U8,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U1, 所述乘法器U5连接运算放大器U2 ; 所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过电阻 R7与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接 混合型分数阶积分电路U7的A引脚,第7引脚接输出y,通过电阻R2与第13引脚相接,通 过电阻R8与第6引脚相接,接混合型分数阶积分电路U7的B引脚,接乘法器U3的第1引 脚,第8引脚接输出X,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接,接乘法 器U4的第1引脚,接乘法器U5的第1、3引脚,接混合型分数阶积分电路U6的B引脚,第9 引脚接混合型分数阶积分电路U6的A引脚,第13引脚通过电阻R3与第14引脚相接,第14 引脚通过电阻R5与第9引脚相接; 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC, 第11引脚接VEE,第8引脚输出z,通过电阻R14与第9引脚相接,接乘法器U3的第3引 脚,接乘法器U4的第3引脚,接接混合型分数阶积分电路U8的B引脚,第9引脚接混合型分 数阶积分电路U8的A引脚,第13引脚通过电阻R12接第14引脚,第14引脚通过电阻R13 接第9引脚; 所述乘法器U3的第1引脚接U1的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚 均接地,第5引脚接VEE,第7引脚通过电阻R1接U1第13引脚,第8引脚接VCC ; 所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U2的第8脚,第2、4、6引脚均 接地,第5引脚接VEE,第7引脚通过电阻R10接U1第6引脚,第8引脚接VCC ; 所述乘法器U5的第1引脚接U1的第8脚,第3引脚接U1的第7引脚,第2、4、6引脚 均接地,第5引脚接VEE,第7引脚通过电阻R11接U2第13引脚,第8引脚接VCC ; 所述〇. 7阶积分电路模块U6的A引脚接运算放大器U1的第9引脚,B引脚接接运算 放大器U1的第8引脚; 所述〇. 7阶积分电路模块U7的A引脚接运算放大器U1的第6引脚,B引脚接接运算 放大器U1的第7引脚; 所述〇. 7阶积分电路模块U8的A引脚接运算放大器U2的第9引脚,B引脚接接运算 放大器U2的第8引脚。
【文档编号】H04L9/00GK104301092SQ201410632707
【公开日】2015年1月21日 申请日期:2014年11月11日 优先权日:2014年11月11日
【发明者】王忠林 申请人:王忠林
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1