相位以180度对齐的一阶边带滤波器,校准边带差动输出比较器的相位以减少抖动的低功率用宽带异步式二进制相移解调电路的制作方法

文档序号:11532445阅读:772来源:国知局
相位以180度对齐的一阶边带滤波器,校准边带差动输出比较器的相位以减少抖动的低功率用宽带异步式二进制相移解调电路的制造方法与工艺

本发明的实施例涉及一种低功率用宽带异步式bpsk解调方法及其电路的结构,利用差动输出比较器,数字化通过bpsk调制信号的下边带的一阶边带滤波器的输出,将其延迟载波频率的π/2的信号和通过上边带的一阶边带滤波器的输出利用差动输出比较器进行数字化,并将数字化的信号的相位以180度对齐,并且为了使短时脉冲波干扰最小化,利用用于校准边带差动输出比较器的相位的、下边带为正相位而上边带为负相位的一双数字信号和下边带为负相位而上边带为正相位的又一双数字信号,进行数据解调。



背景技术:

二进制相移键控(binaryphaseshiftkeying)信号作为抑制载波的双边带信号,由于不能将载波信号作为本身信号输出的问题,从而采用通过内部振荡器形成载波进行同步的同步式二进制相移键控解调方法。

二进制相移键控解调的基本方法有科斯塔斯环(costasloop),但其电路复杂且使用内部包含振荡器的反馈环,从而功率消耗大,传送速度有限。使用模拟积分器(analogintegrator)与开关电容单元(switched-capacitorunits)的异步差分相移键控(dpsk)解调电路,由于内部振荡电路与模拟积分器而引起功率消耗大、电路复杂、内含电路的芯片面积增大及存在数据包(packet)中一个错误引起抛弃全部的问题。此外,基于半导体制造工艺的cmosfet的特性的差异和由于比较器输入偏移问题而导致的信号失真问题,导致良品率减少。

关于二进制相移键控解调电路,在韩国授权专利第10-0365982号中记载了,通过解调装置中同步信号生成部而稳定进行调制及解调的电路装置。关于相移键控(psk)解调电路,在韩国授权专利第10-1417593号中记载了,不使用内部振荡器而异步进行的解调方法。



技术实现要素:

本发明的实施例,为了解决现有的bpsk信号解调方式中存在的传送速度、电路的复杂度及功率消耗等问题,将提供一种bpsk解调电路及其方法。该电路通过将一阶边带滤波器的相位差以180度对齐的同时,为了使符号边缘信号的短时脉冲波干扰最小化,校准边带差动输出比较器的信号相位以减少抖动,从而提高电路的稳定性,并直接提高电路的良品率。

提供一种用与传送宽带数字数据并用于低功率,同时电路结构简单的异步式bpsk解调电路及其方法,其中,边带差动输出比较器的输出责任周期基于半导体制造工艺的cmosfet的特性的差异和比较器输入偏移问题而变化,其中,通过减少抖动使短时脉冲波干扰被最小化,通过校准下边带差动输出比较器和上边带差动输出比较器的相位的互补电路而进行改善,从而构建成能够提高电路的稳定性,改善良品率的电路。

提供一种低功率用宽带异步式相位偏移解调电路,在bpsk解调电路的构成中,包括:边带分离及下边带信号延迟部,利用截至频率为载波频率的一阶高通滤波器和一阶低通滤波器,将调制的信号分离为上边带模拟信号和下边带模拟信号,则出现边带差动输出比较器的相位差以载波频率的π/2,即1/4周期校准的数字信号,并转换为两双上边带数字信号的相位与下边带数字信号的相位相反的各自的正相位信号和负相位信号,将上边带数字信号直接输出,而将下边带边带数字信号以载波频率的π/2,即1/4周期延迟并输出;数据解调部,由所述延迟的下边带正相位数字信号和所述上边带负相位数字信号的相位差为π,即以180度对齐,在相位转换部分中,基于信号差异产生第一符号边缘信号和由所述延迟的下边带负相位数字信号和所述上边带正相位数字信号的相位差为π,即调整为180度,在相位转换部分中,基于信号的差异产生第二符号边缘信号,通过与门将第一符号边缘信号和第二符号边缘信号重叠,从而减少短时脉冲波干扰,通过抗尖峰脉冲滤波器,生成短时脉冲波干扰被删除的符号边缘信号,并作为d型触发器的时钟加入,将所述延迟的下边带正相位数字信号作为数据d的输入加入,并对数据进行解调;数据时钟恢复部,利用所述延迟的下边带数字信号和所述解调的数据信号,产生数据时钟。

一方面,边带分离及下边带信号延迟部可包括:用于将调制为bpsk的差动信号分离为上边带信号的一阶高通滤波器和分离为下边带信号的一阶低通滤波器;及将下边带和上边带以180度对齐时,用于转换为短时脉冲波干扰被最小化的相位即,下边带为正相位而上边带为负相位或者下边带为负相位而上边带为正相位的两双数字信号的差动输出比较器(comparator),还可包括:用于将下边带正相位数字信号和下边带负相位数字信号以各自预先设定的相位进行延迟的延迟电路。

另一方面,数据解调部可包括:当所述延迟的下边带正相位数字信号和所述上边带负相位数字信号的相位差以180度对齐时,用于监视基于该数字信号差异的相位变化部分的第一异或门,还可包括:当所述延迟的下边带负相位数字信号和所述上边带正相位数字信号的相位差以180度对齐时,用于监视基于该数字信号差异的相位变化部分的第二异或门,

包括与门,将所述第一符号边缘信号和所述第二符号边缘信号重叠用于生成第三符号边缘信号以减少抖动,而且还包括:抗尖峰脉冲滤波器及d型触发器,用于删除所述第三符号边缘信号的短时脉冲波干扰,并生成作为相位监视时钟的符号边缘信号,

所述d型触发器的数据d输入中,输入所述延迟的下边带正相位数字信号,在时钟c中输入短时脉冲波干被删除的符号边缘信号,从而可生成解调的数据信号。

又一方面,数据时钟恢复部将所述延迟的下边带正相位数字信号和所述解调的数据信号通过异非,可恢复数据时钟并进行同步化。

提供一种低功率用宽带异步式相位偏移解调方法,在bpsk解调方法中,包括:边带分离及下边带信号延迟步骤,利用截至频率为载波频率的一阶高通滤波器和一阶低通滤波器,将调制的信号分离成上边带模拟信号和下边带模拟信号,则出现边带差动输出比较器的相位差以载波频率的π/2,即1/4周期校准的数字信号,为了最小化短时脉冲波干扰,校准边带差动输出比较器的相位,使其转变为下边带为正相位和上边带为负相位的一双数字信号及下边带为负相位和上边带为正相位的又一双数字信号,并直接输出上边带数字信号以及以载波频率的π/2,即1/4周期延迟输出下边带边带数字信号;数据解调步骤,当所述延迟的下边带正相位数字信号和所述上边带负相位数字信号的相位差为π,即以180度对齐时,在相位转换中,基于信号的差异产生的第一符号边缘信号以及当所述延迟的下边带负相位数字信号和所述上边带正相位数字信号的相位差为π,即以180度对齐时,在相位转换部分中,基于信号的差异产生第二符号边缘信号,通过与门将第一符号边缘信号和第二符号边缘信号重叠,从而减少短时脉冲波干扰,通过d型触发器,其时钟c输入基于抗尖峰脉冲滤波器短时脉冲波干扰被完全删除的符号边缘信号,其数据d输入所述延迟的下边带正相位数字信号,并对数据进行解调;数据时钟恢复步骤,通过异非(排他非逻辑和),将所述延迟的下边带正相位数字信号和所述解调的数据信号,恢复数据时钟。

通过本发明的实施例,可提供一种异步式bpsk解调电路及其方法,其具有在可传送宽带数字数据、用于低功率同时电路结构简单的优点。

此外,边带差动输出比较器的输出责任周期基于半导体制造工艺的cmosfet的特性的差异及比较器输入偏移问题而变化,为了减少抖动以最小化短时脉冲波干扰,通过校准下边带差动输出比较器和上边带差动输出比较器的相位的互补型电路进行完善,从而提高电路的稳定性,进而提高良品率。

此外,可应用于低电耗元件的数字通信,而且提供可应用于移动通信设备上的解调方式,适用于构建片上系统(soc,systemonchip),具有很高的简便性和经济性。

附图说明

图1是用于说明本发明一实施例中最大地考虑了电路的稳定性和良品率的低功率用宽带异步式bpsk解调电路构成的电路图。

图2是用于说明本发明一实施例中,通过删除一个延迟电路和与门和第二异或门,使电路的稳定性虽低但简易的低功率用宽带异步式bpsk解调电路构成的电路图。

图3是图示考虑了电路的稳定性的现有发明的一实施例中,将随机数据利用32mhz频率的载波bpsk调制的发送侧的信号和接收侧的解调过程中出现的信号及作为抗尖峰脉冲滤波器的输入且具有较大短时脉冲波干扰的相位监视信号的曲线图。

图4是图示最大地考虑了电路的稳定性的本发明一实施例中,将随机数据以32mhz频率的载波bpsk调制的发送侧的信号和接收侧的解调过程中出现的信号及作为抗尖峰脉冲电路的输入且具有较小的短时脉冲波干扰的相位监视信号的曲线图。

图5是图示电路的稳定性虽低但简易的现有发明的一实施例中,将随机数据以32mhz频率的载波bpsk调制的发送侧的信号和接收侧的解调过程中显现的信号及作为抗尖峰脉冲滤波器输入且具有较大短时脉冲波干扰的相位监视信号的曲线图。

图6是图示了权衡了电路的稳定性和简易性的本发明一实施例中,将随机数据以32mhz频率的载波bpsk调制的发送侧的信号和接收侧的解调过程中出现的信号,及作为抗尖峰脉冲电路输入的具有较小短时脉冲波干扰的相位监视信号的曲线图。

图7是用于说明本发明一实施例中,最大地考虑了电路的稳定性和良品率的低功率用宽带异步式bpsk解调电路中执行的解调方式的流程图。

图8是用于说明本发明一实施例中,通过删除一个延迟电路、与门及第二异或门电路的稳定性虽低但简易的低功率用宽带异步式bpsk解调电路中执行的解调方式的流程图。

具体实施方式

以下参照附图,对bpsk解调电路的构成和解调方法进行详细说明。

图1是用于说明本发明一实施例中最大地考虑了电路的稳定性和良品率的低功率用宽带异步式bpsk解调电路的构成的电路图。如图1的电路的构成说明如下,所述bpsk解调电路的构成可包括边带分离及下边带信号延迟部110、数据解调部120及数据时钟恢复部130。

首先,边带分离及下边带信号延迟部110如图所示,可包括:使下边带模拟信号通过的一阶低通滤波器(1storderlpf)、使上边带模拟信号通过的一阶高通滤波器(1storderhpf)、将下边带和上边带以180度对齐时,用于转换为短时脉冲波干扰被最小化的相位即下边带为正相位而上边带为负相位及下边带为负相位而上边带为正相位的两双数字信号的差动输出比较器(differentialoutputcomparators),及将下边带数字信号以预先设定的相位进行延迟的延迟电路,将用于解调而输入电路的信号,即调制的信号的上边带(usb)和下边带(lsb)分别分离成边带的过程中,通过比较器变换的数字信号中上边带数字信号被直接输出,下边带数字信号通过各延迟电路输出延迟的下边带数字信号。该边带的分离是通过截至频率为载波频率的一阶滤波器而实现的,上边带可通过一阶高通滤波器而下边带可通过一阶低通滤波器进行分离。

其中,从一阶滤波器输出的下边带信号相比于上边带信号,其相位将慢π/2,即1/4周期而出现,将下边带信号通过所述延迟电路,使其相位再放慢π/2,即1/4周期,使上边带和下边带的相位差对齐为π,即以180度对齐时,短时脉冲波干扰被最小化的相位即,上边带数字信号和延迟的下边带数字信号中上边带正相位信号和延迟的下边带负相位信号成为一双信号及上边带负相位信号和延迟的下边带正相位信号成为另一双信号,从而减少抖动,使电路稳定并直接提高电路的良品率。

数据解调部120如图所示,可包括:第一异或(exclusive-or)门、第二异或门、与(and)门、抗尖峰脉冲滤波器及d型触发器(d-flip-flop),利用第一异或,比较所述延迟的下边带正相位数字信号和上边带负相位数字信号,利用第二异或,比较所述延迟的下边带负相位数字信号和上边带正相位数字信号,从而利用与门,将用于检出数据且作为基于相位变化而产生的脉冲信号的第一符号边缘信号和第二符号边缘信号重叠,并减少短时脉冲波干扰,通过抗尖峰脉冲滤波器,可生成短时脉冲波干扰被完全去除的符号边缘信号。

当所述延迟的下边带数字差动输出信号和上边带数字差动输出信号的相位差以180度对齐时,所述信号通过各自的异或比较,并生成第一符号边缘信号和第二符号边缘信号,所述第一符号边缘信号和第二符号边缘信号作为基于相位变化发生的脉冲信号,用于检出数据,可包括基于抖动发生的短时脉冲波干扰。

在通过所述异或调制信号的相位发生变化的各起点上,发生了π/2以下的脉冲信号,在所述边带分离及下边带信号延迟部的比较器中,由于依据比较器相位删除了基于输入相移和输出驱动器的上升延迟tplh和下降延迟tphl的差异而生成的约为π/36的抖动(jitter),,因此,可生成第一符号边缘信号和第二符号边缘信号,所述第一符号边缘信号和第二符号边缘信号中混有基于剩余的约为π/36的相位变化的抖动而生成的短时脉冲波干扰(glitch)。所述第一符号边缘信号和第二符号边缘信号的短时脉冲波干扰在重叠部分可能不存在或者很少存在,因此,可利用与门,生成短时脉冲波干扰被最小化的信号。

通过所述抗尖峰脉冲滤波器,可从包含所述短时脉冲波干扰的脉冲信号中生成无短时脉冲波干扰的信号,即符号边缘信号。

所述延迟的下边带数字信号可作为所述d型触发器的输入数据而使用,所述无短时脉冲波干扰的符号边缘信号可作为用于解调数据的检出时钟而使用,可对与所述时钟的下降沿同步的数据进行解调。

其中,d型触发器的数据d输入中输入所述延迟的下边带正相位数字信号,如上所述,将符号边缘信号输入时钟c,通过d型触发器可生成解调的数据信号。

数据时钟恢复部130如图所示,其构成可包括异非(exclusive-nor,排他非逻辑和)门。

其中,可通过对所述延迟的下边带正相位数字信号和所述解调的数据信号进行异非运算,从而可恢复数据时钟。

图2是用于说明本发明一实施例中,通过删除一个延迟电路和与门和第二异或门,电路的稳定性虽低但简易的低功率用宽带异步式bpsk解调电路构成的电路图。如图2所示的电路的构成说明如下,bpsk电路可包括边带分离及下边带信号延迟部210、数据解调部220及数据时钟恢复部230。

图3是图示考虑了电路的稳定性的现有方面的一实施例中,将32mbps传送速度的随机数据信号,该随机数据以32mhz频率的载波bpsk调制的发送侧的信号和接收侧的解调过程中出现的信号的曲线图。

由上至下的方向对曲线图说明如下,曲线图(a)图示了发送侧调制的随机(randomdata)数据信号的实施例,曲线图(b)图示了发送侧中测定的相移调制信号,曲线图(c)图示了通过接收侧共振电路的频带被限定的bpsk信号。

此外,曲线图(d)图示了通过低通预滤器(lppf,low-passpre-filter)的正相位信号,曲线图(e)图示了通过高通预滤器(hppf,high-passpre-filter)的正相位信号,曲线图(f)图示了将lppf的数字信号以载波(carrier)频率的1/4周期,即π/2延迟的信号中的正相位数字信号,曲线图(h)图示了将lppf的数字信号以载波频率的1/4周期即π/2延迟的信号中的负相位数字信号,曲线图(g)图示了hppf的数字信号中的正相位信号,曲线图(i)图示了hppf的数字信号中的负相位信号。

此外,曲线图(j)图示了利用第一异非对延迟的下边带正相位数字信号和上边带正相位数字信号计算出的包括较大短时脉冲波干扰的第一符号边缘信号,曲线图(k)图示了利用第二异非对延迟的下边带负正相位数字信号和上边带负相位数字信号计算出的包括较大短时脉冲波干扰的第二符号边缘信号,曲线图(l)图示了利用与门对短时脉冲波干扰进行缩减的第三符号边缘信号。

此外,曲线图(m)图示了通过抗尖峰脉冲滤波器的符号边缘信号,曲线图(n)图示了通过d型触发器并解调的数据信号,最后曲线图(o)图示了恢复的数据时钟信号。

图4是图示最大地考虑了电路的稳定性的本发明一实施例中,将32mbps传送速度的随机数据信号,该随机数据以32mhz频率的载波bpsk调制的发送侧的信号及接收侧的bpsk解调过程中出现的信号的曲线图。

由上至下的方向对曲线图说明如下,曲线图(a)图示了发送侧调制的随机数据信号的实施例,曲线图(b)图示了发送侧中测定的相移调制信号,曲线图(c)图示了通过接收侧共振电路的频带被限定的bpsk信号。

此外,曲线图(d)图示了通过一阶低通滤波器的正相位信号,曲线图(e)图示了通过一阶高通滤波器的负相位信号,曲线图(f)图示了将一阶低通滤波器的数字信号以载波频率的1/4周期即,π/2延迟的信号中的正相位数字信号,曲线图(h)图示了将一阶低通滤波器的数字信号以载波频率的1/4周期即,π/2延迟的信号中的负相位数字信号,曲线图(g)图示了一阶高通滤波器的数字信号中的负相位信号,曲线图(i)图示了一阶高通滤波器的数字信号中的正相位信号。

此外,曲线图(j)图示了利用第一异非对延迟的下边带正相位数字信号和上边带负相位数字信号计算出的包括较小短时脉冲波干扰的第一符号边缘信号,曲线图(k)图示了利用第二异非对延迟的下边带负正相位数字信号和上边带正相位数字信号计算出的包括较小短时脉冲波干扰的第二符号边缘信号,曲线图(l)图示了利用与门对短时脉冲波干扰进行缩减的第三符号边缘信号。

此外,曲线图(m)图示了通过抗尖峰脉冲滤波器的符号边缘信号,曲线图(n)图示了通过d型触发器并解调的数据信号,最后曲线图(o)图示了恢复的数据时钟信号。

图5是图示电路的稳定性虽低但简易的现有发明的一实施例中,将32mbps传送速度的随机数据信号,该随机数据以32mhz频率的载波bpsk调制的发送侧的信号及接收侧的bpsk解调过程中显现的信号的曲线图。

由上至下的方向对曲线图说明如下,曲线图(a)图示了发送侧调制的随机数据信号的实施例,曲线图(b)图示了发送侧中测定的相移调制信号,曲线图(c)图示了通过接收侧共振电路的频带被限定的bpsk信号。

此外,曲线图(d)图示了通过低通预滤波器(lppf)的正相位信号,曲线图(e)图示了通过高通预滤波器(hppf)的正相位信号,曲线图(f)图示了将lppf的数字信号以载波(carrier)频率的1/4周期即,π/2延迟的正相位数字信号,曲线图(g)图示了hppf的正相位数字信号。

此外,曲线图(h)图示了利用异非,对延迟的下边带正相位数字信号和上边带正相位数字信号计算出的包括较大短时脉冲波干扰的信号,曲线图(i)图示了通过抗尖峰脉冲滤波器的符号边缘信号。此外,曲线图(j)图示了通过d型触发器并解调的数据信号,最后曲线图(k)图示了恢复的数据时钟信号。

图6是图示权衡了电路的稳定性和简易性的本发明一实施例中,将32mbps传送速度的随机数据信号,该随机数据以32mhz频率的载波bpsk调制的发送侧的信号,及接收侧的解调过程中出现的信号的曲线图。

由上至下的方向对曲线图说明如下,曲线图(a)图示了发送侧调制的随机数据信号的实施例,曲线图(b)图示了发送侧中测定的相移调制信号,曲线图(c)图示了通过接收侧共振电路的频带被限定的bpsk信号。

此外,曲线图(d)图示了通过一阶低通滤波器的正相位信号,曲线图(e)图示了通过一阶高通滤波器的负相位信号,曲线图(f)图示了将一阶低通滤波器的数字信号以载波频率的1/4周期即,π/2延迟的正相位数字信号,曲线图(g)图示了一阶高通滤波器的负相位数字信号。

此外,曲线图(h)图示了利用异或,对延迟的下边带正相位数字信号和上边带负相位数字信号计算出的包括较小短时脉冲波干扰的信号,曲线图(i)图示了通过抗尖峰脉冲滤波器的符号边缘信号。此外,曲线图(j)图示了通过d型触发器并解调的数据信号,最后曲线图(k)图示了恢复的数据时钟信号,

图5作为显示电路的稳定性虽低但简易的现有的发明的实施例,而图6作为显示权衡了电路的稳定性和简易性的本发明的实施例,相比于图5中标记的曲线图(h)的短时脉冲波干扰,图6中标记的曲线图(h)的短时脉冲波干扰变小,所述图6中标记的曲线图(i)中图示的符号边缘信号的脉冲幅度变大,可见电路显著地得到改善,从而显示出稳定的特性。

大体上,图示的各个信号显示为干净的信号,可确认解调信号解调为明确的信号。该技术为0.18μm技术,例如可在1gbps以上的高速操作中实现,也可在其以上的操作中进行解调的方式。

图7是用于说明本发明一实施例中,最大地考虑了电路的稳定性和良品率的低功率用宽带异步式bpsk解调电路中执行的解调方式的流程图,通过图1说明的bpsk解调电路的构成可执行各步骤。

将步骤310中调制的信号分离为上边带和下边带,可分别变换为数字信号,此时,利用截至频率为载波频率的一阶高通过滤器和一阶低通过滤器,分离为上边带和下边带,通过各自的差动输出比较器,可转换为数字信号,通过延迟电路,将下边带数字信号以载波频率的π/2延迟,并输出延迟的下边带数字信号,其中,延迟的下边带正相位数字信号和上边带负相位数字信号可作为一双信号,延迟的下边带负相位数字信号和上边带正相位数字信号可作为另一双信号而输出。

步骤320中将作为步骤310中输出的数字信号的延迟的下边带数字信号和上边带数字信号的相位差以180度对齐,以能够查找相位变化部分。步骤310中输出的信号中,延迟的下边带正相位数字信号和上边带负相位数字信号的相位差已经对齐为180度,从而比较该信号并可通过第一异或生成第一符号边缘信号。

步骤310中输出的信号中,由于延迟的下边带负相位数字信号和上边带正相位数字信号的相位差已经对齐为180度,从而可比较该信号并通过第二异或生成第二符号边缘信号,通过与门重叠第一符号边缘信号和第二符号边缘信号,从而减少差动输出比较器的输出基于半导体工艺的变化而生成的抖动,并生成第三符号边缘信号,该信号通过抗尖峰脉冲滤波器可生成短时脉冲波干扰被完全删除的符号边缘信号,

通过将所述延迟的下边带正相位数字信号输入数据d,将所述符号边缘信号输入时钟c的d型触发器,可对数据进行解调。

最后,步骤330中将步骤310中输出的信号即,延迟的下边带正相位数字信号和步骤320中解调的数据通过异非门,可恢复数字时钟。

图8是用于说明本发明一实施例中,通过删除一个延迟电路、与门及第二异或门,电路的稳定性虽低但简易的低功率用宽带异步式bpsk解调电路中执行的bpsk解调方式的流程图,其构成可包括边带分离及下边带信号延迟步骤410、数据解调步骤420、及数据时钟的恢复步骤430,各步骤可执行。

如上所述,通过本发明的实施例,可提供传送宽带数字数据,用于低功率且电路结构简单的异步式bpsk解调电路及其方法。而且,也可应用于低电耗元件的数字通信,也可提供应用于移动通信设备上的解调方式,适用于构建片上系统(soc),具有很高的简便性和经济性。

实施例涉及的异步式bpsk解调方法由通过各种电脑手段可运行的计算机程序指令形态实现,可在电脑可读性媒体记录。所述电脑可读性媒体可将程序指令、数据文件、数据结构等单独或者以组合的方式保存。所述媒体中记录的程序指令可以是专为实施例设计并构成的,也可以是为电脑软件技术人员所公知且可使用的。电脑可读性记录媒介例子包括硬盘、软盘及如磁盘的磁性媒体(magneticmedia)、如cd-rom、dvd的光记录媒体(opticalmedia),如光磁软盘(flopticaldisk)的磁光媒体(magneto-opticalmedia),及如只读性内存(rom)、随机可读性内存(ram)、闪存等的保存并执行程序指令的特别组成的硬件装置。程序指令的例子包括如汇编生成的机器语言编码,以及利用解释器可在电脑上运行的高级语言编码。所述的硬件装置为了执行实施例的操作,可由一个以上的软件模块驱动并组成,也可以具有相反的构成。

【用于发明实施的形态】

如上所述,虽然基于有限的实施例和附图对实施例进行了说明,对于本发明所属的技术领域具有通常知识的技术人员而言,依据所述记载可进行各种修改及改变。例如:所述的技术可以采用不同于所述方法的顺序执行,和/或所述的系统、结构、装置、回路等的组成要素可以采用不同于所述方法的形态结合或者组装,或者即使由其它组成要素或者等同物代替或者替换也能达到合适的结果。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1