基于VPX架构的B码对时方法与流程

文档序号:12490822阅读:来源:国知局

技术特征:

1.一种基于VPX架构的B码对时方法,其特征在于,包括以下步骤:

S1.B码发生器将产生的B码信息以422电平的方式发送到VPX架构的交换板上,交换板上FPGA中的B码解码器将输入进来的B码解出年月日时分秒的时间信息,并恢复出秒脉冲信号,交换板上FPGA中的授时寄存器组接收外部温补晶振发过来的时钟计数,并由秒脉冲信号来做清零处理;

S2.将交换板CPU设置为PCIE交换机的根结点RC,将刀片设置为非透明NT模式,FPGA的PCIE端口设置为端点EP模式,所述PCIE端口连接到交换板上的PCIE交换机上;

S3.当刀片需要对时时,通过PCIE总线的NT端口向FPGA的PCIE端口要当前的时间,刀片取到的时间即是经过对时的系统时间。

2.如权利要求1所述的方法,其特征在于,步骤S3中,当PCIE交换机出现故障时,通过交换板上FPGA的RapidIO交换机与刀片实现对等互连,当刀片需要对时时,主动从RapidIO交换机获取当前的时间。

3.如权利要求1或2所述的方法,其特征在于,步骤S3中,所述刀片向FPGA的PCIE端口要的当前时间是由FPGA与时统对时并守时的时间。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1