无源光网络,编解码确定方法及装置与流程

文档序号:17725145发布日期:2019-05-22 02:27阅读:136来源:国知局
无源光网络,编解码确定方法及装置与流程

本发明涉及光通信领域,具体而言,涉及一种无源光网络,编解码确定方法及装置。



背景技术:

相关技术的以太网无源光网络(ethernetpassiveopticalnetwork,简称epon)/千兆无源光网络(gigabit-capablepon,简称gpon)上行信道与下行信道都是使用rs(255,223)或者rs(255,239)的编码方式,并且上行信道与下行信道的码字长度、码率等参数都是一样的,其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223,同样rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239。但是随着50gbpsepon/gpon系统引进低密度奇偶校验码(lowdensityparitycheck-code,简称ldpc)编码,ldpc码字长度可以在一定范围内,根据上下行信道的业务需求而灵活调整。因而,相关技术中的上下行信道采用相同的编码方式已经不再满足引进ldpc编码的50gbpsepon/gpon系统的需求。并且,相关技术中的电气和电子工程师协会(instituteofelectricalandelectronicsengineers,简称ieee)标准提出的ldpc16k-bit的大码本方案,计算复杂度高,译码处理时延较大,有10us左右,对于时延敏感的高速业务,也是不可接受的。

针对相关技术中的上述技术问题,目前尚未提出有效的解决方案。



技术实现要素:

本发明实施例提供了一种无源光网络,编解码确定方法及装置,以至少解决相关技术中上下行信道编解码方式不够灵活的问题。

根据本发明的一个实施例,提供了一种无源光网络,包括:第一开关和第二开关;其中,第一开关用于控制位于无源光网络pon的下行信道中的下行编码器和下行解码器的工作状态;第二开关用于控制位于pon的上行信道中的上行编码器和上行解码器的工作状态。

可选地,下行编码器包括:下行rs编码器,下行低密度奇偶校验码ldpc编码器;下行解码器包括:下行rs解码器,下行ldpc解码器;上行编码器包括:上行rs编码器,上行ldpc编码器;上行解码器包括:上行rs解码器,上行ldpc解码器。

可选地,第一开关包括:第一子开关和第二子开关;第二开关包括:第三子开关和第四子开关;其中,第一子开关用于控制下行rs编码器和下行rs解码器的工作状态;第二子开关用于控制下行ldpc编码器和下行ldpc解码器的工作状态;第三子开关用于控制上行rs编码器和上行rs解码器的工作状态;第四子开关用于控制上行ldpc编码器和上行ldpc解码器的工作状态。

可选地,在第一子开关取值为第一指定值时,下行rs编码器和下行rs解码器的工作状态为进行工作;在第一子开关取值为第二指定值时,下行rs编码器和下行rs解码器的工作状态为停止工作;在第二子开关取值为第三指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为进行工作;在第二子开关取值为第四指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为停止工作;在第三子开关取值为第五指定值时,上行rs编码器和上行rs解码器的工作状态为进行工作;在第三子开关取值为第六指定值时,上行rs编码器和上行rs解码器的工作状态为停止工作;在第四子开关取值为第七指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为进行工作;在第四子开关取值为第八指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为停止工作。

可选地,在第一子开关取值为第一指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第七指定值时,下行rs编码器、下行ldpc编码器,下行rs解码器与下行ldpc解码器级联;上行rs编码器、上行ldpc编码器,上行rs解码器与上行ldpc解码器级联。

可选地,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器和下行ldpc解码器使用的码字字长位于2k比特到16k比特之间。

可选地,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第六指定值和第四子开关取值为第七指定值时,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器、下行ldpc解码器使用的码字长度为任意数。

可选地,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第八指定值时,上行rs编码器为rs(255,223)或rs(255,239);上行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

可选地,下行ldpc编码器和下行ldpc解码器使用的码字长度为任意数。

可选地,无源光网络还包括:光线路终端olt和光网络单元onu;其中,olt用于将以下至少之一指定信息传递给onu:第一子开关的信息,第二子开关的信息,第三子开关的信息,第四子开关的信息,上行rs编码器使用的编码方式与编码参数,下行rs编码器使用的编码方式与编码参数,上行ldpc编码器使用的编码方式与编码参数,下行ldpc编码器使用的编码方式与编码参数;onu用于接收olt传递的指定信息以及在正确接收信息的情况下向olt反馈用于指示onu已正确接收信息的确认信息。

可选地,在olt作为发射机,onu作为接收机的情况下,下行rs编码器和下行ldpc编码器位于olt中,下行rs解码器和下行ldpc解码器位于onu中;在olt作为接收机,onu作为发射机的情况下,上行rs编码器和上行ldpc编码器位于onu中,上行rs解码器和上行ldpc解码器位于olt中。

根据本发明的一个实施例,提供了一种编解码确定方法,包括:确定无源光网络中第一开关的状态和第二开关的状态;根据第一开关的状态确定下行信道中的编码方式和解码方式,以及根据第二开关的状态确定上行信道中的编码方式和解码方式。

可选地,下行信道中的编码方式通过位于下行信道中的下行编码器的工作状态确定,下行信道中的解码方式通过位于下行信道中的下行解码器的工作状态确定,上行信道中的编码方式通过位于上行信道中的上行编码器的工作状态确定,上行信道中的解码方式通过位于上行信道中的上行解码器的工作状态确定。

可选地,下行编码器包括:下行rs编码器,下行低密度奇偶校验码ldpc编码器;下行解码器包括:下行rs解码器,下行ldpc解码器;上行编码器包括:上行rs编码器,上行ldpc编码器;上行解码器包括:上行rs解码器,上行ldpc解码器。

可选地,第一开关包括:第一子开关和第二子开关;第二开关包括:第三子开关和第四子开关;其中,第一子开关用于控制下行rs编码器和下行rs解码器的工作状态;第二子开关用于控制下行ldpc编码器和下行ldpc解码器的工作状态;第三子开关用于控制上行rs编码器和上行rs解码器的工作状态;第四子开关用于控制上行ldpc编码器和上行ldpc解码器的工作状态。

可选地,在第一子开关取值为第一指定值时,下行rs编码器和下行rs解码器的工作状态为进行工作;在第一子开关取值为第二指定值时,下行rs编码器和下行rs解码器的工作状态为停止工作;在第二子开关取值为第三指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为进行工作;在第二子开关取值为第四指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为停止工作;在第三子开关取值为第五指定值时,上行rs编码器和上行rs解码器的工作状态为进行工作;在第三子开关取值为第六指定值时,上行rs编码器和上行rs解码器的工作状态为停止工作;在第四子开关取值为第七指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为进行工作;在第四子开关取值为第八指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为停止工作。

可选地,在第一子开关取值为第一指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第七指定值时,下行rs编码器、下行ldpc编码器,下行rs解码器与下行ldpc解码器级联;上行rs编码器、上行ldpc编码器,上行rs解码器与上行ldpc解码器级联。

可选地,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器和下行ldpc解码器使用的码字长度位于2k比特到16k比特之间。

可选地,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第六指定值和第四子开关取值为第七指定值时,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器、下行ldpc解码器使用的码字长度为任意数。

可选地,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第八指定值时,上行rs编码器为rs(255,223)或rs(255,239);上行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

可选地,下行ldpc编码器和下行ldpc解码器使用的码字长度为任意数。

根据本发明的一个实施例,提供了一种编解码确定装置,包括:第一确定模块,用于确定无源光网络中第一开关的状态和第二开关的状态;第二确定模块,用于根据第一开关的状态确定下行信道中的编码方式和解码方式,以及根据第二开关的状态确定上行信道中的编码方式和解码方式。

根据本发明的又一个实施例,还提供了一种存储介质,存储介质包括存储的程序,其中,程序运行时执行上述任一项的方法。

根据本发明的又一个实施例,还提供了一种处理器,所述处理器用于运行程序,其中,所述程序运行时执行上述任一项所述的方法。

通过本发明,由于在无源光网络中添加了第一开关和第二开关,其中,第一开关用于控制位于无源光网络pon的下行信道中的下行编码器和下行解码器的工作状态;第二开关用于控制位于pon的上行信道中的上行编码器和上行解码器的工作状态;进而可以通过第一开关来控制下行信道的编解码方式,通过第二开关来实现上行信道的编解码方式,进而可以使得上下行信道使用各自独立的编解码方式,进而增加了上下行编解码方式的灵活性,因此,可以解决相关技术中上下行信道编解码方式不够灵活的问题。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:

图1是根据本发明优选实施例提供的无源光网络的结构示意图;

图2是根据本发明实施例提供的编解码确定方法的流程示意图;

图3是根据本发明实施例的编解码确定装置的结构框图;

图4是根据本发明优选提供的rs编解码器与ldpc编解码器级联的结构示意图;

图5是根据本发明优选实施例提供的下行信道的rs编解码器开关为0,ldpc编解码器开关为1的结构示意图;

图6是根据本发明优选实施例提供的上行信道的rs编解码器开关为0,ldpc编解码器开关为1的结构示意图;

图7是根据本发明优选实施例提供的上行信道的rs编解码器开关为1,ldpc编解码器开关为0的结构示意图。

具体实施方式

下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。

实施例1

本发明实施例提供了一种无源光网络,其中,该无源光网络可以是数字以太网无源光纤网络(ethernetpassiveopticalnetwork,简称epon)/千兆无源光纤网络(gigabit-capablepon,简称gpon),具体地可以是引进了50gbps的epon/gpon系统,但并不限于此。

图1是根据本发明优选实施例提供的无源光网络的结构示意图,如图1所示,本发明实施例提供的无源光网络包括:第一开关10和第二开关12;其中,第一开关10用于控制位于无源光网络pon的下行信道中的下行编码器102和下行解码器104的工作状态;第二开关12用于控制位于pon的上行信道中的上行编码器122和上行解码器124的工作状态。

通过上述无源光网络,由于在上述无源光网络中添加了第一开关10和第二开关12,其中,第一开关10用于控制位于无源光网络pon的下行信道中的下行编码器102和下行解码器104的工作状态;第二开关12用于控制位于pon的上行信道中的上行编码器122和上行解码器124的工作状态;进而可以通过第一开关10来控制下行信道的编解码方式,通过第二开关12来实现上行信道的编解码方式,进而可以使得上下行信道使用各自独立的编解码方式,进而增加了上下行编解码方式的灵活性,因此,可以解决相关技术中上下行信道编解码方式不够灵活的问题。

需要说明的是,下行信道中的编码方式通过位于下行信道中的下行编码器102的工作状态确定,下行信道中的解码方式通过位于下行信道中的下行解码器104的工作状态确定,上行信道中的编码方式通过位于上行信道中的上行编码器122的工作状态确定,上行信道中的解码方式通过位于上行信道中的上行解码器124的工作状态确定。

需要说明的是,上述工作状态可以包括:进行工作和停止工作,但并不限于此。

需要说明的是,上述下行编码器可以包括:下行rs编码器,下行ldpc编码器;上述下行解码器可以包括:下行rs解码器,下行ldpc解码器;上述上行编码器可以包括:上行rs编码器,上行ldpc编码器;上述上行解码器可以包括:上行rs解码器,上行ldpc解码器。

在本发明的一个实施例中,上述第一开关10可以包括:第一子开关和第二子开关;第二开关20可以包括:第三子开关和第四子开关;其中,第一子开关用于控制下行rs编码器和下行rs解码器的工作状态;第二子开关用于控制下行ldpc编码器和下行ldpc解码器的工作状态;第三子开关用于控制上行rs编码器和上行rs解码器的工作状态;第四子开关用于控制上行ldpc编码器和上行ldpc解码器的工作状态。

需要说明的是,上述第一开关10,第一子开关、第二子开关,第二开关20、第三子开关和第四子开关都可以是数字开关,需要说明的是,上述第一子开关和第三子开关可以为rs编解码器开关,上述第二子开关和第四子开关可以是ldpc编解码器开关,但并不限于此。

需要说明的是,在第一子开关取值为第一指定值时,下行rs编码器和下行rs解码器的工作状态为进行工作;在第一子开关取值为第二指定值时,下行rs编码器和下行rs解码器的工作状态为停止工作;在第二子开关取值为第三指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为进行工作;在第二子开关取值为第四指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为停止工作;在第三子开关取值为第五指定值时,上行rs编码器和上行rs解码器的工作状态为进行工作;在第三子开关取值为第六指定值时,上行rs编码器和上行rs解码器的工作状态为停止工作;在第四子开关取值为第七指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为进行工作;在第四子开关取值为第八指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为停止工作。

需要说明的是,上述第一指定值、上述第三指定值,上述第五指定值、上述第七指定值可以是相同,也可以不同;上述第二指定值、上述第四指定值,上述第六指定值、上述第八指定值可以是相同,也可以不同。

在本发明的一个实施例中,在第一子开关取值为第一指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第七指定值时,下行rs编码器、下行ldpc编码器,下行rs解码器与下行ldpc解码器级联;上行rs编码器、上行ldpc编码器,上行rs解码器与上行ldpc解码器级联。通过上述编码器、解码器的级联可以避免由于码字字长比较小(ber=10^(-10)以下)容易出现错误平层(error-floor)的问题。

需要说明的是,上述上行rs编码器为rs(255,223)或rs(255,239);上行rs解码器为rs(255,223)或rs(255,239);下行rs编码器为rs(255,223)或rs(255,239);下行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

需要说明的是,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器和下行ldpc解码器使用的码字字长位于2k比特到16k比特之间。通过使用的码字字长位于2k比特到16k比特之间,即可以使用较小的码字字长,进而可以降低译码处理的时延。

在本发明的一个实施例中,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第六指定值和第四子开关取值为第七指定值时,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器、下行ldpc解码器使用的码字长度为任意数。即上述上行ldpc编码器、上行ldpc解码器、下行ldpc编码器、下行ldpc解码器可以使用所有的码字字长。

在本发明的一个实施例中,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第八指定值时,上行rs编码器为rs(255,223)或rs(255,239);上行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。通过这种方式实现了上下行信道使用的编解码方式不同。

需要说明的是,下行ldpc编码器和下行ldpc解码器使用的码字长度为任意数。

在本发明的一个实施例中,上述无源光网络还可以包括:光线路终端olt和光网络单元onu;其中,olt用于将以下至少之一指定信息传递给onu:第一子开关的信息,第二子开关的信息,第三子开关的信息,第四子开关的信息,上行rs编码器使用的编码方式与编码参数,下行rs编码器使用的编码方式与编码参数,上行ldpc编码器使用的编码方式与编码参数,下行ldpc编码器使用的编码方式与编码参数;onu用于接收olt传递的指定信息以及在正确接收信息的情况下向olt反馈用于指示onu已正确接收信息的确认信息。

需要说明的是,上述第一子开关的信息可以包括:第一子开关,第一子开关的功能以及第一子开关的取值,但并不限于此。上述第二子开关的信息可以包括:第二子开关,第二子开关的功能以及第二子开关的取值,但并不限于此;上述第三子开关的信息可以包括:第三子开关,第三子开关的功能以及第三子开关的取值,但并不限于此;上述第四子开关的信息可以包括:第四子开关,第四子开关的功能以及第四子开关的取值,但并不限于此。

需要说明的是,在olt作为发射机,onu作为接收机的情况下,下行rs编码器和下行ldpc编码器位于olt中,下行rs解码器和下行ldpc解码器位于onu中;在olt作为接收机,onu作为发射机的情况下,上行rs编码器和上行ldpc编码器位于onu中,上行rs解码器和上行ldpc解码器位于olt中。

实施例2

本发明实施例还提供了一种编解码确定方法的方法实施例,该实施例可以应用于上述实施例1所述的无源光网络中,图2是根据本发明实施例提供的编解码确定方法的流程示意图,如图2所示,该方法包括:

步骤s202,确定无源光网络中第一开关的状态和第二开关的状态;

步骤s204,根据第一开关的状态确定下行信道中的编码方式和解码方式,以及根据第二开关的状态确定上行信道中的编码方式和解码方式。

通过上述方法,由于在上述无源光网络中添加了第一开关和第二开关,其中,通过第一开关的状态和第二开关的状态分别确定下行信道中的编解码方式和上行信道中的编解码方式,进而可以使得上下行信道使用各自独立的编解码方式,进而增加了上下行编解码方式的灵活性,因此,可以解决相关技术中上下行信道编解码方式不够灵活的问题。

需要说明的是,下行信道中的编码方式通过位于下行信道中的下行编码器的工作状态确定,下行信道中的解码方式通过位于下行信道中的下行解码器的工作状态确定,上行信道中的编码方式通过位于上行信道中的上行编码器的工作状态确定,上行信道中的解码方式通过位于上行信道中的上行解码器的工作状态确定。

需要说明的是,上述工作状态可以包括:进行工作和停止工作,但并不限于此。

需要说明的是,上述下行编码器可以包括:下行rs编码器,下行低密度奇偶校验码ldpc编码器;上述下行解码器可以包括:下行rs解码器,下行ldpc解码器;上述上行编码器可以包括:上行rs编码器,上行ldpc编码器;上述上行解码器可以包括:上行rs解码器,上行ldpc解码器。

在本发明的一个实施例中,第一开关可以包括:第一子开关和第二子开关;第二开关可以包括:第三子开关和第四子开关;其中,第一子开关用于控制下行rs编码器和下行rs解码器的工作状态;第二子开关用于控制下行ldpc编码器和下行ldpc解码器的工作状态;第三子开关用于控制上行rs编码器和上行rs解码器的工作状态;第四子开关用于控制上行ldpc编码器和上行ldpc解码器的工作状态。

需要说明的是,上述第一开关,第一子开关、第二子开关,第二开关、第三子开关和第四子开关都可以是数字开关,需要说明的是,上述第一子开关和第三子开关可以为rs编解码器开关,上述第二子开关和第四子开关可以是ldpc编解码器开关,但并不限于此。

需要说明的是,在第一子开关取值为第一指定值时,下行rs编码器和下行rs解码器的工作状态为进行工作;在第一子开关取值为第二指定值时,下行rs编码器和下行rs解码器的工作状态为停止工作;在第二子开关取值为第三指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为进行工作;在第二子开关取值为第四指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为停止工作;在第三子开关取值为第五指定值时,上行rs编码器和上行rs解码器的工作状态为进行工作;在第三子开关取值为第六指定值时,上行rs编码器和上行rs解码器的工作状态为停止工作;在第四子开关取值为第七指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为进行工作;在第四子开关取值为第八指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为停止工作。

需要说明的是,上述第一指定值、上述第三指定值,上述第五指定值、上述第七指定值可以是相同,也可以不同;上述第二指定值、上述第四指定值,上述第六指定值、上述第八指定值可以是相同,也可以不同。

在本发明的一个实施例中,在第一子开关取值为第一指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第七指定值时,下行rs编码器、下行ldpc编码器,下行rs解码器与下行ldpc解码器级联;上行rs编码器、上行ldpc编码器,上行rs解码器与上行ldpc解码器级联。通过上述编码器、解码器的级联可以避免由于码字字长比较小(ber=10^(-10)以下)容易出现错误平层(error-floor)的问题。

需要说明的是,上述上行rs编码器为rs(255,223)或rs(255,239);上述上行rs解码器为rs(255,223)或rs(255,239);上述下行rs编码器为rs(255,223)或rs(255,239);上述下行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

需要说明的是,上述上行ldpc编码器、上行ldpc解码器、下行ldpc编码器和下行ldpc解码器使用的码字长度位于2k比特到16k比特之间。即可以使用较小的码字字长,进而可以降低译码处理的时延。

在本发明的一个实施例中,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第六指定值和第四子开关取值为第七指定值时,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器、下行ldpc解码器使用的码字长度为任意数。

在本发明的一个实施例中,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第八指定值时,上行rs编码器为rs(255,223)或rs(255,239);上行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

需要说明的是,下行ldpc编码器和下行ldpc解码器使用的码字长度为任意数。

在本发明的一个实施例中,上述无源光网络还可以包括:光线路终端olt和光网络单元onu;在上述步骤s202之前,上述方法还可以包括:olt与onu进行协商;具体地,包括:

olt将以下至少之一指定信息传递给onu:第一子开关的信息,第二子开关的信息,第三子开关的信息,第四子开关的信息,上行rs编码器使用的编码方式与编码参数,下行rs编码器使用的编码方式与编码参数,上行ldpc编码器使用的编码方式与编码参数,下行ldpc编码器使用的编码方式与编码参数;onu接收olt传递的指定信息以及在正确接收信息的情况下向olt反馈用于指示onu已正确接收信息的确认信息。

需要说明的是,上述第一子开关的信息可以包括:第一子开关,第一子开关的功能以及第一子开关的取值,但并不限于此。上述第二子开关的信息可以包括:第二子开关,第二子开关的功能以及第二子开关的取值,但并不限于此;上述第三子开关的信息可以包括:第三子开关,第三子开关的功能以及第三子开关的取值,但并不限于此;上述第四子开关的信息可以包括:第四子开关,第四子开关的功能以及第四子开关的取值,但并不限于此。

需要说明的是,在olt作为发射机,onu作为接收机的情况下,下行rs编码器和下行ldpc编码器位于olt中,下行rs解码器和下行ldpc解码器位于onu中;在olt作为接收机,onu作为发射机的情况下,上行rs编码器和上行ldpc编码器位于onu中,上行rs解码器和上行ldpc解码器位于olt中。

可选地,上述步骤的执行主体可以为olt,也可以是onu等,但不限于此。

通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如rom/ram、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。

实施例3

在本实施例中还提供了一种编解码确定装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。

图3是根据本发明实施例的编解码确定装置的结构框图,如图3所示,该装置包括:

第一确定模块32,用于确定无源光网络中第一开关的状态和第二开关的状态;

第二确定模块34,与上述第一确定模块32连接,用于根据第一开关的状态确定下行信道中的编码方式和解码方式,以及根据第二开关的状态确定上行信道中的编码方式和解码方式。

通过上述装置,由于在上述无源光网络中添加了第一开关和第二开关,其中,通过第一开关的状态和第二开关的状态分别确定下行信道中的编解码方式和上行信道中的编解码方式,进而可以使得上下行信道使用各自独立的编解码方式,进而增加了上下行编解码方式的灵活性,因此,可以解决相关技术中上下行信道编解码方式不够灵活的问题。

需要说明的是,下行信道中的编码方式通过位于下行信道中的下行编码器的工作状态确定,下行信道中的解码方式通过位于下行信道中的下行解码器的工作状态确定,上行信道中的编码方式通过位于上行信道中的上行编码器的工作状态确定,上行信道中的解码方式通过位于上行信道中的上行解码器的工作状态确定。

需要说明的是,上述工作状态可以包括:进行工作和停止工作,但并不限于此。

需要说明的是,上述下行编码器可以包括:下行rs编码器,下行低密度奇偶校验码ldpc编码器;上述下行解码器可以包括:下行rs解码器,下行ldpc解码器;上述上行编码器可以包括:上行rs编码器,上行ldpc编码器;上述上行解码器可以包括:上行rs解码器,上行ldpc解码器。

在本发明的一个实施例中,第一开关可以包括:第一子开关和第二子开关;第二开关可以包括:第三子开关和第四子开关;其中,第一子开关用于控制下行rs编码器和下行rs解码器的工作状态;第二子开关用于控制下行ldpc编码器和下行ldpc解码器的工作状态;第三子开关用于控制上行rs编码器和上行rs解码器的工作状态;第四子开关用于控制上行ldpc编码器和上行ldpc解码器的工作状态。

需要说明的是,上述第一开关,第一子开关、第二子开关,第二开关、第三子开关和第四子开关都可以是数字开关,需要说明的是,上述第一子开关和第三子开关可以为rs编解码器开关,上述第二子开关和第四子开关可以是ldpc编解码器开关,但并不限于此。

需要说明的是,在第一子开关取值为第一指定值时,下行rs编码器和下行rs解码器的工作状态为进行工作;在第一子开关取值为第二指定值时,下行rs编码器和下行rs解码器的工作状态为停止工作;在第二子开关取值为第三指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为进行工作;在第二子开关取值为第四指定值时,下行ldpc编码器和下行ldpc解码器的工作状态为停止工作;在第三子开关取值为第五指定值时,上行rs编码器和上行rs解码器的工作状态为进行工作;在第三子开关取值为第六指定值时,上行rs编码器和上行rs解码器的工作状态为停止工作;在第四子开关取值为第七指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为进行工作;在第四子开关取值为第八指定值时,上行ldpc编码器和上行ldpc解码器的工作状态为停止工作。

需要说明的是,上述第一指定值、上述第三指定值,上述第五指定值、上述第七指定值可以是相同,也可以不同;上述第二指定值、上述第四指定值,上述第六指定值、上述第八指定值可以是相同,也可以不同。

在本发明的一个实施例中,在第一子开关取值为第一指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第七指定值时,下行rs编码器、下行ldpc编码器,下行rs解码器与下行ldpc解码器级联;上行rs编码器、上行ldpc编码器,上行rs解码器与上行ldpc解码器级联。通过上述编码器、解码器的级联可以避免由于码字字长比较小(ber=10^(-10)以下)容易出现错误平层(error-floor)的问题。

需要说明的是,上述上行rs编码器为rs(255,223)或rs(255,239);上述上行rs解码器为rs(255,223)或rs(255,239);上述下行rs编码器为rs(255,223)或rs(255,239);上述下行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

需要说明的是,上述上行ldpc编码器、上行ldpc解码器、下行ldpc编码器和下行ldpc解码器使用的码字长度位于2k比特到16k比特之间。即可以使用较小的码字字长,进而可以降低译码处理的时延。

在本发明的一个实施例中,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第六指定值和第四子开关取值为第七指定值时,上行ldpc编码器、上行ldpc解码器、下行ldpc编码器、下行ldpc解码器使用的码字长度为任意数。

在本发明的一个实施例中,在第一子开关取值为第二指定值,第二子开关取值为第三指定值,第三子开关取值为第五指定值和第四子开关取值为第八指定值时,上行rs编码器为rs(255,223)或rs(255,239);上行rs解码器为rs(255,223)或rs(255,239);其中,rs(255,223)表示编码后的码字长度为255,编码前的信息比特数为223的编码器,rs(255,239)表示编码后的码字长度为255,编码前的信息比特数为239的编码器。

需要说明的是,下行ldpc编码器和下行ldpc解码器使用的码字长度为任意数。

需要说明的是,上述装置可以位于olt中,也可以位于onu中,但并不限于此。

需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。

实施例4

本发明的实施例还提供了一种存储介质,该存储介质包括存储的程序,其中,上述程序运行时执行上述任一项所述的方法。

可选地,在本实施例中,上述存储介质可以包括但不限于:u盘、只读存储器(read-onlymemory,简称为rom)、随机存取存储器(randomaccessmemory,简称为ram)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。

本发明的实施例还提供了一种处理器,该处理器用于运行程序,其中,该程序运行时执行上述任一项方法中的步骤。

可选地,本实施例中的具体示例可以参考上述实施例及可选实施方式中所描述的示例,本实施例在此不再赘述。

为了更好地理解本发明,以下结合优选的实施例对本发明做进一步描述。

本发明优选实施例提供了一种优选的方案:在下行信道增加rs编解码器开关(相当于上述第一子开关、第三子开关)、ldpc编解码器开关(相当于上述第二子开关、第四子开关);在上行信道增加rs编解码器开关、ldpc编解码器开关。下行信道与上行信道可以使用不同的编码方式,开关=1,表示编解码器工作;开关=0,表示编解码器关闭。需要说明的是,上述1可以相当于上述第一指定值,第三指定值,第五指定值,第七指定值,上述0可以相当于上述第二指定值,第四指定值,第六指定值,第八指定值。

需要说明的是:rs编解码器与交织器沿用原有协议的编码、交织方式;当rs编解码器被关闭时,ldpc编解码器可以利用原有的交织器与解交织器;当ldpc编解码器被关闭时,50gbpsepon/gpon系统可以无缝回退到10gbpsepon/gpon系统。

需要说明的是,rs编解码器开关=1,ldpc编解码器开关=1时,rs编码器与ldpc编解码器级联。这时,rs编解码器沿用原有的rs(255,223)或者rs(255,239);ldpc编解码器可以使用2k-bit到16k-bit之间的更小码字字长。既降低了译码处理时延,也通过级联rs编解码器解决了小字长@ber=10^(-10)以下容易出现error-floor的问题。图4是根据本发明优选提供的rs编解码器与ldpc编解码器级联的结构示意图。

需要说明的是,该优选实施例中,上行信道与下行信道使用各自独立的编码方式与编码参数,光线路终端(opticallineterminal,简称olt)将下行信道rs编解码器开关、ldpc编解码器开关、rs(n1,k1)、ldpc(n2,k2),上行信道rs编解码器开关、ldpc编解码器开关、rs(n3,k3)、ldpc(n4,k4)的开关信息和(n1,k1),(n2,k2),(n3,k3),(n4,k4)等参数信息传递给onu,光网络单元(opticalnetworkunit,简称onu)如果正确接收,则反馈ack信息给olt。nx表示编码后的码字长度,kx表示编码前的信息比特数。

优选实施例一:

在下行信道增加rs编解码器开关、ldpc编解码器开关;在上行信道增加rs编解码器开关、ldpc编解码器开关。

rs编解码器开关=1,ldpc编解码器开关=1时,rs编码器与ldpc编解码器级联。这时,rs编解码器沿用原有的rs(255,223)或者rs(255,239);

ldpc编解码器可以使用2k-bit到16k-bit之间的更小码字字长。既降低了译码器的处理时延,也通过级联rs编解码器解决了小字长@ber=10^(-10)以下容易出现error-floor的问题。

rs编解码器与ldpc编解码器级联的结构如图4所示。

olt将下行信道rs编解码器开关、ldpc编解码器开关、ldpc(n2,k2),上行信道rs编解码器开关、ldpc编解码器开关、ldpc(n4,k4)的开关信息和(n2,k2),(n4,k4)等参数信息传递给onu,onu如果正确接收,则反馈ack信息给olt。nx表示编码后的码字长度,kx表示编码前的信息比特数。

优选实施例二:

在下行信道增加rs编解码器开关、ldpc编解码器开关;在上行信道增加rs编解码器开关、ldpc编解码器开关。

下行信道rs编解码器开关=0,ldpc编解码器开关=1;

上行信道rs编解码器开关=0,ldpc编解码器开关=1;

ldpc编解码器可以使用所有的码字字长,并且利用原有协议的交织器与解交织器。

下行信道的ldpc编解码器与上行信道的ldpc编解码器结构如图5、6所示,其中,图5是根据本发明优选实施例提供的下行信道的rs编解码器开关为0,ldpc编解码器开关为1的结构示意图,图6是根据本发明优选实施例提供的上行信道的rs编解码器开关为0,ldpc编解码器开关为1的结构示意图。

olt将下行信道rs编解码器开关、ldpc编解码器开关、ldpc(n2,k2),上行信道rs编解码器开关、ldpc编解码器开关、ldpc(n4,k4)的开关信息和(n2,k2),(n4,k4)等参数信息传递给onu,onu如果正确接收,则反馈ack信息给olt。nx表示编码后的码字长度,kx表示编码前的信息比特数。

优选实施例三:

在下行信道增加rs编解码器开关、ldpc编解码器开关;在上行信道增加rs编解码器开关、ldpc编解码器开关。

下行信道rs编解码器开关=0,ldpc编解码器开关=1;

上行信道rs编解码器开关=1,ldpc编解码器开关=0;

这时,上行信道的rs编解码器沿用原有的rs(255,223)或者rs(255,239),既可以利用rs码很好地克服上行突发错误的特性,也可以利用rs译码器处理时延低的特性;

下行信道ldpc编解码器可以使用所有的码字字长,适合于下行业务块长大的特点。

下行信道的ldpc编解码器与上行信道的rs编解码器结构如图5、7所示,其中,图7是根据本发明优选实施例提供的上行信道的rs编解码器开关为1,ldpc编解码器开关为0的结构示意图。

olt将下行信道rs编解码器开关、ldpc编解码器开关、ldpc(n2,k2),上行信道rs编解码器开关、ldpc编解码器开关的开关信息和(n2,k2)等参数信息传递给onu,onu如果正确接收,则反馈ack信息给olt。nx表示编码后的码字长度,kx表示编码前的信息比特数。

显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。

以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1