深海传感器数据的网口传输电路的制作方法

文档序号:13940450阅读:327来源:国知局
深海传感器数据的网口传输电路的制作方法

本实用新型属于海底数据传输技术领域,具体涉及一种微型的海底多传感器大数据传输和存储电路。



背景技术:

21世纪的到来,由于陆地资源的日益枯竭和日益增长的能耗需求,人类的探索中心逐渐从陆地转到海洋世界。近年来,深海勘探技术蓬勃发展。现如今在深海海洋环境的地质勘探中,多传感器搭载在水下载体上协同作业观测以分析获得更为精准的勘探结果,这样的做法越来越成为深海探索的一种趋势。其中多传感器包括温度传感器,浊度传感器、深度传感器和磁力计等。随着平台搭载的传感器数量的增多,平台定期所产生的观测数据也在不断增加,尤其是使用摄像头观测。因此对于水下实时观测信息的传输来说,网络传输技术可以满足大数据传输的需求。

21世纪初,随着各个海洋强国纷纷制定或调整海洋发展战略计划和科技政策,以确保在海洋竞争中占据先机,多个国家和地区相继投入巨资建立了深海环境观测网络,对海洋进行实时原位观测随时接收海底的信息。美国、欧洲、日本等国家和地区在海底观测网络的建设方面已经先行一步,取得了可喜进展,主要包括日本ARENA计划、加拿大VENUS计划、美国夏威夷H2O计划、LEO-15生态环境海底观测站等。在一批科学家的呼吁和建议之下,我国也有了建设属于自己的海底观测网的设想。2011年,同济大学东海海底观测网项目被列为上海市”十二五”科技发展计划。在真正实施海底观测网铺设之前,一些关键问题、关键技术有待去解决和攻克。《海底长期观测网络试验节点关键技术》项目紧密配合我国对深海长期探测的迫切需要,开展海底长期观测网络试验节点组网关键技术研究。为了降低海底长期观测网数据传输技术的成本,保证观测平台长时间可靠地进行水下信息采集和快速传递,小体积、低成本大数据传输电路的研制显得十分重要。



技术实现要素:

本实用新型针对现有技术的不足,提出了一种深海传感器数据的网口传输电路,包括:电源电路、传感器数据传输电路、数据存储电路、信号滤波电路、主控电路;

电源电路包括:+5V输出电源电路和+3.3V输出电源电路;电源电路负责提供后续电路提供纹波较小的5V和3.3V;其中+5V为缓冲电压,+3.3V为主控芯片和网口驱动芯片供电;

+5V输出电源电路,包括:第一非极性电容C1、第二非极性电容C2、第三非极性电容C3、第四非极性电容C4、第一极性电容Cp1、第二极性电容Cp2、第三极性电容Cp3、第一电阻R1、第二电阻R2、第三电阻R3、第一肖特基二极管D1、第二肖特基二极管D2、第一电感L1、第一开关电源IC1;所述的第一开关电源IC1型号为TPS5420;

输入电源正极接入接插件的1号引脚与第一肖特基二极管D1的阳极连接,输入电源负极接入接插件的2号引脚并接地;第一肖特基二极管D1的阴极与第一极性电容Cp1的正极、第一非极性电容C1的一端、第二非极性电容C2的一端、第一开关电源IC1的7脚连接;第一极性电容Cp1的负极与第一非极性电容C1的另一端、第二非极性电容C2的另一端、第一开关电源IC1的6脚、第二电阻R2的一端、第二极性电容Cp2的负极、第三极性电容Cp3的负极、第四非极性电容C4的一端连接并接地;第一开关电源IC1的1脚与第三非极性电容C3的一端连接,第三非极性电容C3的另一端与第一开关电源IC1的8脚、第一电感L1的一端、第二肖特基二极管D2的阴极连接;第一电感L1的另一端与第一电阻R1的一端、第二极性电容Cp2的正极、第三极性电容Cp3的正极、第四非极性电容C4的另一端、第三电阻R3的一端连接;第一开关电源IC1的4脚与第一电阻R1的另一端、第二电阻R2另一端连接;第一开关电源IC1的5脚、3脚、2脚皆架空;

+3.3V输出电源电路,包括:第五非极性电容C5、第四极性电容Cp4、第四电阻R4、第五电阻R5、第一发光二极管LED1、第二开关电源芯片IC2;所述的第二开关电源芯片IC2型号为AMS117-3.3;

第二开关电源芯片IC2的3脚与第三电阻R3的另一端连接;第二开关电源芯片IC2的1脚与第四极性电容Cp4的负极、第五非极性电容C5的一端、第一发光二极管LED1的阴极连接并接地,第一发光二极管LED1的阳极与第四电阻R4的一端连接;第二开关电源芯片IC2的2脚与第二开关电源芯片IC2的4脚、第四极性电容Cp4的正极、第五非极性电容C5的另一端、第四电阻R4的另一端、第五电阻R5的一端连接;第五电阻R5的另一端输出3.3V;

传感器数据传输电路,包括:第六非极性电容C6、第七非极性电容C7、第八非极性电容C8、第九非极性电容C9、第十非极性电容C10、第十一非极性电容C11、第十二非极性电容C12、第十三非极性电容C13、第十四非极性电容C14、第十五非极性电容C15、第十六非极性电容C16、第十七非极性电容C17、第五极性电容Cp5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第十八电阻R18、第十九电阻R19、第二十电阻R20、第二十一电阻R21、第二十二电阻R22、第二十三电阻R23、第二十四电阻R24、第二十五电阻R25、第二十六电阻R26、第二十七电阻R27、第二十八电阻R28、第一开关K1、网络接口P1、有源晶振IC4、网口驱动芯片IC3;所述的网口驱动芯片IC3的型号为DP83848;

第七电阻R7的一端与网口驱动芯片IC3的2脚连接,第八电阻R8的一端与接网口驱动芯片IC3的3脚连接,第九电阻R9的一端与网口驱动芯片IC3的4脚连接;第十电阻R10的一端接输出电源3.3V,第十电阻R10的另一端与第十一电阻R11的一端、网口驱动芯片IC3的40脚连接。第十二电阻R12的一端与网口驱动芯片IC3的43脚连接,第十三电阻R13的一端与网口驱动芯片IC3的44脚连接;第十四电阻R14的一端与网口驱动芯片IC3的39脚连接,第十四电阻R14的另一端接输出电源3.3V;第十五电阻R15的一端与第十六电阻R16的一端、网口驱动芯片IC3的30脚连接;第十六电阻R16的另一端接输出电源3.3V;第六电阻R6的一端与第六非极性电容C6的一端、第一开关K1的一端、网口驱动芯片IC3的29脚连接;第六非极性电容C6的另一端与第一开关K1的另一端连接并接地;第十七电阻R17的一端与第十八电阻R18的一端、网口驱动芯片IC3的7脚连接,第十八电阻R18的另一端接输出电源3.3V;晶振IC4的4脚与第七非极性电容C7的一端连接并接输出电源3.3V;第七非极性电容C7的另一端接地;晶振IC4的1脚架空,晶振IC4的2脚接地;晶振IC4的3脚与第十九电阻R19的一端连接,第十九电阻R19的另一端与网口驱动芯片IC3的34脚连接;网口驱动芯片IC3的25脚作为一个频率测试点;第二十电阻R20的一端与网口驱动芯片IC3的24脚连接,第二十电阻R20的另一端接地;第八非极性电容C8的一端与第九非极性电容C9的一端、第十非极性电容C10的一端、第五极性电容Cp5的正极、网口驱动芯片IC3的37脚、网口驱动芯片IC3的18脚、网口驱动芯片IC3的23脚连接;第八非极性电容C8的另一端与第九非极性电容C9的另一端、第十非极性电容C10的另一端、第五极性电容Cp5的负极连接并接地;网口驱动芯片IC3的17脚与第二十一电阻R21的一端、网络接口P1的1脚连接;第二十一电阻R21的另一端与第二十二电阻R22的一端、第十一非极性电容C11的一端连接并接输出电源3.3V;第十一非极性电容C11的另一端接地;网口驱动芯片IC3的16脚与第二十二电阻R22的另一端、网络接口P1的2脚连接;网口驱动芯片IC3的14脚与第二十三电阻R23的一端、网络接口P1的3脚连接;第二十三电阻R23的另一端与第二十四电阻R24的一端、第十二非极性电容C12的一端连接并接输出电源3.3V;第十二非极性电容C12的另一端接地;网口驱动芯片IC3的13脚与第二十四电阻R24的另一端、网络接口P1的6脚连接;网络接口P1的9脚和12脚接输出电源3.3V;网络接口P1的4脚与网络接口P1的5脚、第十三非极性电容C13的一端、第十四非极性电容C14的一端连接并接;第十三非极性电容C13的另一端与第十四非极性电容C14的另一端、网络接口P1的13脚连接并接地;第二十五电阻R25的一端与网口驱动芯片IC3的26脚连接,第二十五电阻R25的另一端与网络接口P1的10脚连接;第二十六电阻R26的一端与网口驱动芯片IC3的28脚连接,第二十六电阻R26的另一端与网络接口P1的11脚连接;第二十七电阻R27的一端与网口驱动芯片IC3的21脚连接,第二十七电阻R27的另一端接输出电源3.3V;第二十八电阻R28的一端与网口驱动芯片IC3的20脚连接,第二十八电阻R28的另一端接输出电源3.3V;网口驱动芯片IC3的22脚、32脚、48脚与第十五非极性电容C15的一端、第十六非极性电容C16的一端、第十七非极性电容C17的一端连接并接输出电源3.3V;第十五非极性电容C15的另一端与第十六非极性电容C16的另一端、第十七非极性电容C17的另一端连接并接地;网口驱动芯片IC3的19脚,15脚,35脚,47脚,36脚连接并接地;

传感器数据存储电路,包括:第十八非极性电容C18、第十九非极性电容C19、第二十九电阻R29、第三十电阻R30、第三十一电阻R31、第三十二电阻R32、SD卡槽TF1;

第十八非极性电容C18的一端接地,第十八非极性电容C18的另一端与第二十九电阻R29的一端、第三十电阻R30的一端、第三十一电阻R31的一端、第三十二电阻R32的一端连接并接输出电源3.3V;第二十九电阻R29的另一端与SD卡槽TF1的2脚连接,第三十电阻R30的另一端与SD卡槽TF1的3脚连接,第三十一电阻R31的另一端与SD卡槽TF1的5脚连接,第三十二电阻R32的另一端与SD卡槽TF1的7脚连接;第十九非极性电容C19的一端与SD卡槽TF1的4脚连接并接输出电源3.3V;第十九非极性电容C19的另一端与SD卡槽TF1的6脚连接并接地;SD卡槽TF1的1脚、8脚、9脚皆架空;

传感器数据滤波电路,包括:第二十非极性电容C20、第二十一非极性电容C21、第二十二非极性电容C22、第三十三电阻R33、第三十四电阻R34、第三十五电阻R35、第一运算放大器芯片IC5、第二运算放大器芯片IC6;所述的第一运算放大器芯片IC5的型号为OPA2376,第二运算放大器芯片IC6的型号为OPA376;

第一运算放大器芯片IC5的8脚与第二十非极性电容C20的一端连接并接输出电源3.3V;第二十非极性电容C20的另一端接地;第一运算放大器芯片IC5的2脚与第一运算放大器芯片IC5的1脚、第三十四电阻R34的一端连接;第一运算放大器芯片IC5的3脚与第三十三电阻R33的一端连接,第三十三电阻R33的另一端作为传感器数据输入;第一运算放大器芯片IC5的4脚接地;第三十四电阻R34的另一端与第三十五电阻R35的一端、第二十一非极性电容C21的一端连接;第二运算放大器芯片IC6的6脚与第二运算放大器芯片IC6的7脚、第二十一非极性电容C21的另一端连接;第二运算放大器芯片IC6的5脚与第三十五电阻R35的另一端、第二十二非极性电容C22的一端连接;第二十二非极性电容C22的另一端接地;

主控电路,包括:第二十三非极性电容C23、第二十四非极性电容C24、第二十五非极性电容C25、第二十六非极性电容C26、第二十七非极性电容C27、第三十六电阻R36、第三十七电阻R37、晶振Y1、第二开关K2、主控芯片IC5;所述的主控芯片IC5型号为STM32F407VET6;

主控芯片IC5的24脚与网口驱动芯片IC3的34脚连接,主控芯片IC5的25脚与第十五电阻R15的另一端连接,主控芯片IC5的32脚与第十一电阻R11的另一端连接;主控芯片IC5的35脚与第十七电阻R17的另一端连接;主控芯片IC5的48脚与第七电阻R7的另一端连接,主控芯片IC5的51脚与第八电阻R8的另一端连接,主控芯片IC5的52脚与第九电阻R9的另一端连接;主控芯片IC5的12脚与晶振Y1的一端、第二十三非极性电容C23的一端连接;主控芯片IC5的13脚与晶振Y1的另一端、第二十四非极性电容C24的一端连接;第二十三非极性电容C23的另一端与第二十四非极性电容C24的另一端连接并接地;主控芯片IC5的21脚与主控芯片IC5的22脚连接并接输出电源3.3V;主控芯片IC5的50脚、75脚、100脚、28脚、11脚、19脚连接并接输出电源3.3V;主控芯片IC5的6脚与第二运算放大器芯片IC6的7脚连接;主控芯片IC5的49脚与第二十五非极性电容C25的一端连接;主控芯片IC5的73脚与第二十六非极性电容C26的一端连接;第二十五非极性电容C25的另一端与第二十六非极性电容C26的另一端连接并接地;主控芯片IC5的16脚与网口驱动芯片IC3的31脚连接;主控芯片IC5的33脚与第十二电阻R12的另一端连接,主控芯片IC5的34脚与第十三电阻R13的另一端连接;主控芯片IC5的41脚与SD卡槽TF1的2脚连接,主控芯片IC5的42脚与SD卡槽TF1的3脚连接,主控芯片IC5的43脚与SD卡槽TF1的5脚连接,主控芯片IC5的44脚与SD卡槽TF1的7脚连接;主控芯片IC5的14脚与第二十七非极性电容C27的一端、第三十六电阻R36的一端、第二开关K2的一端连接;第三十六电阻R36的另一端接输出电源3.3V;第二十七非极性电容C27的另一端与第二开关K2的另一端连接并接地;主控芯片IC5的94脚与第三十七电阻R37的一端连接,第三十七电阻R37的另一端接地;主控芯片IC5的20脚、99脚、74脚、27脚、10脚连接并接地;主控芯片IC5中未提到的脚皆架空;

有益效果:本实用新型实现了基于物理层芯片DP83848的一种数据网口传输电路。利用了网口驱动芯片的外围电路简单,功耗低,性能优秀等特点。在电源分支中,前级电源采用DC/DC来增加电源的工作效率,后级电源利用线性电源来降低电源的纹波与噪声,为后续电路提供了稳定可靠、高效的电压。电路正常工作时,工作电流约为60mA,由此可见实现了低功耗的目的。在信号滤波电路中,选择了极低噪声的运放芯片来提高测量数据的准确性。

附图说明

图1为本实用新型电路的整体框图;

图2为+5V和+3.3V输出电源电路的电路图;

图3为传感器数据传输电路的原理图;

图4为传感器数据存储电路的电路图;

图5为传感器数据滤波电路的电路图;

图6为主控电路的电路图。

具体实施方式

如图1所示,一种深海传感器数据的网口传输电路,包括电源电路Ⅰ、传感器数据传输电路Ⅱ、数据存储电路Ⅲ、信号滤波电路Ⅳ、主控电路Ⅴ;

如图2所示,输出电源电路,包括:+5V输出电源电路和+3.3V输出电源电路;电源电路负责提供后续电路提供纹波较小的5V和3.3V;其中+5V为缓冲电压,+3.3V为主控芯片和网口驱动芯片供电;

+5V输出电源电路,包括:第一非极性电容C1、第二非极性电容C2、第三非极性电容C3、第四非极性电容C4、第一极性电容Cp1、第二极性电容Cp2、第三极性电容Cp3、第一电阻R1、第二电阻R2、第三电阻R3、第一肖特基二极管D1、第二肖特基二极管D2、第一电感L1、第一开关电源IC1;所述的第一开关电源IC1型号为TPS5420;

输入电源正极接入接插件的1号引脚与第一肖特基二极管D1的阳极连接,输入电源负极接入接插件的2号引脚并接地;第一肖特基二极管D1的阴极与第一极性电容Cp1的正极、第一非极性电容C1的一端、第二非极性电容C2的一端、第一开关电源IC1的7脚连接;第一极性电容Cp1的负极与第一非极性电容C1的另一端、第二非极性电容C2的另一端、第一开关电源IC1的6脚、第二电阻R2的一端、第二极性电容Cp2的负极、第三极性电容Cp3的负极、第四非极性电容C4的一端连接并接地;第一开关电源IC1的1脚与第三非极性电容C3的一端连接,第三非极性电容C3的另一端与第一开关电源IC1的8脚、第一电感L1的一端、第二肖特基二极管D2的阴极连接;第一电感L1的另一端与第一电阻R1的一端、第二极性电容Cp2的正极、第三极性电容Cp3的正极、第四非极性电容C4的另一端、第三电阻R3的一端连接;第一开关电源IC1的4脚与第一电阻R1的另一端、第二电阻R2另一端连接;第一开关电源IC1的5脚、3脚、2脚皆架空;

+3.3V输出电源电路,包括:第五非极性电容C5、第四极性电容Cp4、第四电阻R4、第五电阻R5、第一发光二极管LED1、第二开关电源芯片IC2;所述的第二开关电源芯片IC2型号为AMS117-3.3;

第二开关电源芯片IC2的3脚与第三电阻R3的另一端连接;第二开关电源芯片IC2的1脚与第四极性电容Cp4的负极、第五非极性电容C5的一端、第一发光二极管LED1的阴极连接并接地,第一发光二极管LED1的阳极与第四电阻R4的一端连接;第二开关电源芯片IC2的2脚与第二开关电源芯片IC2的4脚、第四极性电容Cp4的正极、第五非极性电容C5的另一端、第四电阻R4的另一端、第五电阻R5的一端连接;第五电阻R5的另一端输出3.3V;

如图3所示,传感器数据传输电路,包括:第六非极性电容C6、第七非极性电容C7、第八非极性电容C8、第九非极性电容C9、第十非极性电容C10、第十一非极性电容C11、第十二非极性电容C12、第十三非极性电容C13、第十四非极性电容C14、第十五非极性电容C15、第十六非极性电容C16、第十七非极性电容C17、第五极性电容Cp5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第十八电阻R18、第十九电阻R19、第二十电阻R20、第二十一电阻R21、第二十二电阻R22、第二十三电阻R23、第二十四电阻R24、第二十五电阻R25、第二十六电阻R26、第二十七电阻R27、第二十八电阻R28、第一开关K1、网络接口P1、有源晶振IC4、网口驱动芯片IC3;所述的网口驱动芯片IC3的型号为DP83848;

第七电阻R7的一端与网口驱动芯片IC3的2脚连接,第八电阻R8的一端与接网口驱动芯片IC3的3脚连接,第九电阻R9的一端与网口驱动芯片IC3的4脚连接;第十电阻R10的一端接输出电源3.3V,第十电阻R10的另一端与第十一电阻R11的一端、网口驱动芯片IC3的40脚连接。第十二电阻R12的一端与网口驱动芯片IC3的43脚连接,第十三电阻R13的一端与网口驱动芯片IC3的44脚连接;第十四电阻R14的一端与网口驱动芯片IC3的39脚连接,第十四电阻R14的另一端接输出电源3.3V;第十五电阻R15的一端与第十六电阻R16的一端、网口驱动芯片IC3的30脚连接;第十六电阻R16的另一端接输出电源3.3V;第六电阻R6的一端与第六非极性电容C6的一端、第一开关K1的一端、网口驱动芯片IC3的29脚连接;第六非极性电容C6的另一端与第一开关K1的另一端连接并接地;第十七电阻R17的一端与第十八电阻R18的一端、网口驱动芯片IC3的7脚连接,第十八电阻R18的另一端接输出电源3.3V;晶振IC4的4脚与第七非极性电容C7的一端连接并接输出电源3.3V;第七非极性电容C7的另一端接地;晶振IC4的1脚架空,晶振IC4的2脚接地;晶振IC4的3脚与第十九电阻R19的一端连接,第十九电阻R19的另一端与网口驱动芯片IC3的34脚连接;网口驱动芯片IC3的25脚作为一个频率测试点;第二十电阻R20的一端与网口驱动芯片IC3的24脚连接,第二十电阻R20的另一端接地;第八非极性电容C8的一端与第九非极性电容C9的一端、第十非极性电容C10的一端、第五极性电容Cp5的正极、网口驱动芯片IC3的37脚、网口驱动芯片IC3的18脚、网口驱动芯片IC3的23脚连接;第八非极性电容C8的另一端与第九非极性电容C9的另一端、第十非极性电容C10的另一端、第五极性电容Cp5的负极连接并接地;网口驱动芯片IC3的17脚与第二十一电阻R21的一端、网络接口P1的1脚连接;第二十一电阻R21的另一端与第二十二电阻R22的一端、第十一非极性电容C11的一端连接并接输出电源3.3V;第十一非极性电容C11的另一端接地;网口驱动芯片IC3的16脚与第二十二电阻R22的另一端、网络接口P1的2脚连接;网口驱动芯片IC3的14脚与第二十三电阻R23的一端、网络接口P1的3脚连接;第二十三电阻R23的另一端与第二十四电阻R24的一端、第十二非极性电容C12的一端连接并接输出电源3.3V;第十二非极性电容C12的另一端接地;网口驱动芯片IC3的13脚与第二十四电阻R24的另一端、网络接口P1的6脚连接;网络接口P1的9脚和12脚接输出电源3.3V;网络接口P1的4脚与网络接口P1的5脚、第十三非极性电容C13的一端、第十四非极性电容C14的一端连接并接输出电源3.3V;第十三非极性电容C13的另一端与第十四非极性电容C14的另一端、网络接口P1的13脚连接并接地;第二十五电阻R25的一端与网口驱动芯片IC3的26脚连接,第二十五电阻R25的另一端与网络接口P1的10脚连接;第二十六电阻R26的一端与网口驱动芯片IC3的28脚连接,第二十六电阻R26的另一端与网络接口P1的11脚连接;第二十七电阻R27的一端与网口驱动芯片IC3的21脚连接,第二十七电阻R27的另一端接输出电源3.3V;第二十八电阻R28的一端与网口驱动芯片IC3的20脚连接,第二十八电阻R28的另一端接输出电源3.3V;网口驱动芯片IC3的22脚、32脚、48脚与第十五非极性电容C15的一端、第十六非极性电容C16的一端、第十七非极性电容C17的一端连接并接输出电源3.3V;第十五非极性电容C15的另一端与第十六非极性电容C16的另一端、第十七非极性电容C17的另一端连接并接地;网口驱动芯片IC3的19脚,15脚,35脚,47脚,36脚连接并接地;

如图4所示,传感器数据存储电路,包括:第十八非极性电容C18、第十九非极性电容C19、第二十九电阻R29、第三十电阻R30、第三十一电阻R31、第三十二电阻R32、SD卡槽TF1;

第十八非极性电容C18的一端接地,第十八非极性电容C18的另一端与第二十九电阻R29的一端、第三十电阻R30的一端、第三十一电阻R31的一端、第三十二电阻R32的一端连接并接输出电源3.3V;第二十九电阻R29的另一端与SD卡槽TF1的2脚连接,第三十电阻R30的另一端与SD卡槽TF1的3脚连接,第三十一电阻R31的另一端与SD卡槽TF1的5脚连接,第三十二电阻R32的另一端与SD卡槽TF1的7脚连接;第十九非极性电容C19的一端与SD卡槽TF1的4脚连接并接输出电源3.3V;第十九非极性电容C19的另一端与SD卡槽TF1的6脚连接并接地;SD卡槽TF1的1脚、8脚、9脚皆架空;

如图5所示,传感器数据滤波电路,包括:第二十非极性电容C20、第二十一非极性电容C21、第二十二非极性电容C22、第三十三电阻R33、第三十四电阻R34、第三十五电阻R35、第一运算放大器芯片IC5、第二运算放大器芯片IC6;所述的第一运算放大器芯片IC5的型号为OPA2376,第二运算放大器芯片IC6的型号为OPA376;

第一运算放大器芯片IC5的8脚与第二十非极性电容C20的一端连接并接输出电源3.3V;第二十非极性电容C20的另一端接地;第一运算放大器芯片IC5的2脚与第一运算放大器芯片IC5的1脚、第三十四电阻R34的一端连接;第一运算放大器芯片IC5的3脚与第三十三电阻R33的一端连接,第三十三电阻R33的另一端作为传感器数据输入;第一运算放大器芯片IC5的4脚接地;第三十四电阻R34的另一端与第三十五电阻R35的一端、第二十一非极性电容C21的一端连接;第二运算放大器芯片IC6的6脚与第二运算放大器芯片IC6的7脚、第二十一非极性电容C21的另一端连接;第二运算放大器芯片IC6的5脚与第三十五电阻R35的另一端、第二十二非极性电容C22的一端连接;第二十二非极性电容C22的另一端接地;

如图6所示,主控电路,包括:第二十三非极性电容C23、第二十四非极性电容C24、第二十五非极性电容C25、第二十六非极性电容C26、第二十七非极性电容C27、第三十六电阻R36、第三十七电阻R37、晶振Y1、第二开关K2、主控芯片IC5;所述的主控芯片IC5型号为STM32F407VET6;

主控芯片IC5的24脚与网口驱动芯片IC3的34脚连接,主控芯片IC5的25脚与第十五电阻R15的另一端连接,主控芯片IC5的32脚与第十一电阻R11的另一端连接;主控芯片IC5的35脚与第十七电阻R17的另一端连接;主控芯片IC5的48脚与第七电阻R7的另一端连接,主控芯片IC5的51脚与第八电阻R8的另一端连接,主控芯片IC5的52脚与第九电阻R9的另一端连接;主控芯片IC5的12脚与晶振Y1的一端、第二十三非极性电容C23的一端连接;主控芯片IC5的13脚与晶振Y1的另一端、第二十四非极性电容C24的一端连接;第二十三非极性电容C23的另一端与第二十四非极性电容C24的另一端连接并接地;主控芯片IC5的21脚与主控芯片IC5的22脚连接并接输出电源3.3V;主控芯片IC5的50脚、75脚、100脚、28脚、11脚、19脚连接并接输出电源3.3V;主控芯片IC5的6脚与第二运算放大器芯片IC6的7脚连接;主控芯片IC5的49脚与第二十五非极性电容C25的一端连接;主控芯片IC5的73脚与第二十六非极性电容C26的一端连接;第二十五非极性电容C25的另一端与第二十六非极性电容C26的另一端连接并接地;主控芯片IC5的16脚与网口驱动芯片IC3的31脚连接;主控芯片IC5的33脚与第十二电阻R12的另一端连接,主控芯片IC5的34脚与第十三电阻R13的另一端连接;主控芯片IC5的41脚与SD卡槽TF1的2脚连接,主控芯片IC5的42脚与SD卡槽TF1的3脚连接,主控芯片IC5的43脚与SD卡槽TF1的5脚连接,主控芯片IC5的44脚与SD卡槽TF1的7脚连接;主控芯片IC5的14脚与第二十七非极性电容C27的一端、第三十六电阻R36的一端、第二开关K2的一端连接;第三十六电阻R36的另一端接输出电源3.3V;第二十七非极性电容C27的另一端与第二开关K2的另一端连接并接地;主控芯片IC5的94脚与第三十七电阻R37的一端连接,第三十七电阻R37的另一端接地;主控芯片IC5的20脚、99脚、74脚、27脚、10脚连接并接地;主控芯片IC5中未提到的脚皆架空;

工作过程:系统选用的主控芯片STM32F407VGT6的片上外设媒体访问控制接口MAC支持MII和RMII。在网口驱动芯片的外部只需要提供3.3V电源、复位电路和50MHz有源晶振电路即可。主控芯片通过SMI来获取并设置物理层芯片(PHY)的寄存器值来管理PHY芯片。SMI管理接口是个双信号接口,一个是时钟信号(MDC),另一个是数据信号(MDIO)。通过管理接口,主控芯片能监视和控制物理层芯片。MAC通过SMI总线轮询读取PHY的工作状态,例如双工的能力、连接速度等;另一方面,MAC可以通过SMI总线配置PHY的寄存器,来设置PHY的工作模式。例如:启动流控、自协商模式或者强制模式等。在网络协议栈初始化期间,主控芯片通过写物理层芯片来设置PHY的工作速率、协商模式等来初始化网络。最终,主控芯片通过独立媒体访问接口来传输数据。MII是由IEEE-802.3的以太网行业标准定义的独立媒体访问接口。MII支持10M/100M速率,但由于MII接口需要16根线,占用主控芯片的大量信号线,所以本系统采用精简的访问接口,RMII只需要占用8根信号线。

针对海底勘探对大数据传输的需求越来越大,因此本实用新型设计了基于工业级芯片DP83848的网口传输大数据的电路。为防止数据丢失,本实用新型设计了数据存储电路以备份数据。为滤除噪声的影响,本实用新型设计了信号滤波电路。

本实用新型所涉及的电路可搭载在拖曳式水下设备进行拖曳勘探或海底多参数观测平台上。电路可实时传输多传感器海底大量的观测值,为有效可靠监测深海环境和精准勘探海底地质提供可能。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1