播放器的信号输出模块及便携式播放器的制作方法

文档序号:15154120发布日期:2018-08-10 21:37阅读:375来源:国知局
本实用电子领域,具体而言,涉及一种播放器的信号输出模块及便携式播放器。
背景技术
:消费级数字音频设备在传输数字音频信号时,通常采用同轴电缆或光纤两种方式。同轴电缆传输是以电信号的方式把串行数字音频信号送到外部数字音频设备的数字输入接口,同轴接口包括RCA和BNC两种连接器接口。光纤传输是在机器内部通过光纤发射头把数字音频电信号转变为光信号,并通过光缆送到外部数字音频设备的光纤接收头,光纤接收头再把光信号转变成电信号去做进一步处理。无论是同轴接口中的RCA或BNC接口,还是光纤接口中的光发射或接收头,其体积都较大,在便携式播放器上均很难摆放,由此导致数字音频信号的输出功能在便携式播放器上无法实现。针对上述便携式播放器无法向外部数字音频设备传输数字音频信号的问题,目前尚未提出有效的解决方案。技术实现要素:本实用新型实施例提供了一种播放器的信号输出模块及便携式播放器,以至少解决播放器与外部数字音频设备的连接器接口体积大,导致的便携式播放器无法向外部数字音频设备传输数字音频信号的问题。根据本实用新型实施例的一个方面,提供了一种播放器的信号输出模块,包括:信号处理器,用于接收以及输出经过整形的数字音频信号;信号匹配电路,与所述信号处理器连接,用于按照预设的信号电平及阻抗特性要求对接收到的所述数字音频信号进行处理;USB母座,通过信号转接线与所述信号匹配电路连接,用于将接收到的经过所述处理的数字音频信号发送至外部数字音频设备。进一步地,所述信号处理器为FPGA信号处理器。进一步地,所述USB母座为TYPE-C型母座,所述信号转接线连接所述USB母座的A8与B8引脚。进一步地,所述信号匹配电路包括第一电容、第一电阻和第二电阻,所述第一电容的第一端与所述第一电阻的第一端连接,所述第一电阻的第二端与所述第二电阻的第一端连接,所述第二电阻的第二端与地连接。进一步地,所述数字音频信号为S/PDIF信号。根据本发明实施例的又一个方面,还提供了一种便携式播放器,包括上述实施例中任意一种播放器的信号输出模块。本实用新型实施例中,播放器的信号输出模块包括:信号处理器,用于接收以及输出经过整形的数字音频信号;信号匹配电路,与信号处理器连接,用于按照预设的信号电平及阻抗特性要求对接收到的数字音频信号进行处理;USB母座,通过信号转接线与信号匹配电路连接,用于将接收到的经过处理的数字音频信号发送至外部数字音频设备的方式,通过播放器自带的USB母座进行信号输出,解决了播放器与外部数字音频设备的连接器接口体积大,导致的便携式播放器无法向外部数字音频设备传输数字音频信号的技术问题。附图说明此处所说明的附图用来提供对本实用新型的进一步理解,构成本申请的一部分,本实用新型的示意性实施例及其说明用于解释本实用新型,并不构成对本实用新型的不当限定。在附图中:图1是根据本实用新型实施例的一种可选的播放器的信号输出模块的示意图;图2是根据本实用新型实施例的一种可选的具体应用场景下的播放器的信号输出模块的示意图。具体实施方式为了使本
技术领域
的人员更好地理解本实用新型方案,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分的实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本实用新型保护的范围。根据本实用新型实施例的一个方面,提供了一种播放器的信号输出模块,图1是根据本实用新型实施例的一种可选的播放器的信号输出模块的示意图。如图1所示,该播放器的信号输出模块包括:信号处理器10,用于接收以及输出经过整形的数字音频信号。信号匹配电路12,与信号处理器10连接,用于按照预设的信号电平及阻抗特性要求对接收到的数字音频信号进行处理。USB母座14,通过信号转接线与信号匹配电路12连接,用于将接收到的经过处理的数字音频信号发送至外部数字音频设备。在本发明实施例中,通过上述信号处理器10,用于接收以及输出经过整形的数字音频信号;信号匹配电路12,与信号处理器10连接,用于按照预设的信号电平及阻抗特性要求对接收到的数字音频信号进行处理;USB母座14,通过信号转接线与信号匹配电路12连接,用于将接收到的经过处理的数字音频信号发送至外部数字音频设备的方式,通过播放器自带的USB母座进行信号输出,解决了播放器与外部数字音频设备的连接器接口体积大,导致的便携式播放器无法向外部数字音频设备传输数字音频信号的技术问题。可选地,信号处理器为FPGA信号处理器。可选地,USB母座为TYPE-C型母座,信号转接线连接USB母座的A8与B8引脚。具体地,USBType-C母座针脚功能定义可以如下表所示:针脚编号B12B11B10B9B8B7B6B5B4B3B2B1功能定义GNDRX2+RX2‐VBUSS/PDIFD‐D+CC1VBUSTX1‐TX1+GND功能定义GNDTX2+TX2‐VBUSCC2D+D‐S/PDIFVBUSRX1‐RX1+GND针脚编号A1A2A3A4A5A6A7A8A9A10A11A12可选地,数字音频信号为S/PDIF信号。可选地,信号匹配电路包括第一电容、第一电阻和第二电阻,第一电容的第一端与第一电阻的第一端连接,第一电阻的第二端与第二电阻的第一端连接,第二电阻的第二端与地连接。图2是根据本实用新型实施例的一种可选的具体应用场景下的播放器的信号输出模块的示意图,如图2所示,播放器在播放音乐时,FPGA信号处理器可以接收主控CPU(SoC)发出的数字音频信号,FPGA信号处理器进行信号处理并输出经过信号整形的S/PDIF数字音频信号,使信号具有足够的驱动能力及波形质量。FPGA信号处理器将信号输送到由第一电容C1、第一电阻R1和第二电阻R2组成的信号匹配电路,信号匹配电路回信号进行处理,使信号电平及阻抗特性符合标准要求,经处理过的符合标准要求的S/PDIF数字音频信号被输出到播放器自带的USBTYPE-C型母座的A、B两排的A8及B8针脚,可以实现信号转接线的插头以正反任一方向插入播放器的USBTYPE-C型母座均可输出S/PDIF数字音频信号,供其它数字音频设备解码处理。根据本实用新型实施例的另一个方面,提供了一种便携式播放器,包括上述实施例中任意一种播放器的信号输出模块。以上所述仅是本实用新型的优选实施方式,应当指出,对于本
技术领域
的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。当前第1页1 2 3 
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1